www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動化
[導(dǎo)讀]線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)領(lǐng)域。直接數(shù)字頻率合成(Digital DirectFrequency S

線性調(diào)頻信號可以獲得較大的壓縮比,有著良好的距離分辨率和徑向速度分辨率,所以線性調(diào)頻信號作為雷達(dá)系統(tǒng)中一種常用的脈沖壓縮信號,已經(jīng)廣泛應(yīng)用于高分辨率雷達(dá)領(lǐng)域。直接數(shù)字頻率合成(Digital DirectFrequency Synthesis,DDS)技術(shù)是解決這一問題的最好辦法。在雷達(dá)系統(tǒng)中采用DDS技術(shù)可以靈活地產(chǎn)生不同載波頻率、不同脈沖寬度以及不同脈沖重復(fù)頻率等參數(shù)構(gòu)成的信號,為雷達(dá)系統(tǒng)的設(shè)計(jì)者提供了全新的思路。

1設(shè)計(jì)思路

利用專用DDS芯片是目前比較流行的信號產(chǎn)生方法。專用DDS芯片把所有功能集中在一塊芯片上,需要設(shè)計(jì)者以此為平臺進(jìn)行開發(fā)。而基于FPGA的DDS軟件編程則根據(jù)DDS技術(shù)的基本原理,充分利用了FPGA作為大規(guī)模芯片的資源優(yōu)勢和高速運(yùn)算能力,除了能產(chǎn)生專用DDS芯片所具備的單頻連續(xù)波、非連續(xù)波、各種形式的線性調(diào)頻信號以外,還可以借助FPGA的龐大的資源優(yōu)勢和內(nèi)部存儲器,使非線性調(diào)頻等更復(fù)雜的信號更容易實(shí)現(xiàn)。

2硬件系統(tǒng)的構(gòu)成

在具體實(shí)現(xiàn)過程中主要采用一塊基于FPGA的雷達(dá)信號處理卡,既可以采集來自雷達(dá)接收機(jī)的中頻、視頻信號并對其進(jìn)行數(shù)字信號處理,又可以自身模擬產(chǎn)生雷達(dá)中頻、視頻信號進(jìn)行數(shù)字信號處理或不處理直接送往雷達(dá)信號處理機(jī)。雷達(dá)信號處理卡的硬件電路結(jié)構(gòu)框圖如圖1所示。


FPGA采用的是Xilinx公司的10萬門FPGA芯片XC2S100E,其配置芯片為Xilinx公司的1 Mb容量PROM芯片XC18V01,以主動串行方式對FPGA進(jìn)行上電配置。A/D,D/A分別為ADI公司12位高速模數(shù)轉(zhuǎn)換芯片AD9224與14位高速數(shù)模轉(zhuǎn)換芯片AD9764。SRAM采用Cypress公司的256k×16 bSRAM芯片CY7C1041。

結(jié)合本處理卡的結(jié)構(gòu)特點(diǎn),硬件上采用FPGA與高速D/A方案產(chǎn)生線性調(diào)頻信號。在FPGA內(nèi)部實(shí)現(xiàn)DDS電路,F(xiàn)PGA輸出全數(shù)字的線性調(diào)頻信號送往高速D/A得到最終的模擬線性調(diào)頻信號。由于本處理卡采用PCI總線結(jié)構(gòu),因此可通過計(jì)算機(jī)實(shí)時修改線性調(diào)頻信號的參數(shù)設(shè)置,改善了人機(jī)接口,提高了系統(tǒng)的靈活性。

3 FPGA軟件編程實(shí)現(xiàn)線性調(diào)頻信號

DDS芯片電路產(chǎn)生的是固定頻率的正弦波信號,信號頻率受相位增量△Phase控制,若要產(chǎn)生線性調(diào)頻信號,則必須實(shí)時改變△Phase,使△Phase根據(jù)頻率步進(jìn)量fstep而線性變化。因此基于FPGA軟件編程實(shí)現(xiàn)線性調(diào)頻信號時,需要在FPGA內(nèi)部實(shí)現(xiàn)頻率累加器、相位累加器、正弦波形ROM存儲器等電路,F(xiàn)PGA軟件編程實(shí)現(xiàn)線性調(diào)頻信號的原理圖如圖2所示。



在產(chǎn)生線性調(diào)頻信號時,每來一個時鐘脈沖,軟件編程控制頻率累加器產(chǎn)生線性增加的瞬時頻率,然后經(jīng)過相位累加器運(yùn)算輸出線性調(diào)頻信號的瞬時相位,以此相位值尋址正弦值存儲表,通過查表得到與相位值對應(yīng)的幅度量化值;在下一個周期來臨時,頻率累加寄存器一方面將在上一時鐘周期作用后所產(chǎn)生的新的頻率數(shù)據(jù)反饋到頻率加法器的輸入端,以使頻率加法器繼續(xù)累加,頻率累加的瞬時值與上個周期相位累加器反饋到相位加法器輸入端的數(shù)據(jù)累加,然后再依此周期累加的相位值重新尋址正弦值存儲表,得到對應(yīng)的幅度量化值,依此循環(huán),幅度量化值經(jīng)過累加,并經(jīng)D/A轉(zhuǎn)換器得到連續(xù)的階梯波,經(jīng)低通濾波器濾除其中的高頻分量,最后即可得到所需線性調(diào)頻信號。

已知系統(tǒng)工作時鐘fclk、頻率累加器與相位累加器位數(shù)N,要產(chǎn)生中頻為F0、帶寬為B、時寬為T的線性調(diào)頻信號,其頻率步進(jìn)變化如圖3所示,在FPGA軟件編程時只需計(jì)算出起始頻率fstart和頻率步進(jìn)量fstep卸即可。


起始頻率fstart和頻率步進(jìn)量fstep的計(jì)算公式如式(1),式(2)所示,因?yàn)樵赩HDL語言中,數(shù)值的表示方法都是二進(jìn)制的,所以通過式(1),式(2)計(jì)算的結(jié)果都是二進(jìn)制的,是無量綱的。


經(jīng)過頻率累加器輸出的是嚴(yán)格線性增長的瞬時頻率。在實(shí)際過程中相位累加器的輸出是經(jīng)過相位截?cái)嘣龠M(jìn)行尋址,從而引入了一定的相位誤差,雖然這一誤差會影響到線性調(diào)頻信號的線性度,但是調(diào)頻斜率為相位的二次導(dǎo)數(shù),相位截?cái)嗾`差本身已很小,所以對調(diào)頻線性度的影響就更小了。

4 實(shí)驗(yàn)結(jié)果

基于上述原理,首先對VHDL代碼進(jìn)行了時序仿真,然后將編譯綜合后的BIT文件下載到FPGA芯片中進(jìn)行系統(tǒng)聯(lián)調(diào)。實(shí)驗(yàn)表明,采用FPGA軟件編程技術(shù)較好地實(shí)現(xiàn)了線性調(diào)頻信號的產(chǎn)生,而且信號波形比較穩(wěn)定。


圖4為利用Modelsim軟件對本設(shè)計(jì)所產(chǎn)生的信號進(jìn)行仿真得到的時序仿真圖,從中可以看出在每個觸發(fā)周期內(nèi),所產(chǎn)生信號的變化頻率在不斷線性增加,可以較明顯地看出產(chǎn)生的是線性調(diào)頻信號。若要產(chǎn)生更低頻率及更精確的波形,可以提高分辨率并相應(yīng)減小基準(zhǔn)時鐘,這在FPGA中實(shí)現(xiàn)起來相對比較容易。


圖5為在實(shí)際調(diào)試過程中模擬產(chǎn)生一個脈寬7 μs、周期為700 μs、帶寬為5 Mb/s,中頻為7.5 MHz的線性調(diào)頻脈沖信號在示波器上的截圖。從圖中可以看出,本系統(tǒng)所產(chǎn)生的線性調(diào)頻信號基本達(dá)到了預(yù)定的指標(biāo),能夠滿足實(shí)際工程中的應(yīng)用,在雷達(dá)系統(tǒng)中有著較好的應(yīng)用前景。本文原理以及本系統(tǒng)亦可用于構(gòu)成產(chǎn)生相位編碼脈沖信號等其他形式的復(fù)雜雷達(dá)信號形式,具有較大的可擴(kuò)展性。



來源:與人玫瑰1次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

傳感器是能感受規(guī)定的被測量并按照一定的規(guī)律轉(zhuǎn)換成可用輸出信號的器件或裝置。傳感器有許多種,在先進(jìn)測量技術(shù)這門課中提到了許多傳感器,在現(xiàn)代工業(yè)生產(chǎn)尤其是自動化生產(chǎn)過程中,要用各種傳感器來監(jiān)視和控制生產(chǎn)過程中的各個參數(shù),使設(shè)...

關(guān)鍵字: 傳感器 信號

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

高功率脈沖發(fā)射機(jī)作為一種能夠產(chǎn)生高能量、短脈沖信號的設(shè)備,在眾多領(lǐng)域發(fā)揮著關(guān)鍵作用。在雷達(dá)系統(tǒng)中,它為目標(biāo)探測提供強(qiáng)大的發(fā)射功率,使得雷達(dá)能夠在遠(yuǎn)距離精確識別和跟蹤目標(biāo);在通信領(lǐng)域,可用于實(shí)現(xiàn)高速率、大容量的數(shù)據(jù)傳輸;在...

關(guān)鍵字: 高功率 脈沖發(fā)射機(jī) 信號

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉