www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動化
[導(dǎo)讀]Xilinx的FPGA器件配置流程共有4個(gè)階段,每個(gè)階段分別執(zhí)行不同的命令和操作。這4個(gè)階段分別為配置存儲器清除、初始化、裝入配置數(shù)據(jù)和啟動器件,下面以Spartan-3的加載為例說明這個(gè)過程。 (1)配置存儲器清除階段(如圖

Xilinx的FPGA器件配置流程共有4個(gè)階段,每個(gè)階段分別執(zhí)行不同的命令和操作。這4個(gè)階段分別為配置存儲器清除、初始化、裝入配置數(shù)據(jù)和啟動器件,下面以Spartan-3的加載為例說明這個(gè)過程。

(1)配置存儲器清除階段(如圖1所示)

在該流程中,檢測VCCINT是否大于1V,輔助電源rCCAUX是否大于2V,BANK4(VCCO_4)的電源電壓是否大于1V。所有的非配置引腳,即用戶輸入/輸出引腳被上拉(與HSWAP_EN的狀態(tài)有關(guān)),INIT_B初始化狀態(tài)信號,DONE將信號置為低(Low)清除FPGA內(nèi)部的存儲器。檢測PROG_B引腳是否由低電平變成高電平,若為高電平,再清除一次存儲器并進(jìn)入下一階段。

(2)初始化階段(如圖2所示)

在該階段中首先釋放INIT_B信號腳,如果外部仍然將該腳置低,將進(jìn)入延遲和循環(huán)測試,直到INIT_B信號腳為高時(shí)止。根據(jù)設(shè)置的模式,采樣模式設(shè)置引腳進(jìn)入不同的配置狀態(tài)。這些工作完成后,進(jìn)入下一階段。

(3)裝入配置數(shù)據(jù)階段(如圖3所示)

在該階段裝入數(shù)據(jù),每個(gè)時(shí)鐘配置一位或一個(gè)字節(jié),并進(jìn)行循環(huán)冗余碼( CRC)校驗(yàn)。如果出錯(cuò),將INIT B引腳強(qiáng)行置低,并終止配置流程;如果檢測通過,將進(jìn)入最后一個(gè)流程階段。

(4)啟動器件階段(如圖4所示)

啟動器件階段的默認(rèn)執(zhí)行順序?yàn)槭紫柔尫臘ONE引腳,利用外部所連接的上拉電阻使該信號呈現(xiàn)高電平:其次使能所有的輸入/輸出(LO)引腳,即保持設(shè)計(jì)所定義的信號狀態(tài),然后分別釋放全局寫使能信號(GWE)和全局復(fù)位信號(GSR),這些信號的處理順序可以通過參數(shù)設(shè)置來改變。這些主作完成之后,器件將進(jìn)入最后的工作狀態(tài)。

配置存儲器清除階段流程

圖1 配置存儲器清除階段流程

初始化階段流程

圖2 初始化階段流程

裝入配置數(shù)據(jù)階段流程

圖3 裝入配置數(shù)據(jù)階段流程

啟動器件階段流程

圖4 啟動器件階段流程



來源:ks990次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在電子系統(tǒng)中,電源如同人體的心臟,為各個(gè)元器件提供持續(xù)穩(wěn)定的能量。而電源系統(tǒng)電流的合理分配,更是決定了整個(gè)系統(tǒng)能否穩(wěn)定、高效運(yùn)行的關(guān)鍵因素。不合理的電流分配,可能導(dǎo)致某些元器件供電不足,無法正常工作;也可能使部分器件電流...

關(guān)鍵字: 電源系統(tǒng) 器件 電流

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉