www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來(lái)越大,設(shè)計(jì)周期又很長(zhǎng),因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來(lái)越大。結(jié)構(gòu)化ASIC能以極具競(jìng)爭(zhēng)力的單位成本提供優(yōu)秀的硅片性能,并且NRE費(fèi)用

由于與深亞微米標(biāo)準(zhǔn)單元ASIC相關(guān)的非重復(fù)性工程費(fèi)用(NRE)越來(lái)越大,設(shè)計(jì)周期又很長(zhǎng),因此利用結(jié)構(gòu)化ASIC進(jìn)行定制IC設(shè)計(jì)的吸引力正變得越來(lái)越大。結(jié)構(gòu)化ASIC能以極具競(jìng)爭(zhēng)力的單位成本提供優(yōu)秀的硅片性能,并且NRE費(fèi)用極低。結(jié) 構(gòu)化ASIC的多樣性意味著它即可以用作系統(tǒng)主芯片,也可以用作高性?xún)r(jià)比的小型輔助芯片。

許多物理設(shè)計(jì)問(wèn)題在結(jié)構(gòu)化ASIC的片設(shè)計(jì)中已經(jīng)得到解決,因此后端版圖設(shè)計(jì)的時(shí)間可以大大縮短,從而導(dǎo)致更快的驗(yàn)證確認(rèn)和原型提供。不過(guò)ASIC片具有預(yù)定義的結(jié)構(gòu),因此設(shè)計(jì)師必須合理安排芯片資源才能獲得理想的性能。

FPGA是ASIC的另外一個(gè)替代品,它們一般基于查找表和可配置的邏輯單元。與相應(yīng)的ASIC技術(shù)相比,F(xiàn)PGA的面積效率較低,功耗較大。當(dāng)年產(chǎn)量超過(guò)5000片時(shí),使用結(jié)構(gòu)化ASIC通常具有更好的性?xún)r(jià)比。當(dāng)然,F(xiàn)PGA在許多應(yīng)用領(lǐng)域中仍是理想的原型設(shè)計(jì)工具,可以提供快速周轉(zhuǎn)和較低的前端成本。

如果采用FPGA做設(shè)計(jì)原型,那么規(guī)劃好向所選結(jié)構(gòu)化ASIC的移植非常重要。最好是盡早采用FPGA和ASIC庫(kù)做協(xié)同開(kāi)發(fā)。不過(guò)即使不這樣做,少許的規(guī)劃努力也能使移植工作更加順利。

建議

采用可以避免失配的綜合工具策略。通常設(shè)計(jì)師可以使用他們選擇的前端環(huán)境將設(shè)計(jì)轉(zhuǎn)換成供應(yīng)商網(wǎng)表或寄存器轉(zhuǎn)移級(jí)的HDL描述;但FPGA綜合和ASIC綜合很可能使用不同的工具或同一工具的不同版本。利用代碼檢查器和‘最小公分母 i編程風(fēng)格可以避免結(jié)果的失配。這樣也可確保不同的工具不會(huì)對(duì)RTL代碼作出不同的解釋。

提供時(shí)序細(xì)節(jié)。ASIC供應(yīng)商需要這些信息執(zhí)行綜合、時(shí)序?yàn)橹鲗?dǎo)的版圖和后版圖靜態(tài)時(shí)序分析。精確的系統(tǒng)時(shí)鐘信息和I/O系統(tǒng)時(shí)序預(yù)算,以及FPGA綜合腳本上的任何錯(cuò)誤/多循環(huán)路徑信息都有助于加快版圖設(shè)計(jì)速度。
盡早與ASIC提供商討論可測(cè)性設(shè)計(jì)要求。雖然測(cè)試電路不需要納入FPGA原型中,但ASIC中不可測(cè)試的電路將降低器件的故障覆蓋率,并有可能使故障元件通過(guò)測(cè)試儀器的測(cè)試。一些ASIC供應(yīng)商在NRE中包含了測(cè)試插入和自動(dòng)測(cè)試程序產(chǎn)生費(fèi)用;但仍可能要求專(zhuān)門(mén)的功能復(fù)用性測(cè)試引腳和額外的測(cè)試電路。

增加復(fù)位和初始化邏輯。即使FPGA不需要,但增加復(fù)位和初始化邏輯能使在完整原型上使用的測(cè)試向量產(chǎn)生與仿真相同的結(jié)果。

盡早決定封裝類(lèi)型和引腳輸出。結(jié)構(gòu)化ASIC供應(yīng)商可以提供各種完全滿(mǎn)足設(shè)計(jì)要求、可以節(jié)省成本和電路板面積的封裝,但封裝選擇對(duì)FPGA來(lái)說(shuō)是有限制的。如果要求與FPGA原型保持引腳兼容,那么應(yīng)該盡早與ASIC供應(yīng)商討論引腳輸出和封裝選擇以滿(mǎn)足設(shè)計(jì)要求。

圖:對(duì)于結(jié)構(gòu)化ASIC和FPGA協(xié)作開(kāi)發(fā)項(xiàng)目,提前規(guī)劃很重要。

避免

使用與ASIC不匹配的原型FPGA RAM功能。雖然ASIC RAM通常是高度可配置的,不同的RAM容量不是問(wèn)題,但要確保整個(gè)RAM容量和實(shí)例數(shù)量的可用性。異步訪(fǎng)問(wèn)和不對(duì)稱(chēng)地讀寫(xiě)具有不同字寬的端口可能無(wú)法實(shí)現(xiàn),或要求增加額外的輔助電路和邏輯。

選擇ASIC產(chǎn)品中不能提供的FPGA I/O。因此需要檢查ASIC庫(kù)并尋求匹配性。這樣可以避免在原型板上插入ASIC時(shí)發(fā)生奇怪的問(wèn)題。

使用FPGA供應(yīng)商提供的私有知識(shí)產(chǎn)權(quán)。要堅(jiān)持使用有信譽(yù)的供應(yīng)商提供的很容易用于FPGA和ASIC的可綜合IP。當(dāng)使用諸如鎖相環(huán)等模擬IP時(shí),要確保目標(biāo)ASIC供應(yīng)商可以匹配設(shè)計(jì)所要求的頻率產(chǎn)生或降斜率要求。

使用長(zhǎng)的互連線(xiàn)。雖然后端工具通過(guò)緊鄰放置互連電路可以很好地減少互連延時(shí),但結(jié)構(gòu)化ASIC中的RAM位置是固定的,連接裸模頂部的RAM和固定在底部與I/O相關(guān)的電路將增加延時(shí)。如果有任何重要的時(shí)序接口,應(yīng)避免會(huì)導(dǎo)致版圖設(shè)計(jì)后出現(xiàn)長(zhǎng)互連的引腳輸出和RAM指配。

使用異步邏輯,如果可能的話(huà)。你可能無(wú)法在結(jié)構(gòu)化ASIC中再生FPGA異步邏輯路徑。



來(lái)源:零八我的愛(ài)0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

對(duì)海洋鋪管船鋪管裝備支撐結(jié)構(gòu)的特點(diǎn)及類(lèi)型進(jìn)行了簡(jiǎn)單分析 ,對(duì)帶有法蘭眼板(180 mm的鋼鍛件)的支撐鉸座的焊接質(zhì)量控制要點(diǎn)進(jìn)行了詳細(xì)闡述 , 最終獲得滿(mǎn)足工藝要求的產(chǎn)品 ,可為高端海工項(xiàng)目的監(jiān)造提供參考。

關(guān)鍵字: 鋼鍛件 焊接檢驗(yàn) 質(zhì)量控制 海工裝備 方法

摘要:近年來(lái)隨著國(guó)家經(jīng)濟(jì)快速發(fā)展,我國(guó)高壓電力線(xiàn)路的覆蓋面積也逐年增大。其中,林地高壓電力線(xiàn)路是我國(guó)目前重點(diǎn)發(fā)展的電力工程項(xiàng)目之一,受到社會(huì)各界的廣泛關(guān)注?;诖?現(xiàn)主要對(duì)林地高壓電力線(xiàn)路綠色施工管理與環(huán)境保護(hù)現(xiàn)狀進(jìn)行了...

關(guān)鍵字: 綠色施工管理 環(huán)境保護(hù) 方法

摘要:電子產(chǎn)品在設(shè)計(jì)、實(shí)驗(yàn)、生產(chǎn)和運(yùn)行過(guò)程中通常會(huì)有靜電(ESD)釋放,而靜電的釋放會(huì)對(duì)電子產(chǎn)品帶來(lái)一定的干擾和危害,這些干擾和危害會(huì)對(duì)電子產(chǎn)品的正常工作產(chǎn)生一定的影響,甚至?xí)p害電子產(chǎn)品的元件。因此,加強(qiáng)電子通信產(chǎn)品E...

關(guān)鍵字: 電子通信產(chǎn)品 ESD 防護(hù)設(shè)計(jì) 危害 方法

伺服驅(qū)動(dòng)器的工作原理及伺服驅(qū)動(dòng)器的常見(jiàn)接線(xiàn)方法

關(guān)鍵字: 驅(qū)動(dòng) 方法

PLC學(xué)習(xí)筆記1 接觸器的使用和接線(xiàn)

關(guān)鍵字: 接觸器 方法

講三要素之前先不慌 先搞明白幾個(gè)概念 更能知道三要素的來(lái)歷與公式的意義

關(guān)鍵字: 電路 方法

三極管電路必懂的幾種分析方法

關(guān)鍵字: 電路 方法

在英特爾FPGA技術(shù)大會(huì)上,英特爾發(fā)布了全新可定制解決方案英特爾? eASIC N5X,幫助加速5G、人工智能、云端與邊緣工作負(fù)載的應(yīng)用性能。

關(guān)鍵字: 英特爾 5G asic

本文主要討論電源分配結(jié)構(gòu)三方面的轉(zhuǎn)變:例如中間總線(xiàn)結(jié)構(gòu)的面世;數(shù)字控制技術(shù)的出現(xiàn);以及采用負(fù)載點(diǎn)電源管理技術(shù)的新趨勢(shì)。

關(guān)鍵字: 電源 asic DSP

現(xiàn)如今,另一個(gè)棘手的問(wèn)題來(lái)自難以預(yù)料的FPGA或ASIC最佳運(yùn)行參數(shù)的變化。最終的特性結(jié)果有時(shí)會(huì)迫使設(shè)計(jì)人員在構(gòu)建了初始硬件后更改他們的設(shè)計(jì),從而導(dǎo)致他們?cè)谝韵聝蓚€(gè)方面上很難做出決定:利用性能更低的產(chǎn)品抓住所需的市場(chǎng)商機(jī)...

關(guān)鍵字: 電源 FPGA asic
關(guān)閉