www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]摘 要:本文設(shè)計(jì)實(shí)現(xiàn)了一種用于測量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時(shí)鐘提取的實(shí)現(xiàn)方法,此方法能夠提高同步時(shí)鐘的準(zhǔn)確度,從而提高誤碼測量精度。 關(guān)鍵詞:誤碼測試儀

摘 要:本文設(shè)計(jì)實(shí)現(xiàn)了一種用于測量基帶傳輸信道的誤碼儀,闡述了主要模塊的工作原理,提出了一種新的積分鑒相同步時(shí)鐘提取的實(shí)現(xiàn)方法,此方法能夠提高同步時(shí)鐘的準(zhǔn)確度,從而提高誤碼測量精度。

關(guān)鍵詞:誤碼測試儀;FPGA ;鑒相器;數(shù)字鎖相環(huán)

引言

誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結(jié)合FPGA 的特點(diǎn),采用全新的積分式鑒相結(jié)構(gòu),提出了一種新的誤碼測試方法,經(jīng)多次測試驗(yàn)證,方案可行,設(shè)計(jì)的系統(tǒng)穩(wěn)定。本文設(shè)計(jì)的誤碼儀由兩部分組成:發(fā)信機(jī)和接收機(jī)。

1 發(fā)信機(jī)

發(fā)信機(jī)的主要功能是產(chǎn)生具有隨機(jī)特性的偽隨機(jī)m 序列,通過FPGA 由VHDL 編程實(shí)現(xiàn)。偽隨機(jī)序列產(chǎn)生原理如下:

圖1 偽隨機(jī)序列產(chǎn)生原理圖
其中,ak-i是各移位寄存器的狀態(tài),Ci對應(yīng)各寄存器的反饋系數(shù),為1表示參與反饋,為0不參與反饋。反饋函數(shù)為:

當(dāng)級數(shù)n 和反饋系數(shù)一旦確定,則反饋移位寄存器的輸出序列確定了,m序列的一個(gè)重要的性質(zhì)是:任一m序列的循環(huán)移位仍是一個(gè)m序列,序列長度為m = 2n-1 。

2 接收機(jī)
接收機(jī)主要由時(shí)鐘同步模塊、狀態(tài)同步模塊組成,其功能框圖如圖2 所示。

圖2 誤碼器接收機(jī)功能框圖

2.1 時(shí)鐘提取模塊
本單元所采用的時(shí)鐘提取方法是采用新的積分鑒相來實(shí)現(xiàn)的,通過在一個(gè)時(shí)鐘周期內(nèi)對碼元進(jìn)行積分,判斷超前滯后,從而極大的降低了因干擾信號的出現(xiàn)導(dǎo)致誤調(diào)的可能性。時(shí)鐘提取的原理圖如下:

圖3 時(shí)鐘提取原理圖

(1 )鑒相器
導(dǎo)前- 滯后型數(shù)字鑒相器的特點(diǎn)是,它輸出一個(gè)表示本地估算信號超前或滯后于輸入信號的量.如果本地估算信號超前于輸入信號,則輸出“超前脈沖”, 以便利用該“超前脈沖”控制本地估算信號的相位推后。反之,則輸出“滯后脈沖”,并使本地估算信號的相位前移. 導(dǎo)前- 滯后型數(shù)字鑒相器可分為微分型和積分型兩種.由于積分型導(dǎo)前- 滯后數(shù)字鑒相器,具有優(yōu)良的抗干擾性能. 因此本設(shè)計(jì)采用了積分型導(dǎo)前-滯后型數(shù)字鑒相器.

積分型導(dǎo)前-滯后型數(shù)字鑒相器中,本地時(shí)鐘的上升沿為同相積分的清洗時(shí)刻,上升沿到來時(shí),在本地高頻時(shí)鐘下,同相計(jì)數(shù)器開始計(jì)數(shù),當(dāng)輸入碼元是“1”時(shí),每來一高頻脈沖計(jì)數(shù)器加1計(jì)數(shù),當(dāng)輸入碼元是“0”時(shí),每來一高頻脈沖計(jì)數(shù)器減1計(jì)數(shù)。當(dāng)下一上升沿到來時(shí),將計(jì)數(shù)值輸出,并清零計(jì)數(shù)器,計(jì)數(shù)器在高頻脈沖下重新開始計(jì)數(shù).本地時(shí)鐘的下降沿為中相積分的清洗時(shí)刻,在下降沿到來時(shí),在上述同樣的高頻時(shí)鐘下,中相積分計(jì)數(shù)器開始計(jì)數(shù),當(dāng)碼元為“1”時(shí),計(jì)數(shù)器加1,當(dāng)碼元為“0”時(shí),計(jì)數(shù)器減1。當(dāng)下一下降沿到來時(shí),將計(jì)數(shù)值輸出,同時(shí)對計(jì)數(shù)器清零,重新計(jì)數(shù)。在準(zhǔn)確同步的情況下,同相積分的積分區(qū)間正好和接收的一個(gè)碼元寬度相重合,同相積分計(jì)數(shù)器輸出為± T(+T表示碼元為1,-T 表示碼元為0),而中相積分器的輸出為0 或± T.在中相積分周期內(nèi)若碼元出現(xiàn)0→1或1→0變化,則中相積分器輸出為0。在中相積分周期內(nèi),若碼元沒有翻轉(zhuǎn),碼元始終為“1”,則中相積分計(jì)數(shù)器輸出為T。若碼元始終為“0”,則中相積分計(jì)數(shù)器輸出為-T。若本地估算時(shí)鐘超前于輸入碼元,當(dāng)同相積分計(jì)數(shù)器的輸出大于0,則隨后的中相積分計(jì)數(shù)器的輸出也大于0,當(dāng)同相積分計(jì)數(shù)器的輸出小于0時(shí),則隨后的中相積分計(jì)數(shù)器的輸出也小于0。當(dāng)同相積分計(jì)數(shù)器輸出為+T或-T時(shí),隨后的中相積分計(jì)數(shù)器輸出也為+T或-T 時(shí),表明是處于連“1”或連“0”狀態(tài),則超前或滯后標(biāo)志都為0。若本地估算時(shí)鐘滯后于輸入碼元,當(dāng)同相積分計(jì)數(shù)器的輸出大于0,則隨后的中相積分計(jì)數(shù)器的輸出小于0,當(dāng)同相積分計(jì)數(shù)器的輸出小于0時(shí),則隨后的中相積分計(jì)數(shù)器的輸出將大于0 。

當(dāng)下降沿到來時(shí),先檢測同相計(jì)數(shù)器的輸出,當(dāng)為0時(shí),如果中相計(jì)數(shù)器的輸出為0,則表示還沒開始檢測,就沒有超前滯后信息。如果中相計(jì)數(shù)器的輸出不為0,則表示本地估算的時(shí)鐘剛好與待檢測的時(shí)鐘正交,處于超前和滯后分界處,在這里對其做超前處理。如果同相計(jì)數(shù)器的輸出不為0,此時(shí)如果中相計(jì)數(shù)器的輸出為0,則表示剛好兩時(shí)鐘同步,故沒有超前和滯后信息。如果中相計(jì)數(shù)器的輸出為土20,即為整個(gè)碼元的長度。則表示中相計(jì)數(shù)過程始終為“1”或“0”,出現(xiàn)連“1”或連“0”狀態(tài),為防止誤操作,同樣認(rèn)為沒有超前和滯后。如果此時(shí)中相計(jì)數(shù)器的輸出不為0,也不為整個(gè)碼元,則將同相計(jì)數(shù)器的輸出和中相計(jì)數(shù)器的輸出的符號位進(jìn)行異或,即兩者符號相同表示超前,符號不同表示滯后。

(2)雙相高頻時(shí)鐘源與停扣控制電路
雙相高頻時(shí)鐘源是形成兩路窄脈沖信號,兩個(gè)窄脈沖信號剛好相差180 度。??劭刂齐娐分饕商黹T和扣門組成,當(dāng)來一個(gè)超前脈沖,加到扣門,扣除一個(gè)晶體脈沖,這樣分頻器的輸出脈沖相位就滯后了1/20周期。當(dāng)來一個(gè)滯后脈沖,加到添門,控制添門打開,加入一個(gè)晶體脈沖到或門。由于加到添門的晶振信號與加到扣門的晶振信號的相位相差180度,因此當(dāng)從添門加入一個(gè)晶振脈沖到或門時(shí),相當(dāng)于在扣門輸出的晶振信號中間插入一個(gè)窄脈沖,也就使分頻器輸入端添加了一個(gè)脈沖,這樣分頻器的輸出相位就提前了1/20周期。從而實(shí)現(xiàn)位同步。

2.2狀態(tài)同步模塊
狀態(tài)同步模塊主要包括逐位比較檢測模塊、誤碼統(tǒng)計(jì)與門限檢測模塊、并行輸入與狀態(tài)控制模塊、狀態(tài)并行比較模塊、連“1”狀態(tài)計(jì)數(shù)器模塊。

(1)誤碼統(tǒng)計(jì)與門限檢測模塊:在時(shí)鐘的節(jié)拍下,對誤碼脈沖計(jì)數(shù),同時(shí)對時(shí)鐘脈沖進(jìn)行計(jì)數(shù)。若誤碼個(gè)數(shù)占時(shí)鐘個(gè)數(shù)的30% 以上,則認(rèn)為誤碼率很高,說明系統(tǒng)兩序列的狀態(tài)不同步,此時(shí)門限檢測器將輸出低電平,需要進(jìn)行同步搜索。若誤碼個(gè)數(shù)占的比例較低,則輸出高電平,說明此時(shí)系統(tǒng)已狀態(tài)同步,不再進(jìn)行同步搜索。

(2)并行輸入與狀態(tài)控制模塊:當(dāng)控制端為“0”時(shí),該模塊照原樣將兩組并行輸入信號送到輸出端,為“1”時(shí),將所有輸出信號置“0”。這時(shí)狀態(tài)比較器的所有輸入信號都電位相同并輸出高電平,以表示系統(tǒng)已同步,進(jìn)入同步保護(hù)狀態(tài)。

(3)連“1”狀態(tài)計(jì)數(shù)器模塊:該模塊的功能有兩個(gè):一是對狀態(tài)比較器輸出的連“1”狀態(tài)進(jìn)行計(jì)數(shù),當(dāng)計(jì)數(shù)器的計(jì)數(shù)量達(dá)到設(shè)置值時(shí),計(jì)數(shù)器輸出為“1”,并控制“并行輸入與狀態(tài)控制”電路,使各并行輸出位置“0”。這樣,狀態(tài)比較器的各輸入位都為“0”,則其輸出為“1”,表示狀態(tài)已同步;若狀態(tài)不同步,則連“1”計(jì)數(shù)器的輸出始終為“0”。連“1”計(jì)數(shù)器的另一功能是當(dāng)其輸出為“1”時(shí),才使誤碼計(jì)數(shù)器進(jìn)行計(jì)數(shù)。若在整個(gè)系統(tǒng)已同步后,出現(xiàn)了狀態(tài)失步,則通過誤碼統(tǒng)計(jì)與門限電路的輸出狀態(tài)控制連“1”計(jì)數(shù)器。當(dāng)連“1”個(gè)數(shù)到達(dá)設(shè)定的個(gè)數(shù)時(shí)輸出為“1”,并送給并行輸入與狀態(tài)控制器,使其輸出置為“0”,以實(shí)現(xiàn)同步保護(hù)控制。

3 結(jié)束語
本文設(shè)計(jì)的誤碼儀的優(yōu)點(diǎn)是可以很方便的應(yīng)用于基帶傳輸信道的測試,可準(zhǔn)確測量出基帶傳輸信道的傳輸誤碼,且成本較低。


來源:零八我的愛0次

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進(jìn)展如何推動(dòng)科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉