www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計自動化

摘 要: 提出了一種基于FPGA的打印機走紙控制系統(tǒng)的設(shè)計方案,充分利用FPGA高速處理數(shù)據(jù)的能力及自上而下設(shè)計方法的優(yōu)勢,運用Quartus II軟件圖像設(shè)計與程序設(shè)計相結(jié)合的開發(fā)方法,利用反饋式控制系統(tǒng)的設(shè)計理念,實現(xiàn)了打印機走紙系統(tǒng)的閉環(huán)控制,提高了走紙速度和精度。敘述了控制系統(tǒng)的軟件設(shè)計和硬件設(shè)計,并給出了詳細(xì)電路圖。
關(guān)鍵詞: 走紙控制系統(tǒng);閉環(huán)控制;打印機;FPGA;Quartus II

隨著經(jīng)濟的持續(xù)高速發(fā)展和信息化工程的大力推廣,作為介質(zhì)輸出重要工具的票據(jù)打印機得到了廣泛應(yīng)用,同時隨著需求的增加,對票據(jù)打印機的速度和精度的要求也越來越高[1]。目前市場上的票據(jù)打印機的走紙控制系統(tǒng),主要以單片機為核心,采用開環(huán)方式直接控制步進(jìn)電機,由于自身硬件的限制,其速度和精度都難以提高。因此,本文提出一種基于FPGA的打印機走紙閉環(huán)控制系統(tǒng)。系統(tǒng)以FPGA為核心,能大大提高票據(jù)打印機走紙的速度和精度,且采用普通直流電機代替步進(jìn)電機,結(jié)構(gòu)簡單、性能可靠、成本較低。
現(xiàn)場可編程門陣列FPGA(Field-Programmable Gate Array)是在PAL、GAL等邏輯器件的基礎(chǔ)上發(fā)展起來的。由于它具有集成度高、速度快、開發(fā)周期短、費用低、用戶可定義功能及可重復(fù)編程和擦寫等許多優(yōu)點,其應(yīng)用領(lǐng)域不斷擴大。這些器件的靈活性和通用性使它們成為了研制和開發(fā)復(fù)雜數(shù)字系統(tǒng)的理想選擇[2-3]。
1 系統(tǒng)整體設(shè)計
本系統(tǒng)作為打印機控制系統(tǒng)的一部分,采用了ARM+FPGA的結(jié)構(gòu),該結(jié)構(gòu)以高速FPGA處理器來完成電機的閉環(huán)控制,以ARM處理器來實現(xiàn)FPGA的功能控制,使得運動控制精度更高、速度更快。同時在提高控制系統(tǒng)通用性、可移植性的指導(dǎo)思想下,將系統(tǒng)核心部件的軟、硬件設(shè)計成一個模塊,可以方便地移植到不同的設(shè)備上[4]。
2 FPGA內(nèi)部邏輯設(shè)計
本系統(tǒng)內(nèi)部分為五個模塊,分別為接口模塊、寄存器模塊、反饋信號處理模塊、顯示模塊和時鐘處理模塊。其結(jié)構(gòu)如圖1所示。

2.1 接口模塊
接口模塊包括鎖存器、譯碼器、收發(fā)三態(tài)門和輸出選擇器。它的主要功能是與ARM進(jìn)行通信,接受ARM發(fā)出的指令和數(shù)據(jù),并傳遞給寄存器模塊存儲,或是將寄存器中的數(shù)據(jù)傳遞給ARM進(jìn)行處理。
在接口模塊的四個器件中,為了實現(xiàn)數(shù)據(jù)總線和地址總線的復(fù)用,收發(fā)三態(tài)門的作用至關(guān)重要。它的作用為轉(zhuǎn)換總線的收發(fā)狀態(tài),即在接收數(shù)據(jù)時,寄存器的數(shù)據(jù)輸入總線和數(shù)據(jù)/地址總線接通,而輸出選擇器的數(shù)據(jù)輸出總線處于高阻狀態(tài);在發(fā)送數(shù)據(jù)時,輸出選擇器的數(shù)據(jù)輸出總線與數(shù)據(jù)/地址總線接通,而寄存器的數(shù)據(jù)輸入總線處于高阻狀態(tài)。這樣可避免總線上的數(shù)據(jù)沖突。
2.2 寄存器模塊
寄存器模塊由8個寄存器組成,地址從0XFFF0到0XFFF7。具體設(shè)定見表1。


控制寄存器的功能為存儲ARM發(fā)出的控制信息。系統(tǒng)根據(jù)該存儲器的數(shù)值決定自己的工作狀態(tài)。其中D2~D0位為脈沖預(yù)分頻設(shè)置位,系統(tǒng)根據(jù)這三位的值決定對光電編碼器信號的分頻數(shù)。D3為控制啟動位,該位置1時,系統(tǒng)發(fā)出控制信號,否則不發(fā)出。D4~D7位功能未定。
脈沖匹配預(yù)設(shè)值寄存器的功能為存儲脈沖匹配預(yù)設(shè)值,設(shè)置范圍為0~255,根據(jù)實際需要可擴展寄存器的位數(shù)。系統(tǒng)將光電編碼器的反饋值計數(shù)后與預(yù)設(shè)值比較,從而判斷運動是否到位。
速率寄存器的功能為存儲電機的轉(zhuǎn)動速率,可提供給ARM讀取或直接顯示。
2.3 反饋信號處理模塊
反饋信號處理模塊及時鐘模塊的頂層原理圖如圖2所示。反饋信號處理模塊包括倍頻模塊和信號處理模塊。
倍頻模塊的功能是將光電編碼器輸出的反饋信號進(jìn)行二、四倍頻,或者不進(jìn)行倍頻,供后續(xù)模塊使用。同時,因為FPGA運行過程不可避免會導(dǎo)致輸出信號相對原始信號有延遲,所以對光電編碼器輸出的零位信號進(jìn)行處理,使其與輸出信號相符,起到零位信號的標(biāo)定作用。

信號處理模塊包括選擇器、比較器和速率計算器。該模塊首先根據(jù)控制寄存器的數(shù)值,選擇指定的輸入信號,然后分別由比較器和速率計算器處理。比較器將信號計數(shù)后與脈沖匹配預(yù)設(shè)值寄存器中的數(shù)字比較,若相等,則輸出一個脈沖。速率計算器的功能為計算電機的轉(zhuǎn)動速率,然后輸出給速率寄存器。
2.4 時鐘模塊
時鐘模塊包括時鐘分頻器和時鐘計數(shù)器。由晶振提供的時鐘為48 MHz,頻率過高。由于輸出脈沖脈寬是時鐘周期的兩倍,所以輸出脈寬太小,不利于后續(xù)處理,需由時鐘分頻器分頻后才能被倍頻和顯示模塊使用。時鐘計數(shù)器的功能為定時輸出脈沖,提供給速率計算器。
2.5 顯示模塊
顯示模塊由十進(jìn)制轉(zhuǎn)換器和掃描器組成。速率計算器的二進(jìn)制數(shù)值需由十進(jìn)制轉(zhuǎn)換器轉(zhuǎn)換成十進(jìn)制,然后通過掃描器將數(shù)值的每一位在數(shù)碼管上顯示。其頂層示意圖如圖3所示。

3 仿真及實驗結(jié)果
本系統(tǒng)是以Altera公司的Quartus II為平臺、采用Verilog HDL語言開發(fā)的。Quartus II作為Altera公司的專用開發(fā)平臺,包括設(shè)計輸入、編譯、仿真、器件編程等功能。它使用方便,允許用戶用原理圖、語言編程、波形圖等多種輸入方法進(jìn)行設(shè)計。
圖4是在設(shè)定為4倍頻、預(yù)設(shè)值為9模式下的系統(tǒng)仿真波形圖。其中add為數(shù)據(jù)/地址總線,en為鎖存信號,we為寫信號,oe為讀信號,ina和inb為相位差為90°的兩路方波信號(代替光電編碼器的輸出信號),int0為脈沖匹配信號。


系統(tǒng)先將控制指令FA寫入地址為F0的寄存器,然后將預(yù)設(shè)值9寫入地址為F1的寄存器,在如此的設(shè)定下,系統(tǒng)得到ina和inb倍頻后的脈沖信號outc,對outc計數(shù),并與預(yù)設(shè)值比較,獲得脈沖匹配信號int0。從圖中可看出,每10個outc脈沖得到一個int0脈沖,與預(yù)定的功能完全一致。最后,系統(tǒng)讀取地址為F0的寄存器的值,由outp輸出。由于軟件不能對三態(tài)門進(jìn)行仿真,所以未將讀取的數(shù)據(jù)從數(shù)據(jù)/地址總線輸出。
將程序綜合、編譯、下載后,在實際系統(tǒng)中的實驗結(jié)果與仿真結(jié)果完全一致,系統(tǒng)能精確地輸出電機控制信號。且因FPGA的快速數(shù)據(jù)處理能力,能接受并處理頻率高達(dá)100 kHz的光電編碼器的輸出信號,所以大大提高了系統(tǒng)的速度。另一方面,由于輸出的控制信號通過其他電路的處理,可直接用于精確控制直流電機的啟動停止,不需用步進(jìn)電機提高系統(tǒng)的精度,節(jié)約了成本。
由于運動控制系統(tǒng)的控制邏輯較多,若采用分立元件進(jìn)行設(shè)計,由于系統(tǒng)過于復(fù)雜,線路互聯(lián)延遲及布線等原因極易造成系統(tǒng)不穩(wěn)定,從而影響系統(tǒng)的控制精度。而FPGA器件能提高系統(tǒng)的集成度,可方便地解決以上問題。以FPGA設(shè)計的反饋式打印機走紙控制系統(tǒng)實現(xiàn)簡單,便于調(diào)試,運行可靠,且在控制速度、精度、成本上較目前市場上的產(chǎn)品有所提高。
參考文獻(xiàn)
[1] 《電子計算機及外部設(shè)備》期刊編輯部. 國內(nèi)外票據(jù)打印機現(xiàn)狀與國內(nèi)市場趨勢[J]. 電子計算機及外部設(shè)備,1999,23(2):75-76.
[2] 褚振勇,齊亮,田心紅,等.FPGA設(shè)計及應(yīng)用[M].西安:西安電子科技大學(xué)出版社,2006.
[3] Altera. Configuration handbook [EB/ OL ] . http: //www. altera. com, 2004-11-05.
[4] 冉龍明.基于ARM和FPGA的數(shù)控系統(tǒng)研究及實現(xiàn)[D].成都:電子科技大學(xué),2008.

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫毥谦F公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉(zhuǎn)型技術(shù)解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關(guān)鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務(wù)中斷的風(fēng)險,如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應(yīng)對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質(zhì)增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競爭力 堅持高質(zhì)量發(fā)展策略,塑強核心競爭優(yōu)勢...

關(guān)鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術(shù)學(xué)會聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(shù)(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉