www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 工業(yè)控制 > 電子設(shè)計(jì)自動(dòng)化

隨著SoC設(shè)計(jì)上的混合信號(hào)組件數(shù)量增加了,基本的功能驗(yàn)證對(duì)于硅初期能否成功也愈來愈重要。FPGA在系統(tǒng)整合難題上加入了一個(gè)新特點(diǎn)。在核心上,此新范例-可編程系統(tǒng)單芯片(programmable system chip,PSC)整合FPGA電閘,內(nèi)嵌快閃和模擬功能在單一的可程序化組件中,提供了具真正程序能力的理想低成本路徑,而且系統(tǒng)設(shè)計(jì)者可以用來快速地設(shè)計(jì)和研發(fā)復(fù)雜的混合信號(hào)系統(tǒng)。

  關(guān)鍵準(zhǔn)則

  如業(yè)界分析師所言,F(xiàn)PGA正成為現(xiàn)代高度整合的SoC系統(tǒng)選擇的工具。原因很明顯。由于硅架構(gòu)是預(yù)先組裝的,因此沒有NRE成本,且任何可能影響產(chǎn)品性能或裝置可靠度的制程變化都應(yīng)已解決。芯片整體作業(yè)中大部分的復(fù)雜度(包括寄生RLC對(duì)時(shí)序的影響等)特性都已完整調(diào)整,且規(guī)格上的數(shù)據(jù)已考慮到這些。因此所有的驗(yàn)證循環(huán)都可以致力于設(shè)計(jì)的適當(dāng)功能性上。下一個(gè)需要的是可以盡量減少特征化和強(qiáng)化設(shè)計(jì)功能性目標(biāo)時(shí)間的驗(yàn)證方法。此項(xiàng)減少是透過組合智能型模型(抽出不會(huì)影響整體系統(tǒng)行為的較不重要細(xì)節(jié))將所產(chǎn)生的模型置入已完全了解的流程中。

  復(fù)雜度增加

  現(xiàn)場(chǎng)可程序化是系統(tǒng)整合全新的一面。此新的整合層級(jí)較深入且有以下幾個(gè)優(yōu)點(diǎn):系統(tǒng)設(shè)計(jì)者可移除系統(tǒng)的許多組件而將該功能整合在單一PSB中,大幅簡(jiǎn)化系統(tǒng)設(shè)計(jì);組件大幅減少就會(huì)有明顯小許多的尺寸;且微控制器核心的整合會(huì)免除主處理器的周邊任務(wù),降低系統(tǒng)處理的工作量要求。

  新一代的PSC是第一個(gè)如此進(jìn)入可程序化邏輯市場(chǎng)的代表。它是第一個(gè)以FPGA提供的硬件可重組態(tài)性的基本好處結(jié)合閃存、混合信號(hào)功能性以及微控制器技術(shù)。日益復(fù)雜的內(nèi)容開啟了更小的整合裝置之許多可能,但FPGA設(shè)計(jì)者也立即有了額外的挑戰(zhàn),其中一項(xiàng)就是對(duì)付混合信號(hào)設(shè)計(jì)的復(fù)雜性。很少FPGA設(shè)計(jì)者有機(jī)會(huì)在這些領(lǐng)域中取得深刻的經(jīng)驗(yàn),因此什么是管理這些計(jì)劃的復(fù)雜度并確保它們第一次就成功的方法呢?

  此一跨范圍的專業(yè)技術(shù)必須包裹在工具流程中。工具必須做得夠聰明來管理重要細(xì)節(jié)(如接口、組態(tài)和初始化需求)以便連結(jié)不同的組件并放在同一作業(yè)中。理想上此新系統(tǒng)功能性的復(fù)雜設(shè)計(jì)內(nèi)容匯集基本上和傳統(tǒng)工具流程完全一樣的工具流程。

  智能型流程

  不僅是ASIC/FPGA設(shè)計(jì)者對(duì)系統(tǒng)/模擬設(shè)計(jì)的實(shí)際經(jīng)驗(yàn)很少,大部分的系統(tǒng)設(shè)計(jì)者也同樣沒有數(shù)字邏輯的設(shè)計(jì)經(jīng)驗(yàn)。因此,日益純熟的設(shè)計(jì)內(nèi)容需要智能型的工具流程。這意味著工具有智能去組態(tài)和啟動(dòng)不同的系統(tǒng)組件,正確地將它們結(jié)合,并將令人卻步的所有跨范圍復(fù)雜度驗(yàn)證任務(wù)弄簡(jiǎn)單給工程師。在這種情況下,他們就必須產(chǎn)生一個(gè)FPGA。從前端(和實(shí)作步驟相反)開始,此復(fù)雜性就在3個(gè)重要區(qū)域中被管理:組件模型、設(shè)計(jì)實(shí)例(instantiation)以及驗(yàn)證流程。

  組件模型

  當(dāng)制作以硅為目標(biāo)的組件模型時(shí),對(duì)于細(xì)節(jié)組件行為對(duì)照驗(yàn)證系統(tǒng)正確作業(yè)所需的時(shí)間的取舍需謹(jǐn)慎為之。這在PLD架構(gòu)的模擬組件中尤其重要,依此零件的預(yù)先組裝天性即使是已解決的問題還是會(huì)被呈現(xiàn)。在最高層級(jí)的抽取中,所有的模擬組件都是依據(jù)數(shù)字組件將嚴(yán)格的數(shù)字行為規(guī)范覆蓋在模擬行為模式上。竅門是抽出組件的完整行為細(xì)節(jié),只留下能決定符合特定設(shè)計(jì)目標(biāo)系統(tǒng)所需的功能。在PSC流程方面,依據(jù)實(shí)際硅的特征化數(shù)據(jù)的規(guī)格上具有模擬功能的電子特征,如信號(hào)整合度、A/D傳輸功能以及耦合效應(yīng)等。包括輸入預(yù)先縮放、差動(dòng)增益、遲滯、A/D控制功能及輸出行動(dòng)等基本的模擬交換行為會(huì)被抽出,并放入適合在數(shù)字仿真器中特征化系統(tǒng)層級(jí)行為的粗略數(shù)字行為模式中。

  設(shè)計(jì)實(shí)例

  此一復(fù)雜且純熟系統(tǒng)的設(shè)計(jì)實(shí)例需要有足夠智能讓設(shè)計(jì)者快速行動(dòng)的靈活設(shè)計(jì)產(chǎn)生環(huán)境?;旧洗耍蛇_(dá)目標(biāo)裝置的邏輯資源所允許的最大值。這些受到自身繪圖組態(tài)器支持的非常靈活資源是可以擷取、組態(tài)、并例舉在設(shè)計(jì)中的,全都是非常簡(jiǎn)單的pick-and-click動(dòng)作,不需要直接HDL編碼。同時(shí)工具鏈會(huì)創(chuàng)造骨架,將想要的資源互連,并自動(dòng)創(chuàng)造必要的控制機(jī)制。

  智能的以GUI為基礎(chǔ)的工具是在不需要直接使用者引導(dǎo)的背景下達(dá)成這些步驟的。這些工具的焦點(diǎn)都在容易使用,并提供快速的設(shè)計(jì)發(fā)展。當(dāng)然它并不排除傳統(tǒng)的 HDL代碼發(fā)展,后者是熟悉HDL的使用者所不可或缺的,他們?cè)谟?jì)算電閘時(shí)需要最大的最佳化設(shè)計(jì),或是需要廣泛的設(shè)計(jì)客制化。驗(yàn)證


  傳統(tǒng)的混合信號(hào)ASIC發(fā)展遵循由下而上的方法。它牽涉到兩個(gè)不同的小組:一個(gè)研發(fā)數(shù)字部分的寫入RTL代碼,而另一個(gè)在晶體管層級(jí)實(shí)作模擬電路。在驗(yàn)證方面,設(shè)計(jì)者一般使用Verilog-AMS或VHDL-AMS的高層級(jí)全芯片仿真以驗(yàn)證系統(tǒng)層級(jí)的行為,如功能、性能和遲滯等。這需要和最終電路關(guān)系密切的模擬行為模式。然而驗(yàn)證接口層級(jí)議題、時(shí)序、信號(hào)整合度和電源等晶體管層級(jí)的模擬還是需要晶體管層級(jí)的模擬。這也可以幫助避免模型和電路之間的不準(zhǔn)確性或不當(dāng)關(guān)聯(lián)。最近幾年出現(xiàn)了新等級(jí)的工具,允許混合信號(hào)共同仿真環(huán)境在指定的SoC中驗(yàn)證混合信號(hào)組件。

  在PSC流程中,混合信號(hào)仿真是沒有必要的。對(duì)待組件內(nèi)的模擬功能像開架式分離組件一般。就像組件廠商一樣,數(shù)據(jù)規(guī)格所提供的模擬功能電子特征的許多信息依據(jù)實(shí)際硅的特征化數(shù)據(jù)。抽出詳細(xì)的模擬行為后所產(chǎn)生的模式在全數(shù)字仿真器(如ModelSim等)中,就完全可以達(dá)到系統(tǒng)層級(jí)的驗(yàn)證。模擬輸入是以真實(shí)或位向量值呈現(xiàn)在仿真測(cè)試基準(zhǔn)中,一般是以測(cè)試基準(zhǔn)工具產(chǎn)生的。

  有了此層級(jí)的抽出,針對(duì)混合信號(hào)FPGA所提供的基本驗(yàn)證方法和沿著標(biāo)準(zhǔn)處理的數(shù)字FPGA基本上是相同的。

  典型的PSC設(shè)計(jì)者會(huì)在設(shè)計(jì)過程中執(zhí)行以下步驟:在Libero中產(chǎn)生并整合系統(tǒng)功能區(qū)塊;透過Synplify或Synplify PRO合成設(shè)計(jì);利用ModelSim驗(yàn)證設(shè)計(jì);利用Libero Designer將設(shè)計(jì)編輯在Fusion PSC中以利后端實(shí)作;在ModelSim中利用后批注(back-annotated)時(shí)序再次驗(yàn)證。

  此基本流程讓Fusion使用者可以利用經(jīng)證實(shí)的方法,在設(shè)計(jì)過程中的任何階段驗(yàn)證混合信號(hào)PSC的系統(tǒng)層級(jí)行為,就宛如全數(shù)字芯片般簡(jiǎn)單。此流程依據(jù)客戶設(shè)計(jì)中整合其余數(shù)字系統(tǒng)的某個(gè)模擬輸入組合執(zhí)行仿真系統(tǒng)層級(jí)行為必要的工作。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

傳感器是能感受規(guī)定的被測(cè)量并按照一定的規(guī)律轉(zhuǎn)換成可用輸出信號(hào)的器件或裝置。傳感器有許多種,在先進(jìn)測(cè)量技術(shù)這門課中提到了許多傳感器,在現(xiàn)代工業(yè)生產(chǎn)尤其是自動(dòng)化生產(chǎn)過程中,要用各種傳感器來監(jiān)視和控制生產(chǎn)過程中的各個(gè)參數(shù),使設(shè)...

關(guān)鍵字: 傳感器 信號(hào)

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

高功率脈沖發(fā)射機(jī)作為一種能夠產(chǎn)生高能量、短脈沖信號(hào)的設(shè)備,在眾多領(lǐng)域發(fā)揮著關(guān)鍵作用。在雷達(dá)系統(tǒng)中,它為目標(biāo)探測(cè)提供強(qiáng)大的發(fā)射功率,使得雷達(dá)能夠在遠(yuǎn)距離精確識(shí)別和跟蹤目標(biāo);在通信領(lǐng)域,可用于實(shí)現(xiàn)高速率、大容量的數(shù)據(jù)傳輸;在...

關(guān)鍵字: 高功率 脈沖發(fā)射機(jī) 信號(hào)

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡(jiǎn)稱:米爾電子)作為國(guó)產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉