www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 單片機 > 單片機
[導讀] 1 前 言 在ARM+FPGA系統(tǒng)結(jié)構(gòu)中,實現(xiàn)基于ARM的嵌入式處理器和FPGA之間通信最簡單的方法就是通過異步串行接口EIARS232C??紤]選用集成有UART(Universal Asynchronous Receiver / TraNSmitter )控制器

1 前 言

ARMFPGA系統(tǒng)結(jié)構(gòu)中,實現(xiàn)基于ARM的嵌入式處理器和FPGA之間通信最簡單的方法就是通過異步串行接口EIARS232C??紤]選用集成有UART(Universal Asynchronous Receiver / TraNSmitter )控制器的嵌入式處理器(例如,EP7312),那么嵌入式處理器一側(cè)就具有了利用異步串行接口收、發(fā)通信的能力。然而,F(xiàn)PGA內(nèi)部并不擁有CPU控制單元,無法處理由UART控制器產(chǎn)生的中斷,所以FPGA一側(cè)不能利用現(xiàn)成的UART控制器構(gòu)成異步串行接口,必須將UART控制器的功能集成到FPGA內(nèi)部。

同一個系統(tǒng)中的ARM與FPGA之間屬于短距離通信連接,他們之間的異步串行通信并不需要完整的UART功能,那些RS232標準中的聯(lián)絡控制信號線可以省略,僅僅保留收、發(fā)數(shù)據(jù)線和地線,這樣給UART功能的FPGA編程實現(xiàn)帶來了極大的省略。嵌入式處理器EP7312帶有2個支持異步串行通信RS232的16550類型的UART,UART1不僅有TX,RX,而且支持Modem控制信號,UART2只有標準的TX,RX以及地信號,剛好能夠利用UART2與FPGA實現(xiàn)通 信。圖1是簡化的異步串行通信連接示意圖。

2 簡化UART功能的FPGA實現(xiàn)

本文將詳細地討論簡化UART功能在FPGA中的實現(xiàn)方法。簡單回顧一下異步串行通信的數(shù)據(jù)格式。圖2表明在異步傳送中串行發(fā)送一個數(shù)據(jù)字節(jié)的位定時關(guān)系(圖中沒有包括奇偶校驗位)。發(fā)送一個完整的字節(jié)信息,首先是一個作為起始位的邏輯“0”位,接著是8個數(shù)據(jù)位,然后是1個、1+1/2個或2個停止位邏輯“1”位,數(shù)據(jù)線空閑時呈現(xiàn)為高或“1”狀態(tài)。在字符的8位數(shù)據(jù)部分,先發(fā)送數(shù)據(jù)的最低位,最后發(fā)送最高位。每位持續(xù)的時間是固定的,由發(fā)送器本地時鐘控制,每秒發(fā)送的數(shù)據(jù)位個數(shù),即為“波特率”。起始位和停止位起著很重要的作用。顯然,他們標志每個字符的開始和結(jié)束,但更重要的是他們使接收器能把他的局部時鐘與每個新開始接收的字符再同步。異步通信沒有可參照的時鐘信號,發(fā)送器隨時都可能發(fā)送數(shù)據(jù),任何時沿的出現(xiàn)時間,從而正確地采樣緊接著的10~11位(包括開始位、數(shù)據(jù)位和停止位)。接收器的時鐘與發(fā)送器的時鐘不是同一個,因此,接收器采樣點的間隔跟由發(fā)送器時鐘所確定的位間隔時間不同,接收器一定不能讓他的相對時鐘速度導致采樣錯誤。

比較而言,UART發(fā)送器部分發(fā)送串行數(shù)據(jù)過程的實現(xiàn)相對容易,只要對發(fā)送出去的數(shù)據(jù)電平做持續(xù)時間的定時即可。下面先對UART接收器部分的FPGA實現(xiàn)方法做詳細的描述。

2.1 UART接收器的FPGA實現(xiàn)

根據(jù)以上的敘述,由于串行數(shù)據(jù)幀與接收時鐘是異步的,所以接收器功能實現(xiàn)中的關(guān)鍵是接收器時鐘與每個接收字符的同步。一個有效的方法是接收器采用高速率時鐘對串行數(shù)據(jù)進行采樣,通常采樣頻率是位時鐘頻率的整數(shù)倍。理論上倍數(shù)越高接收數(shù)據(jù)各位的分辨率越高,實際中,一般最大選擇16倍。

接收器應該盡可能地在靠近位周期的中心處對每位采樣。如果接收器能很好地預測起始位的開始,那么他可在起始位的下降沿到來之后,等待半個位周期再采樣數(shù)據(jù)位。此后,接收器每等待一個位周期采樣一個數(shù)據(jù)位,直至收到最后一位為止。倘若接收時鐘的頻率足夠接近發(fā)送時鐘,使得最后位能在離該位的精確中心位置半個周期內(nèi)對他采樣,以上方案就能正確地工作。這意味著接收時鐘相對于發(fā)送時鐘在10~11個時鐘周期內(nèi),其增加和減少應小于半個位的時間間隔。因此,要求收發(fā)雙方2個時鐘的誤差容限在5%以內(nèi)。

本文中接收器的實現(xiàn)采取5倍速采樣法,也就是接收采樣頻率是串行數(shù)據(jù)位頻率的5倍。圖3是將圖2中的起始位和部分數(shù)據(jù)位放大,又把每個信息位分成5等份,每等份的時間寬度設為Ts。以5倍頻對信息位進行采樣時,每個信息位都將可能被采樣到5次。當處于空閑狀態(tài)并檢測起始位時,最早檢測到起始位低電平的時刻必將落在S0陰影區(qū),每次具體的采樣點會在S0陰影區(qū)隨機變化。檢測到起始位低電平后,間隔7×Ts時間,正好是第1位數(shù)據(jù)位的中間1/5處(圖3中D2陰影區(qū))。此后的數(shù)據(jù)位和停止位的采樣間隔都是5×Ts,所有采樣點均落在碼元的中間1/5處,采樣數(shù)據(jù)最可靠。采樣時鐘的產(chǎn)生由計數(shù)器控制,計數(shù)器時鐘為位時鐘5倍頻。

為了避免噪聲引起的起始位檢測錯誤,要對起始位采樣兩次。從空閑狀態(tài),第1次采樣為低電平后,間隔2個Ts再采樣一次,如果仍為低電平,才認定為有效的起始位;如果為高電平,再回到空閑狀態(tài)等待重新同步。

另外,在采樣停止位的時候也可以加入保護機制: 當停止位采樣值為高電平時,認為同步和數(shù)據(jù)正確,裝人數(shù)據(jù)寄存器,否則認為同步或傳輸錯誤,此次采樣的字符作廢,將其舍棄。簡化的UART功能框圖如圖4所示。EP7312所帶的UART控制器16550中,F(xiàn)IFO的深度為16 B。實際FPGA實現(xiàn)時根據(jù)具體應用的不同,可以用RAM取代FIFO,本文只敘述圖4中接收器和發(fā)送器的實現(xiàn)方法。

在具體使用硬件描述語言VHDL編程實現(xiàn)時,接收器5倍速采樣法的關(guān)鍵部分使用了一個狀態(tài)機,狀態(tài)轉(zhuǎn)換圖如圖5所示。

2.2 UART發(fā)送器的FPGA實現(xiàn)

UART發(fā)送器的FPGA實現(xiàn)相對于接收器來說簡單了很多。沒有數(shù)據(jù)要發(fā)送時,發(fā)送數(shù)據(jù)寄存器為空,發(fā)送器處于空閑狀態(tài);當檢測到發(fā)送數(shù)據(jù)寄存器滿信號后,發(fā)送器即發(fā)送起始位,同時8個數(shù)據(jù)位被并行裝入發(fā)送移位寄存器,停止位緊接著數(shù)據(jù)位指示數(shù)據(jù)幀結(jié)束。只有發(fā)送數(shù)據(jù)寄存器為空時,RAM或FIFO中的待發(fā)送數(shù)據(jù)才能被裝入。程序中使用計數(shù)器保證各位周期定時正確,仍使用一個狀態(tài)機描述發(fā)送過程,圖6是發(fā)送器狀態(tài)機狀態(tài)轉(zhuǎn)換示意圖。

3 仿真與結(jié)論

這里選用ACTEL公司的APA600系列的FPGA芯片,仿真工具使用MENTOR公司的ModelSim。圖7是接收器模塊的功能仿真時序圖,其中只截取了一個接收數(shù)據(jù)幀的時間長度。從圖7中可以看出一個假起始位被正確判斷,接收器與接收數(shù)據(jù)實現(xiàn)同步,串行數(shù)據(jù)被準確接收。狀態(tài)機狀態(tài):i代表空閑;rx代表起始位確認;s代表數(shù)據(jù)采樣和停止狀態(tài)確認;g代表數(shù)據(jù)正確接收。

圖8是發(fā)送器模塊功能仿真時序圖,也是只截取了一個發(fā)送數(shù)據(jù)幀長。圖8中狀態(tài)機狀態(tài):first代表空閑;second(時間太短,圖中未顯示相應文字)和third代表發(fā)送數(shù)據(jù)和停止位。

我們已經(jīng)將上述實現(xiàn)簡化UART功能的編程方法應用到了ARM+FPGA結(jié)構(gòu)系統(tǒng)的編/拆和發(fā)送/接收串行信息幀模塊中,工作穩(wěn)定,有較高實用價值。

參考文獻

1]張明峰.PIC單片機軟件異步串行口實現(xiàn)技巧[J].單片機與嵌入式系統(tǒng)應用,2003,(4).

2]Lattice Reference Designs .Universal asy - nchron - ous receiver/ tuansmitter .

3]鄔寬明.單片機外圍器件實用手冊數(shù)據(jù)傳輸接口器件分冊[M].北京:北京航空航天大學出版社,1998.


本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

當?shù)貢r間 9 月 8 日,SpaceX 與 EchoStar 正式達成一項價值 170 億美元的頻譜交易,SpaceX 將收購 EchoStar 旗下 AWS-4 頻段(2GHz 頻段)及 H 頻段的頻譜許可證,此舉引發(fā)...

關(guān)鍵字: SpaceX EchoStar 星鏈 通信

9月9日消息,Intel宣布了一系列重大人事調(diào)整,涉及數(shù)據(jù)中心事業(yè)部(DCG)、客戶端計算事業(yè)部(CCG)以及新成立的中央工程事業(yè)部(CEG)。

關(guān)鍵字: Intel 處理器

本屆年會將在上海(11月13-14日)、北京(11月19-20日)和深圳(11月27-28日)舉行,面向嵌入式設計工程師推出25門技術(shù)課程

關(guān)鍵字: 嵌入式 MCU 模擬

上海2025年9月5日 /美通社/ -- 由紐倫堡會展(上海)有限公司舉辦的上海國際嵌入式會議將于 2025 年 10 月 16-17 日在上海世博展覽館舉辦。 此次會議將由三個版塊組成:嵌入式技術(shù)會議、汽...

關(guān)鍵字: 嵌入式 CE CHINA EMBEDDED

在半導體行業(yè)的風云變幻中,英特爾公司近來可謂麻煩不斷。

關(guān)鍵字: 英特爾 半導體 處理器

從外部看,電子系統(tǒng)仿佛一個統(tǒng)一的學科或設備,各組成部分協(xié)同工作,渾然一體。然而揭開表象,其內(nèi)在卻是另一番景象:一個碎片化、多層次的世界——其中每一層都獨立且復雜,衍生出各自特有的工具、專家、工作流程,甚至哲學體系。

關(guān)鍵字: 嵌入式 電子系統(tǒng) 半導體

9月2日消息,Intel近日坦承,自家高端桌面CPU競爭力不如AMD的銳龍9000系列,但強調(diào)Panther Lake系列將按計劃在今年內(nèi)上市,同時下一代Nova Lake將全力反擊。

關(guān)鍵字: Intel 處理器

8位單片機在嵌入式設計領域已經(jīng)成為半個多世紀以來的主流選擇。盡管嵌入式系統(tǒng)市場日益復雜,8位單片機依然不斷發(fā)展,積極應對新的挑戰(zhàn)和系統(tǒng)需求。如今,Microchip推出的8位PIC?和AVR?單片機系列,配備了先進的獨立...

關(guān)鍵字: 單片機 嵌入式 CPU

深圳2025年8月28日 /美通社/ -- 8月26日,2025 ELEXCON深圳國際電子展盛大啟幕。本屆大會以"All for AI"為主題,深圳市德...

關(guān)鍵字: AI 工業(yè)級 SSD 嵌入式
關(guān)閉