www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 顯示光電 > 顯示光電
[導(dǎo)讀]0 引 言 美國(guó)國(guó)家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu),每個(gè)通道的最大采樣率可達(dá)到1.6 GHz,并能達(dá)到8位的分辨率;采用雙通道“互插”模式時(shí),采樣速率可達(dá)2 GS

0 引 言
    美國(guó)國(guó)家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu),每個(gè)通道的最大采樣率可達(dá)到1.6 GHz,并能達(dá)到8位的分辨率;采用雙通道“互插”模式時(shí),采樣速率可達(dá)2 GSPS;采用128腳LQFP封裝,1.9 V單電源供電;具有自校準(zhǔn)功能,可通過普通方式或擴(kuò)展方式對(duì)其進(jìn)行控制;可工作在SDR,DDR等多種模式下。下面對(duì)該芯片進(jìn)行詳細(xì)介紹。

1 ADC08D1000的結(jié)構(gòu)和管腳說明
1.1 ADC08D1000的結(jié)構(gòu)
    ADC08D1000的結(jié)構(gòu)如圖1所示,主通道由輸入多路模擬開關(guān)、采樣保持電路、8位ADC和1:2分離器/鎖存器組成。它共有兩路相同的通道??刂七壿嬘善胀ǚ绞交驍U(kuò)展方式進(jìn)行配置,對(duì)整個(gè)芯片進(jìn)行控制。

1.2 ADC08D1000的管腳說明
    ADC08D500采用128腳LQFP封裝,管腳圖見圖2。

    其關(guān)鍵管腳說明如下:
    (1)OUTV/SCLK:輸出電壓幅度/串行接口時(shí)鐘。高電平時(shí),DCLK和數(shù)據(jù)信號(hào)為普通差分幅度;接地時(shí),差分幅度會(huì)降低,從而減少功耗。當(dāng)擴(kuò)展控制模式開啟時(shí),此腳為串行時(shí)鐘腳。
    (2)OUTEDGE/DDR/SDATA:DCLK時(shí)鐘沿選擇/DDR功能選擇/串行數(shù)據(jù)輸入。當(dāng)此腳連接到1/2 VA或者懸空時(shí),進(jìn)入DDR模式。擴(kuò)展控制模式時(shí),這個(gè)腳作為SDATA輸入。
    (3)DCLK_RST:DCLK的復(fù)位。一個(gè)正脈沖可以復(fù)位和同步多片ADC中的DCLK輸出。
    (4)PD/PDQ:低功耗模式管腳。邏輯高電平加在此腳會(huì)使芯片進(jìn)入休眠狀態(tài),當(dāng)邏輯高電平加在PDQ上只會(huì)使Q通道ADC進(jìn)入休眠狀態(tài)。
    (5)CAL:校準(zhǔn)過程初始化引腳。
    (6)FSR/ECE:全量程選擇以及擴(kuò)展控制模式選擇,在非擴(kuò)展控制模式,邏輯低電平會(huì)把全量程差分輸入范圍(峰峰值)設(shè)置為650 mV;邏輯高電平會(huì)把全量程差分輸入范圍(峰峰值)設(shè)置為870 mV。當(dāng)此腳連接到1/2VA或者懸空時(shí),進(jìn)入擴(kuò)展控制模式。
    (7)CLK+/CLK-:ADC的LVDS時(shí)鐘輸入。這個(gè)差分時(shí)鐘信號(hào)必須是交流耦合的。輸入信號(hào)將在CLK+的下降沿被采樣。
    (8)VINI+/VINI-/VINQ+/VINQ-:ADC的模擬輸入腳。
    (9)CalRun:校準(zhǔn)運(yùn)行指示。高電平有效。
    (10)DI/DQ/DId/DQd:I通道和Q通道的LVDS數(shù)據(jù)輸出。
    (11)OR+/OR-:輸入溢出指示。
    (12)DCLK+/DCLK-:差分時(shí)鐘輸出,用于將輸出數(shù)據(jù)鎖存。延遲和非延遲輸出數(shù)據(jù)與此信號(hào)同步。當(dāng)工作在SDR模式時(shí),這個(gè)信號(hào)的速率為1/2輸入時(shí)鐘速率;當(dāng)工作在DDR模式時(shí),這個(gè)信號(hào)為1/4輸入時(shí)鐘速率。

2 ADC08D1000的功能描述
2.1 自校準(zhǔn)
    自校準(zhǔn)在上電后運(yùn)行,也可以由用戶引發(fā)。在量程轉(zhuǎn)換或溫度有較大變化時(shí)需要運(yùn)行自校準(zhǔn),建議在上電20 s后進(jìn)行。在休眠模式時(shí),不能進(jìn)行自校準(zhǔn)。
    正常操作下,上電或用戶觸發(fā)都能引發(fā)自校準(zhǔn)。用戶觸發(fā)時(shí),使CAL為至少10個(gè)周期的低電平加上至少10個(gè)周期高電平,自校準(zhǔn)的運(yùn)行時(shí)間大概為140 000個(gè)時(shí)鐘周期,注意在上電時(shí)保持CAL為高可以阻止自校準(zhǔn)的發(fā)生。自校準(zhǔn)運(yùn)行時(shí),CALRUN為高。自校準(zhǔn)時(shí),CALDLY不能懸空。
2.2 采樣
    數(shù)據(jù)在CLK+的下降沿被采得,13個(gè)周期后在DI/DQ得到,14個(gè)周期后在DId/DQd得到,還要加上一個(gè)小的延時(shí),只要CLK給出,就開始采樣。
2.3 控制模式
    一些基本的控制都能通過普通模式來設(shè)置,比如自校準(zhǔn)、休眠模式和量程設(shè)置等。ADC08D500還提供擴(kuò)展控制模式,借助串行接口來配置芯片內(nèi)部的寄存器,擴(kuò)展控制模式不能動(dòng)態(tài)地選擇。使用擴(kuò)展模式時(shí),引腳控制被忽略??刂颇J酵ㄟ^14腳(ECE)來選擇。
2.4 時(shí)鐘
    CLK必須為交流耦合的差分時(shí)鐘。DCLK用來送給外部器件來鎖存數(shù)據(jù),可以選擇采樣方式(SDS/DES)和數(shù)據(jù)輸出方式(SDR/DDR)。
    (1)DES雙邊沿采樣。雙邊沿采樣時(shí),用雙通道對(duì)同一個(gè)輸入信號(hào)采樣,一個(gè)在上升沿采樣,另一個(gè)在下降沿采樣,因此相當(dāng)于兩倍的采樣率。在這種模式下,輸出的并行4 B數(shù)據(jù),按時(shí)間先后順序?yàn)镈Qd,DId,DQ,DI。普通控制模式時(shí),只能對(duì)I路進(jìn)行雙邊沿采樣,擴(kuò)展控制模式時(shí),可以選擇I路或Q路。
    (2)輸出邊沿設(shè)置。在SDR模式下,通過設(shè)置OutEdge(Pin14)來選擇輸出數(shù)據(jù)在上升沿還是下降沿鎖存,高電平為上升沿,低電平為下降沿。
    (3)DDR??梢酝ㄟ^對(duì)4腳進(jìn)行設(shè)置來選擇輸出方式,高電平為SDR上邊沿鎖存,低電平為SDR下邊沿鎖存,懸空為DDR。SDR時(shí)DCLK頻率與數(shù)據(jù)輸出率一致,DDR時(shí)DCLK頻率為數(shù)據(jù)輸出率的一半。

3 ADC08D1000的控制
3.1 普通控制
    普通控制方式主要是對(duì)對(duì)應(yīng)管腳的電平設(shè)置,主要有CAL,CALDLY,F(xiàn)SR,OUTEDGE,OUTV,PD和PDQ等方式。以雙邊沿采樣、650 mV(峰峰值)、低邊沿SDR非低功耗模式為例,用VHDL語(yǔ)言對(duì)其進(jìn)行配置。為了保證采樣精度,考慮到實(shí)際應(yīng)用中的發(fā)熱及環(huán)境變化等因素,采用初始化延時(shí)的方法,利用芯片本身的自校準(zhǔn)功能予以解決,普通模式下的程序如下:


3.2 擴(kuò)展控制
3.2.1 控制字格式
    當(dāng)FSR/ECE腳連接到1/2 VA或者懸空時(shí),進(jìn)入擴(kuò)展控制模式。擴(kuò)展控制接口包括3個(gè)管腳:SCLK,SDATA,SCS,用來配置8個(gè)只寫寄存器。
    SCS:當(dāng)寫一個(gè)寄存器時(shí),此腳應(yīng)置低。
    SCLK:最大為100 MHz,在上升沿寫數(shù)據(jù)。
    SDATA:寫每個(gè)寄存器需要32位數(shù)據(jù),包括頭、地址和寄存器值。從最高位開始移入,格式為000000000001(頭12位)+4位地址+16位數(shù)據(jù)。地址和值的含義請(qǐng)見寄存器描述部分。寫各寄存器時(shí)不用間斷,可以在第33個(gè)脈沖時(shí)繼續(xù)寫下一個(gè)寄存器。串行接口時(shí)序見圖3。

3.2.2 寄存器描述
    用于擴(kuò)展控制的寄存器共有8個(gè),分別描述如下:
    (1)配置寄存器(地址1h)
    位15:必須為“1”。
    位14:必須為“0”。
    位13:必須為“1”。
    位12:DCS,占空比穩(wěn)定器。當(dāng)該位置“1”時(shí),一種占空比穩(wěn)定電路應(yīng)用到CLK上,使輸入時(shí)鐘更穩(wěn)定。默認(rèn)為“1”。
    位11:DCP,DDR時(shí)鐘相位。此位只有在DDR模式下才有效。當(dāng)本位為“0”時(shí),DCLK的邊沿與數(shù)據(jù)的邊沿同相;當(dāng)本位為“1”時(shí),DCLK的邊沿與數(shù)據(jù)的邊沿同差180°(在數(shù)據(jù)的中間),默認(rèn)為“O”。
    位10:Nde,DDR使能。當(dāng)此位為“0”時(shí),為DDR模式。此時(shí)輸出數(shù)據(jù)在DCLK的上升沿和下降沿輸出。當(dāng)此位為“1”時(shí),為SDR模式,默認(rèn)為“0”。
    位9:OV,輸出電壓。此位決定LVDS輸出電壓(峰峰值)的幅度,置“1”時(shí),為600 mV,置“0”時(shí),為450 mV,默認(rèn)為“1”。
    位8:OE,輸出邊沿。此位決定在SDR模式下數(shù)據(jù)的輸出邊沿。置“1”時(shí),輸出數(shù)據(jù)在DCLK+的上升沿變化;置“0”時(shí),輸出數(shù)據(jù)在DCLK+的下降沿變化;
    默認(rèn)為“0”。
    位7:0,必須為“1”。
    (2)I通道偏置(地址2h)
    位15:8,偏置值:I通道的輸入偏置值;00h為0偏置,F(xiàn)F為45 mV;步進(jìn)為0.176 mV;默認(rèn)為00h位7:符號(hào)位?!?”為正偏置,“1”為負(fù)偏置,默認(rèn)為“0”。
    位6:0,必須為“1”。
    (3)I通道滿量程電壓調(diào)整(地址3h)
    位15:7,滿量程電壓調(diào)整值,滿量程電壓隨此值(峰峰值)單調(diào)線性變化。
    0000 0000 0 560 mV
    1000 0000 0 700 mV
    1111 1111 1 840 mV
    默認(rèn)值為1000 0000 0;
    位6:0,必須為“1”。
    (4)Q通道偏置(地址Ah)
    與I通道偏置定義相同。
    (5)Q通道滿量程電壓調(diào)整(地址Bh)
    與I通道滿量程電壓調(diào)整定義相同。
    (6)DES使能(地址Dh)
    位15:DES使能:置“1”配置雙邊沿采樣模式。置“0”配置單邊沿采樣模式。默認(rèn)為“0”。
    位14:自動(dòng)時(shí)鐘相位控制。置“1”時(shí)打開自動(dòng)時(shí)鐘相位控制,此時(shí),DES粗調(diào)和微調(diào)失效。一個(gè)相位檢測(cè)電路被用來保證I路和Q路的采樣邊沿相差180°。置“O”時(shí)關(guān)閉自動(dòng)時(shí)鐘相位控制,I路和Q路的采樣邊沿相位差由DES粗調(diào)和微調(diào)值來設(shè)定,默認(rèn)為“0”。
    位13:0,必須為“1”。
    (7)DES粗調(diào)(地址Eh)
    位15:輸入選擇,置“0”時(shí)I路用于雙邊沿采樣,置“1”時(shí)Q路用于雙邊沿采樣。默認(rèn)為“0”。
    位14:調(diào)整方向選擇,置“0”時(shí),I路滯后于Q路;
    置“1”時(shí),Q路滯后于I路。默認(rèn)為“0”。
    位13:11:粗調(diào)幅度,步進(jìn)為20 ps。默認(rèn)為“000”。
    位10:0:必須為“1”。
    (8)DES微調(diào)(地址Fh)
    位15:7,微調(diào)幅度。步進(jìn)為0.1 ps。默認(rèn)為00h。
    位6:0,必須為“1”。
    以雙邊沿采樣、650 mV(峰峰值)、低邊沿SDR非低功耗模式為例,用VHDL語(yǔ)言配置如下:

5 結(jié) 語(yǔ)
    ADC08D1000在滿足超高速采樣的情況下各種性能都有很好的表現(xiàn)。采樣精度高,出錯(cuò)概率小,功耗較低,正常運(yùn)行下功耗不超過1.6 W,低功耗模式下不超過20 mW。工作模式靈活,可以根據(jù)需要配置成多種工作方式。在衛(wèi)星機(jī)頂盒、測(cè)量?jī)x器、射頻采樣等中高端的各種需要高速采樣的場(chǎng)合值得推薦使用。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對(duì)于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號(hào)噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識(shí)別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國(guó)外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國(guó)產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國(guó)產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對(duì)溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計(jì)的第九例啦!?。”纠龑⒔榻B如何使用FPGA驅(qū)動(dòng)OLED屏幕,并在接下來的幾例中,配合其它模塊,進(jìn)行一些有趣的綜合實(shí)驗(yàn)。由于使用的OLED屏是IIC接口的,對(duì)IIC接口不是很清楚的,可以參考第五例的設(shè)計(jì)...

關(guān)鍵字: FPGA OLED屏幕

這是FPGA之旅設(shè)計(jì)的第十例啦,在上一例中,已經(jīng)成功驅(qū)動(dòng)了OLED屏幕,本例將結(jié)合上一例,以及第四例多bytes串口通信做一個(gè)有趣的例程。

關(guān)鍵字: FPGA OLED屏 串口

顯示光電

64660 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉