www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 顯示光電 > 顯示光電
[導(dǎo)讀]液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點(diǎn),在移動通信終端、便攜計(jì)算機(jī)、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動電路的核心部件通常由集成電路

液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點(diǎn),在移動通信終端、便攜計(jì)算機(jī)、GPS衛(wèi)星定位系統(tǒng)等領(lǐng)域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅(qū)動電路的核心部件通常由集成電路組成,通過為液晶顯示系統(tǒng)提供時序信號和顯示數(shù)據(jù)來實(shí)現(xiàn)液晶顯示。本設(shè)計(jì)是一種基于FPGA(現(xiàn)場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,F(xiàn)PGA更加靈活,可以針對小同的液晶顯示模塊更改時序信號和顯示數(shù)據(jù)。FPGA的集成度、復(fù)雜度和面積優(yōu)勢使得其日益成為一種頗具吸引力的高性價比ASIC替代方案。本文選用Xilinx公司的SpananIII系列XC3S200器件,利用硬件描述語言Verilog設(shè)計(jì)了液晶顯示擰制器,實(shí)現(xiàn)了替代專用集成電路驅(qū)動控制LCD的作用。

1 功能分析與設(shè)計(jì)要求

液晶顯示模塊(LCM)采用深圳拓?fù)湮M2028、STN圖形點(diǎn)陣液晶顯示模塊,5.7in,320×240點(diǎn)陣,邏輯電壓輸入為3.0~5.0V,4位控制接口,具有行列驅(qū)動電路,白光LED背光源。表l為該液晶顯示模塊的引腳功能描述。

液晶顯示器的掃描方式是逐行掃描,當(dāng)一行被選通以后,這一行中的各列信號同時加到列上,并維持一個掃描行的時間。這一行維持時間結(jié)束后,即選通下一行,同時各列電極也施加下一行的顯示電壓。

列驅(qū)動器邏輯電路由移位寄存器和鎖存器構(gòu)成,在一個顯示數(shù)據(jù)位移脈沖信號CP作用下,將一組顯示數(shù)據(jù)(4位)位移到寄存器中并保持。當(dāng)下一個CP到來后。移位寄存器中第1位顯示數(shù)據(jù)被移至第2位,這樣在80個CP脈沖作用下,一行顯示數(shù)據(jù)被存入寄存器后,寄存器并口對接鎖存器,在鎖存脈沖LP的作用下,該行數(shù)據(jù)被鎖存到鎖存器內(nèi)輸出給列電極。鎖存脈沖LP的間隔為一個行周期,而行移位脈沖間隔也為一個行周期,因此二者是一致的。

幀掃描信號FLM即為行選通信號,脈寬為一行時間,在行移位脈沖LP作用下,存入移位寄存器后逐行位移,在一幀的最后一行輸出高電平,代表下一幀的開始。M為液晶顯示交流驅(qū)動波形信號,即一幀改變一次波形的極性,防止液晶單方向扭曲變形。更為詳細(xì)的時序關(guān)系如圖1所示。

2 設(shè)計(jì)與實(shí)現(xiàn)

2.1 液晶控制器總體設(shè)計(jì)

本設(shè)計(jì)的液晶顯示器刷新頻率為70Hz,每一幀周期為14.28ms,每一行周期為60μs,時鐘信號CP的頻率為2 MHz,將一行數(shù)據(jù)輸入列移位寄存器的時間為40μs,因此每一行設(shè)計(jì)了20μs的空白時間。

液晶控制器系統(tǒng)原理如圖2所示。時鐘模塊采用Xilinx公司的Coregen IP工具定制,數(shù)字時鐘管理器DCM模塊將FPGA 50 MHz時鐘信號CLK_IN 25分頻為2 MHz控制器時鐘信號CLK。DCM采用了數(shù)字延遲鎖相環(huán)技術(shù)來消除時鐘相位的位移,提供比自行分頻更穩(wěn)定的時鐘信號,以滿足控制系統(tǒng)要求。CONTROLLER模塊為LCM提供滿足圖l所示時序要求的控制信號CP、LP、FLM、M、DISPOFF,并且同步產(chǎn)生SRAM的讀地址ADDRA[14:0]。

SRAM為內(nèi)存模塊。為了提高輸入LCD的數(shù)據(jù)流速度.設(shè)計(jì)了32K×4位的艤端口內(nèi)存,可同時實(shí)現(xiàn)讀/寫,并實(shí)現(xiàn)數(shù)據(jù)格式的轉(zhuǎn)化,由上位機(jī)MCU輸入的8位數(shù)據(jù)轉(zhuǎn)為輸入LCM列驅(qū)動器的4位數(shù)據(jù);B端口由MCU_INTERFACE與上位機(jī)MCU連接,由MCU微控制器將顯示數(shù)據(jù)寫入內(nèi)存SRAM。其中,ADDRB[13:0]控制16K×8位的寫地址,DINB[7:O]為寫入數(shù)據(jù),WEB為寫有效控制,CLKB為寫時鐘;A端口由CONTROLLER模塊控制讀地址ADDRA[14:0],讀時鐘CLKA由系統(tǒng)時鐘信號CLK控制,DOUTA[3:0]將數(shù)據(jù)寫入LCM列驅(qū)動器。

2.2 控制模塊設(shè)計(jì)

應(yīng)用狀態(tài)機(jī)的方法,用Verilog硬件描述語言設(shè)計(jì)控制模塊CONTROLLER。CLK為2 MHz輸入時鐘信號。LP和內(nèi)部控制信號DEN由狀態(tài)機(jī)1控制產(chǎn)生,F(xiàn)LM由狀態(tài)機(jī)2控制產(chǎn)生,M由狀態(tài)機(jī)3控制產(chǎn)生,CP信號和ADDRA[14:0]根據(jù)CLK和DEN信號控制得到。狀態(tài)機(jī)1有3個狀態(tài):狀態(tài)1,LP為O,DEN為1,持續(xù)80個CLK脈沖后轉(zhuǎn)向狀態(tài)2;狀態(tài)2,LP為l,DEN為0,持續(xù)1個CLK脈沖后轉(zhuǎn)向狀態(tài)3;狀態(tài)3,LP為O,DEN為O,持續(xù)39個CLK脈沖后轉(zhuǎn)向狀態(tài)1。狀態(tài)機(jī)2有2個狀態(tài):狀態(tài)1,F(xiàn)LM為l,持續(xù)1個LP周期時間,即120個CLK脈沖;狀態(tài)2,F(xiàn)LM為O,持續(xù)剩下的239個LP周期,即28 680個CLK脈沖。狀態(tài)機(jī)3有2個狀態(tài),狀態(tài)l,M為1。持續(xù)1個FLM周期時間,即28800個CLK脈沖;狀態(tài)2,M為0,也持續(xù)1個FLM周期時間。CP信號和ADDRA由于含有空白信號,所以由內(nèi)部控制信號DEN和時鐘信號CLK得到。以下為設(shè)計(jì)的源代碼初始化部分:
 


 

3 仿真、下載測試分析

在ISE6.3環(huán)境下完成控制器設(shè)計(jì)后,在MODELSIM6.1b環(huán)境下完成仿真測試,波形如圖3所示。

仿真波形結(jié)果符合設(shè)計(jì)要求。完成仿真后,經(jīng)過綜合實(shí)現(xiàn),生成編程文件并且通過下載軟件實(shí)現(xiàn)對Xilinx公司FPGA器件XC3S200編程,并用泰克邏輯分析儀TLA721分析測試,所得結(jié)果如圖4所示。

圖4中各控制信號之間的時序關(guān)系完全符合設(shè)計(jì)要求。測得一個CP脈沖周期為500ns,在每行結(jié)束處有40個CP脈沖周期約20μs的空白信號;LP周期為60μs,高電平持續(xù)時間為500 ns,即一個CP周期;FLM周期為14.28 ms,約為70 Hz,高電平持續(xù)時間為60μs,即1個LP周期。測試結(jié)果表明,本設(shè)計(jì)液晶控制器完全符合LCM對控制信號的要求。

結(jié)語

利用硬件描述語言Verilog設(shè)計(jì)LCM控制器的方法,具有減小電路板尺寸、易于集成到片上系統(tǒng)、縮小系統(tǒng)體積、方便修改、適應(yīng)不同液晶顯示器等特點(diǎn),具有很好的可重用性;同時也是后續(xù)開發(fā)其他種類液晶顯示控制器的基礎(chǔ)。

本液晶顯示控制器與MCU組成顯示系統(tǒng)后,MCU將顯示數(shù)據(jù)寫入SRAM中,控制器將顯示數(shù)據(jù)讀出并與控制信號同步送入LCM中,很好地實(shí)現(xiàn)了圖形顯示。表明該液晶顯示控制器成功地替代了傳統(tǒng)的ASIC液晶控制器,具有良好的應(yīng)用前景。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點(diǎn)。最后,我們將探討遠(yuǎn)程和本地檢測技術(shù)的最新進(jìn)展如何推動科技進(jìn)步,從而創(chuàng)造出更多更先進(jìn)的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉