www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 通信技術(shù) > 通信技術(shù)
[導(dǎo)讀]摘要:為了在聲納系統(tǒng)中通過以太網(wǎng)口進(jìn)行大批量、高速率的數(shù)據(jù)傳輸處理,在FPGA中硬件實(shí)現(xiàn)了嵌入式UDP協(xié)議棧,完成了架構(gòu)設(shè)計(jì)、軟件仿真驗(yàn)證及硬件實(shí)現(xiàn)。用FPGA硬件實(shí)現(xiàn)UDP協(xié)議棧,加速了網(wǎng)絡(luò)數(shù)據(jù)處理能力,使信號傳

摘要:為了在聲納系統(tǒng)中通過以太網(wǎng)口進(jìn)行大批量、高速率的數(shù)據(jù)傳輸處理,在FPGA中硬件實(shí)現(xiàn)了嵌入式UDP協(xié)議棧,完成了架構(gòu)設(shè)計(jì)、軟件仿真驗(yàn)證及硬件實(shí)現(xiàn)。用FPGA硬件實(shí)現(xiàn)UDP協(xié)議棧,加速了網(wǎng)絡(luò)數(shù)據(jù)處理能力,使信號傳輸速率達(dá)到了80MB/s,實(shí)現(xiàn)了千兆級通信,很好地提高了聲納系統(tǒng)中數(shù)據(jù)傳輸速率和系統(tǒng)性能。同時(shí),用FPGA硬件實(shí)現(xiàn)UDP協(xié)議,棧減小了PCB版圖面積和布局布線復(fù)雜度,提高了開發(fā)效率,有效地降低了開發(fā)成本。
關(guān)鍵詞:UDP協(xié)議;FPGA;數(shù)據(jù)傳輸;信號處理

0 引言
    UDP協(xié)議是一個(gè)簡單的面向數(shù)據(jù)報(bào)的傳輸層協(xié)議,提供不呵靠的傳輸層服務(wù)。它只負(fù)責(zé)將應(yīng)用數(shù)據(jù)打包交給網(wǎng)絡(luò)層,但是不保證數(shù)據(jù)報(bào)能正確到達(dá)。UDP協(xié)議提供了一種最簡單的基于數(shù)據(jù)包的、不可靠的傳輸機(jī)制。其特點(diǎn)是以數(shù)據(jù)包為最小傳輸單位,并且沒有任何流量控制機(jī)制,適合傳輸效率要求較高且對傳輸可靠性要求不高的情況。
    現(xiàn)有XXX型號聲納系統(tǒng)需要實(shí)現(xiàn)Link口轉(zhuǎn)UDP格式數(shù)據(jù)傳輸,以滿足大批量、高速率的數(shù)據(jù)傳輸要求,現(xiàn)有的CPU和軟件協(xié)議棧無法滿足此要求。經(jīng)仔細(xì)研究,發(fā)現(xiàn)用FPGA硬件實(shí)現(xiàn)UDP協(xié)議棧,可以很好地提高數(shù)據(jù)傳輸速率,滿足該聲納系統(tǒng)的性能要求。本文實(shí)現(xiàn)了一種可配置、可重用的硬件UDP協(xié)議棧,完成了UDP協(xié)議的FPGA設(shè)計(jì):設(shè)計(jì)了UDP發(fā)送端模塊,UDP接收端模塊以及Link端模塊等,同時(shí)對所設(shè)計(jì)系統(tǒng)進(jìn)行了驗(yàn)證。經(jīng)過實(shí)際驗(yàn)證,系統(tǒng)數(shù)據(jù)通信速率達(dá)到了80 MB/s,實(shí)現(xiàn)了千兆級以太網(wǎng)通信,很好地提高了聲納系統(tǒng)中數(shù)據(jù)傳輸速率和系統(tǒng)的性能,滿足了XXX型聲納系統(tǒng)對大批量、高速率數(shù)據(jù)傳輸?shù)囊?。并且,此方案減小了PCB版圖面積和布局布線復(fù)雜度,可以移植到任何其他的FPGA設(shè)計(jì)中,使開發(fā)效率得到了極大的提高,有效地降低了開發(fā)成本。

1 聲納系統(tǒng)信號處理中UDP協(xié)議的FPGA設(shè)計(jì)
1.1 UDP模塊設(shè)計(jì)
    UDP包頭包括IP,端口號,UDP包長度,CHECKSUM四個(gè)部分。并且UDP信息包的標(biāo)題很短(標(biāo)題即頭部),只有8 B,其中,源端口(2 B)、目的端口(2 B)、長度(2 B)、校驗(yàn)碼(2 B)。這里設(shè)計(jì)的架構(gòu)通過發(fā)送端對數(shù)據(jù)進(jìn)行打包,通過接收端進(jìn)行解包。
    UDP協(xié)議的FPGA架構(gòu)如圖1所示。


    發(fā)送端(Tx)是頭信息生成模塊,從Link口發(fā)出的數(shù)據(jù)傳入發(fā)送模塊Tx內(nèi)。然后,發(fā)送模塊Tx中的裸數(shù)據(jù)發(fā)送到數(shù)據(jù)緩沖區(qū)RAM中,經(jīng)由PartenGen模塊在數(shù)據(jù)前面添加首部,即為數(shù)據(jù)進(jìn)行傳輸層協(xié)議UDP打包。傳輸層協(xié)議打包好的數(shù)據(jù)傳輸?shù)轿锢韺幽K,通過物理層調(diào)節(jié)芯片傳送到以太網(wǎng)口。發(fā)送完成后,發(fā)送模塊恢復(fù)空閑狀態(tài),等待下一次數(shù)據(jù)發(fā)送。在發(fā)送過程中,傳輸數(shù)據(jù)的IP地址是固定的。UDP發(fā)送過程沒
有可靠性的保證機(jī)制,只是進(jìn)行數(shù)據(jù)的打包傳輸。發(fā)送模塊結(jié)構(gòu)圖如圖2所示。
    外部數(shù)據(jù)從以太網(wǎng)口經(jīng)過物理層傳入到接收端的數(shù)據(jù)緩沖區(qū)RAM中,外部數(shù)據(jù)是UDP格式的數(shù)據(jù)。接收模塊Rx從數(shù)據(jù)緩沖區(qū)RAM中提取數(shù)據(jù),在提取的過程中,Rx模塊中的應(yīng)用程序?qū)DP格式的數(shù)據(jù)的首部去除,只提取有效載荷部分。根據(jù)UDP數(shù)據(jù)包中的目的端口號,Rx將去UDP格式化的裸數(shù)據(jù)發(fā)送給Link口,完成接收端模塊的功能任務(wù),其示意圖如圖3所示。


1.2 Link模塊設(shè)計(jì)
    在發(fā)送過程中,外部數(shù)據(jù)經(jīng)過Link口傳輸給發(fā)送模塊(Tx)進(jìn)行打包處理,然后傳輸至MAC。Link端模塊設(shè)計(jì)如圖4所示。


    當(dāng)acki為0時(shí)開始進(jìn)行數(shù)據(jù)傳輸。工作時(shí),有3個(gè)時(shí)鐘輸入:Link口時(shí)鐘clk和clk270,以及系統(tǒng)本地時(shí)鐘clk4。其中,clk4的頻率是Link口時(shí)鐘的1/4。Link的時(shí)序效果圖如圖5所示,在時(shí)鐘的卜升沿與下降沿進(jìn)行數(shù)據(jù)存寫。雙倍速率的數(shù)據(jù)通過Link后被分為單倍速率的數(shù)據(jù)寫入U(xiǎn)DP發(fā)送端Tx中。從Link出來的數(shù)據(jù)傳入發(fā)送端Tx時(shí),時(shí)鐘每跳變一次,地址增加一次,發(fā)送端Tx將增加的地址寫入到數(shù)據(jù)緩沖區(qū)RAM中,進(jìn)行打包。



2 系統(tǒng)實(shí)現(xiàn)
    本文在FPGA中對所設(shè)計(jì)的系統(tǒng)進(jìn)行了驗(yàn)證與硬件實(shí)現(xiàn)。發(fā)送過程的QuartusⅡ8.0仿真波形圖如圖6所示。
    接收過程QuartusⅡ8.0仿真波形圖如圖7所示。


    本系統(tǒng)中FPGA選用的是Altera公司的EP2S60F672C5。系統(tǒng)有3個(gè)時(shí)鐘域:系統(tǒng)時(shí)鐘、發(fā)送時(shí)鐘、接收時(shí)鐘。其時(shí)序分析結(jié)果如表1所示。


    從表1中可以看出,系統(tǒng)時(shí)鐘為83.28 MHz,發(fā)送和接收時(shí)鐘分別達(dá)到93.57 MHz,79.16 MHz。因此,整個(gè)系統(tǒng)能夠滿足80 MB/s的速率要求。

3 結(jié)語
    本文提出采用FPGA實(shí)現(xiàn)UDP協(xié)議棧,完成了架構(gòu)設(shè)計(jì)、軟件仿真驗(yàn)證及硬件實(shí)現(xiàn)。FPGA實(shí)現(xiàn)UDP協(xié)議棧的引入,加速了網(wǎng)絡(luò)數(shù)據(jù)處理能力,提高了開發(fā)效率,降低了開發(fā)成本,很好地提高了聲納系統(tǒng)中數(shù)據(jù)傳輸速率和系統(tǒng)性能。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

舍弗勒以"專注驅(qū)動(dòng)技術(shù)的科技公司"為主題亮相IAA MOBILITY 2025(B3館B40展臺(tái)) 合并緯湃科技后首次亮相IAA MOBILITY,展示拓展后的汽車產(chǎn)品組合 憑借在軟件、...

關(guān)鍵字: 電氣 軟件 驅(qū)動(dòng)技術(shù) BSP

香港2025年 9月12日 /美通社/ -- 全球領(lǐng)先的互聯(lián)網(wǎng)社區(qū)創(chuàng)建者 - 網(wǎng)龍網(wǎng)絡(luò)控股有限公司 ("網(wǎng)龍"或"本公司",香港交易所股票代碼:777)欣然宣布,其子公司My...

關(guān)鍵字: AI 遠(yuǎn)程控制 控制技術(shù) BSP

深圳2025年9月11日 /美通社/ -- 2025 年 9 月 10 日,第 26 屆中國國際光電博覽會(huì)(簡稱 "CIOE 中國光博會(huì)")在深圳盛大開幕。本屆展會(huì)吸引力再創(chuàng)新高,全球超3800家優(yōu)質(zhì)...

關(guān)鍵字: 自動(dòng)化 光電 CIO BSP

天津2025年9月11日 /美通社/ -- 國際能源署(IEA)數(shù)據(jù)顯示,2024 年全球數(shù)據(jù)中心電力消耗達(dá) 415 太瓦時(shí),占全球總用電量的 1.5%,預(yù)計(jì)到 2030 年,這一數(shù)字將飆升至 945 太瓦時(shí),近乎翻番,...

關(guān)鍵字: 模型 AI 數(shù)據(jù)中心 BSP

北京2025年9月11日 /美通社/ -- 國際9月11日上午,2025年中國國際服務(wù)貿(mào)易交易會(huì)(以下簡稱"服貿(mào)會(huì)")—體育賽事經(jīng)濟(jì)高質(zhì)量發(fā)展大會(huì)現(xiàn)場,北京經(jīng)濟(jì)技術(shù)開發(fā)區(qū)工委委員、管委會(huì)副主...

關(guān)鍵字: 5G BSP GROUP MOTOR

柏林2025年9月9日 /美通社/ -- 2025年9月5日,納斯達(dá)克上市公司優(yōu)克聯(lián)集團(tuán)(NASDAQ: UCL)旗下全球互聯(lián)品牌GlocalMe,正式亮相柏林國際消費(fèi)電子展(IFA 2025),重磅推出融合企...

關(guān)鍵字: LOCAL LM BSP 移動(dòng)網(wǎng)絡(luò)

深圳2025年9月9日 /美通社/ -- PART 01活動(dòng)背景 當(dāng)技術(shù)的鋒芒刺穿行業(yè)壁壘,萬物互聯(lián)的生態(tài)正重塑產(chǎn)業(yè)疆域。2025年,物聯(lián)網(wǎng)產(chǎn)業(yè)邁入?"破界創(chuàng)造"與"共生進(jìn)化"?的裂變時(shí)代——AI大模型消融感知邊界,...

關(guān)鍵字: BSP 模型 微信 AIOT

"出海無界 商機(jī)無限"助力企業(yè)構(gòu)建全球競爭力 深圳2025年9月9日 /美通社/ -- 2025年8月28日, 由領(lǐng)先商業(yè)管理媒體世界經(jīng)理人攜手環(huán)球資源聯(lián)合主辦、深圳?前海出海e站通協(xié)辦的...

關(guān)鍵字: 解碼 供應(yīng)鏈 AI BSP

柏林2025年9月9日 /美通社/ -- 柏林當(dāng)?shù)貢r(shí)間9月6日,在2025德國柏林國際電子消費(fèi)品展覽會(huì)(International Funkausstellung...

關(guān)鍵字: 掃地機(jī)器人 耳機(jī) PEN BSP

武漢2025年9月9日 /美通社/ -- 7月24日,2025慧聰跨業(yè)品牌巡展——湖北?武漢站在武漢中南花園酒店隆重舉辦!本次巡展由慧聰安防網(wǎng)、慧聰物聯(lián)網(wǎng)、慧聰音響燈光網(wǎng)、慧聰LED屏網(wǎng)、慧聰教育網(wǎng)聯(lián)合主辦,吸引了安防、...

關(guān)鍵字: AI 希捷 BSP 平板
關(guān)閉