www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 測試測量 > 測試測量
[導讀]介紹掃頻電路和DDS技術的原理,利用FPGA設計一個以DDS技術為基礎的掃頻信號源,給出用Verilog語言編程的實現(xiàn)方案和實現(xiàn)電路。并通過采用流水線技術提高了相位累加器的運算速度,通過改進ROM壓縮算法以減小存儲器的容量,完成了對整個系統(tǒng)的優(yōu)化設計。運用QuartusⅡ軟件仿真驗證了程序設計的正確性,最終在硬件電路上實現(xiàn)了該掃頻信號源。

掃頻技術是電子測量中的一種重要技術,廣泛用于調(diào)頻放大器、寬頻帶放大器、各種濾波器、鑒相器以及其他有源或無源網(wǎng)絡的頻率特性的測量。掃頻信號源是整個測量系統(tǒng)設計的關鍵環(huán)節(jié)之一,隨著被測量的頻率和精度要求的不斷提高,由傳統(tǒng)的晶體振蕩器設計的掃頻信號源已不能滿足要求。因此,近年來出現(xiàn)一種直接數(shù)字頻率合成技術(DDS),它采用數(shù)字電路合成所需波形,具有精度高、產(chǎn)生信號信噪性能好、頻率分辨率高、轉換速度快等優(yōu)點。本文設計的掃頻信號源是基于DDS技術,并在Altera公司的EP2C20上實現(xiàn)邏輯綜合、布局布線、時序仿真及功能驗證。DDS電路、掃頻信號的控制及顯示電路均集成在FPGA中實現(xiàn)了片內(nèi)集成,不僅減小了電路尺寸,而且還增強了抗干擾性,使可靠性得到了進一步的提高。該掃頻信號源克服了傳統(tǒng)掃頻信號源電路復雜、價格昂貴、體積龐大等缺點,具有掃頻和點頻兩種頻率輸出方式及測頻、掃速控制等功能。

1 掃頻技術的原理

將正弦信號加入線性時不變系統(tǒng),其穩(wěn)態(tài)響應是與輸入信號相同頻率的正弦量,但它的幅值和相位則決定于具體系統(tǒng)的動態(tài)特性。為此,就需要分析在正弦信號作用下,一定頻率范圍內(nèi)系統(tǒng)的輸出量和輸入量的幅值比和相位的變化規(guī)律,即系統(tǒng)的頻率特性。一個系統(tǒng)輸出量與輸入量之比稱為頻率響應函數(shù)。即:

其中,頻率響應的模A(ω)=∣H(ω)∣是表征輸出與輸入的幅度之比,稱為系統(tǒng)的幅頻特性。頻率響應的相位φ(ω)= ∠H(ω)是表征輸出與輸入的相位之差,稱為系統(tǒng)的相頻特性。

為了測量系統(tǒng)的頻率響應,可以對系統(tǒng)采用逐點掃描的方法,也可以采用掃頻的方法。采用掃頻的方法通常需要利用掃頻信號發(fā)生器產(chǎn)生一定頻率范圍的掃頻信號,并將這一信號加到被測系統(tǒng)的輸入端。同時,測出該系統(tǒng)對應的掃頻輸出。則測出的輸出信號與對應的輸入信號幅度之比就是系統(tǒng)的幅頻特性。輸出信號與對應的輸入信號的相位之差就是系統(tǒng)的相頻特性。

2 基于DDS技術掃頻信號源的設計與實現(xiàn)

2.1 DDS掃頻信號源系統(tǒng)組成原理

掃頻信號源是掃頻儀的重要組成部分,用于產(chǎn)生測試的正弦掃頻信號。其輸出的掃頻信號應是等幅的,掃頻范圍應是可調(diào)的,掃頻規(guī)律可以是線性掃頻或對數(shù)掃頻。本系統(tǒng)以FPGA為平臺,運用DDS技術實現(xiàn)掃頻信號源。與傳統(tǒng)的頻率合成器相比,DDS是實現(xiàn)電子設備全數(shù)字化的一個關鍵技術。DDS中主要包括頻率控制寄存器、相位累加器和正弦計算器3部分。其中,頻率控制寄存器用來裝載并寄存用戶輸入的頻率控制字。相位累加器則根據(jù)頻率控制字在每個時鐘周期內(nèi)進行相位累加,得到正弦波的相位值;正弦計算器則計算數(shù)字化正弦波的幅度。DDS輸出的一般是數(shù)字化的正弦波,因此還需經(jīng)過D/A轉換器和低通濾波器才能得到一個可用的模擬信號。

本文設計的以FPGA為實現(xiàn)平臺的DDS掃頻信號源原理圖如圖1所示,DDS所產(chǎn)生的是固定頻率的信號,其頻率控制字FSW與輸出信號,fout和參考頻率的fc之間的關系為:

掃頻信號源只需在DDS原理圖的基礎上增加頻率累加器,每來一個時鐘脈沖,頻率累加器根據(jù)起始頻率和頻率增量產(chǎn)生瞬時頻率,然后經(jīng)過相位累加器運算輸出掃頻信號的瞬時相位,以此相位值尋址正弦值存儲表,通過查表得到與相位值對應的幅度量化值;在下個周期來臨時,頻率累加器一方面將在上一個時鐘周期作用后所產(chǎn)生的新的頻率數(shù)據(jù)反饋到頻率加法器的輸入端,以使頻率加法器繼續(xù)累加,頻率累加的瞬時值與上一個周期相位累加器反饋到相位加法器輸入端的數(shù)據(jù)累加,然后再依此周期累加的相位值重新尋址正弦值存儲表,得到對應的幅度量化值。

掃頻信號源頻率分辨率fstep直接取決于DDS的頻率最小分辨率△fmin計算公式如下:

掃頻信號源需要給定起始頻率,fstart終止頻率fstop和每個周期的頻率增量△f,掃頻信號源的起始頻率控制字start_fsw、終止頻率控制字stop_fsw和頻率增量控制字inc_fsw分別為:

2.2 相位累加器的設計

相位累加器由加法器和寄存器構成。加法器完成加法,寄存器將加法器的結果加以保存作為下一次相加用,周而復始直到加法器出現(xiàn)溢出。

在研究過程中,取相位累加器的輸出位數(shù)是32位,而對于“一次多位”的加法器來講,最長的延遲來自進位的脈沖通過所有階段的時候。目前已經(jīng)采取了許多技術來縮短這一進位延遲,由于在老一代FPGA中沒有提供內(nèi)部快速進位邏輯,可以通過跳躍進位、先行進位和進位選擇加法器來提高加法運算的速度,但是在現(xiàn)代FPGA系列中都具有特別快的“脈沖進位邏輯”,所以本設計采用進位流水線技術,這樣不但提高了累加器的運算速度,而且降低了設計復雜度。流水線技術是將一個算術操作分解成一些基本操作以達到提高工作速度的一種技術,因此流水線加法器可以作為提高加法器速度的首選。本設計將32位累加器分成4條流水線,每條流水線完成8位的加法運算,流水線的進位進行級聯(lián)。采用流水線結構可以提高器件的運算速度。

由于頻率控制字只在頻率控制字更新后的前4個周期變化,以后各個周期不再變化。基于這種情況,可以對累加器進行改進,從而節(jié)省部分存儲器。改進的流水線的結構圖及在FPGA中綜合結果如圖2所示。

當頻率控制字開始變化時,DDS控制器發(fā)送控制信號Start,開始輸出控制信號,第一個時鐘上升沿到來,將clk1置高,頻率控制字FSW的低8位寫入第一級流水線的寄存器,第二個時鐘上升沿到來,寫入FSW的次低8位,以此類推,第四個時鐘周期上升沿到來,完成數(shù)據(jù)輸入。在以后的周期內(nèi),這些數(shù)據(jù)將保持不變,直至下一次數(shù)據(jù)刷新。所以,此流水線設計不僅提高了速度,而且相對減少了寄存器的數(shù)量。在EP2C20中實現(xiàn)累加器,采用流水線累加器與傳統(tǒng)的累加器速度和資源比較如表1所示。

仿真結果表明,采用進位級聯(lián)的流水線技術,既能保證較高的資源利用率,又大幅度提高了系統(tǒng)性能和速度。

2.3 ROM壓縮算法

在設計中為節(jié)省ROM的空間,盡量節(jié)省芯片資源,通常累加器的寄存器輸出只有其高K位被用于頻率合成,其余的較低的N-K位則舍棄不用,這就是所謂的相位截斷。在實際應用中,還希望進一步節(jié)約ROM的占用,而ROM壓縮最簡單的方法是利用正弦信號的對稱性,利用一個象限的信號通過地址變換來表示全部的正弦信號。

sin(x)函數(shù)在0~2π區(qū)間內(nèi),它是關于x=π的奇函數(shù)。即:

所以只需將0~2π區(qū)間的相位編碼減去π,求出其幅度值后在加移負號,這樣的效果就相當于直接對π~2π區(qū)間相位求sin值。這個負號要以數(shù)字編碼的形式表現(xiàn)出來,所以,π~2π區(qū)間的幅度序列是0~π區(qū)間幅度序列的補碼。在0~π區(qū)間,sin(x)函數(shù)是關于x=π/2的偶函數(shù)。所以:

可見,當相位處于π/2~π區(qū)間時,將此時的相位編碼減去π/2后,在以π/2為模對其求補,這樣得到的相位值就是處于0~π/2區(qū)間并和原相位值有相同的函數(shù)值,在以這個相位碼對ROM尋址,得出的幅度就是π/2~π區(qū)間對應幅值序列。即ROM中只存儲0~π/2的幅度序列,然后通過相位求補,獲得0~π的幅度碼,通過幅度求補獲得π~2π的幅度碼。優(yōu)化后的相位碼到幅度碼的轉化框圖如圖3所示。

這樣就完成了整個波形的拼接,實現(xiàn)用ROM只存儲1/4周期波形而可以輸出整個周期,減少了ROM的2位地址,ROM表壓縮比達到了4:1,且硬件電路比較容易實現(xiàn)。

3 信號調(diào)理電路

信號調(diào)理電路包括低通濾波器和功率放大2部分。

經(jīng)過D/A轉化輸出信號含有高頻噪聲,故要對其進行濾波處理,濾除不需要的頻率分量,以便輸出頻譜純凈的正弦信號。本系統(tǒng)選用7級橢圓低通濾波器,其截止頻率為9.8 MHz。功率放大部分是為了提高掃頻信號源驅動后級負載的能力。該放大電路選用高速寬帶運放MAX 4117及三極管2N2905,2N2219,其帶寬可達到300 Mb/s,輸入輸出阻抗均為50 Ω。

4 系統(tǒng)性能及測試結果

本系統(tǒng)采用Altera公司的EP2C20F484C8為主控制器,D/A轉換器選用AD公司的AD9761,AD9761是一個雙通道,具有40 MSPS的精度為10位的高速CMOS DAC,并內(nèi)置2倍數(shù)插值FIR濾波器。

在QuartusⅡ中進行時序仿真,系統(tǒng)的局部仿真結果如圖4所示。

通過QuartusⅡ中的嵌入式邏輯分析儀SignalTapⅡ分析結果如圖5所示。

測試結果表明,本系統(tǒng)設計的掃頻信號源在線性掃頻模式下,完全達到了預期的設計目的。

系統(tǒng)最終在硬件電路中測試結果如下:最大掃頻范圍:DC~10 MHz,掃頻寬度可在此范圍內(nèi)任意設定;最小掃頻步長:50 Hz;掃頻速度:100 Hz/s;輸出波形幅值范圍:0~5 V;幅值分辨率:50 mV。

5 結語

本掃頻信號源采用DDS技術,完成對相位累加器和相位幅度轉化電路的優(yōu)化設計,與相比利用FPGA芯片將掃頻信號源的硬件電路集成在一個片上系統(tǒng),提高整個系統(tǒng)的工作頻率,并減少了寄存器的占用數(shù)量。

所有電路模塊采用Verilog HDL語言進行RTL級描述,并完成邏輯綜合、布局布線、時序仿真及硬件測試,最終在硬件電路上驗證了整個系統(tǒng)設計的正確性。測試結果表明,該掃頻信號源的時鐘頻率可以穩(wěn)定的運行于50 MHz,信號源的頻率分辨率可以達到0.1 Hz,掃頻范圍可以在0~10 MHz之間任意設定,完全滿足在中低端掃頻儀中應用的要求。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報道,騰訊和網(wǎng)易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據(jù)產(chǎn)業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經(jīng)營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經(jīng)濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉