Vivado不是FPGA的設(shè)計(jì)EDA工具嘛?
在有了電路設(shè)計(jì)的概念的之后我們可能苦于不能靈活運(yùn)用Verilog去對(duì)電路進(jìn)行描述。然后苦于到處找資料,這里我們告訴你們一個(gè)非常好的Verilog實(shí)例描述學(xué)習(xí)工具,Vivado。
不知情者:呀,Vivado不是FPGA的設(shè)計(jì)EDA工具嘛?用它還能來(lái)來(lái)學(xué)習(xí)Verilog描述,你確定?
答:是的,你沒(méi)聽(tīng)錯(cuò),可以的。這個(gè)Vivado工具就是這么體貼。
1. 打開(kāi)Vivado工具,隨便先新建一個(gè)工程。然后進(jìn)入下頁(yè)面。
2. 在界面最上面一行菜單欄找到 “Tools”,點(diǎn)擊 Tools-> Language Templates
3. 點(diǎn)擊 Tools-> Language Templates后,出現(xiàn)如下界面??梢钥吹剑@里有Verilog,VHDL, systemVerilog, XDC,Debug的語(yǔ)言模板。這里我們先只看Verilog。
4. 將上圖中的Verilog欄展開(kāi),在Synthesis Constructs欄就是我們可綜合的常見(jiàn)Verilog描述。可以看到 Always ,Conditional里的case,條件選擇賦值語(yǔ)句,if-else等常見(jiàn)的語(yǔ)法模型他都列出來(lái)了。在Coding Example里面有一些基礎(chǔ)的電路模塊的Verilog描述示例。
5. 展開(kāi)Coding Example,可看到基礎(chǔ)的電路,如累加器,基礎(chǔ)算術(shù)電路,邏輯門,輸入輸出端口,比較器,計(jì)數(shù)器,解碼器,常見(jiàn)的數(shù)字信號(hào)處理電路,譯碼器,寄存器(flip flops),邏輯移位器,Misc(有七段式數(shù)碼管驅(qū)動(dòng),同步電路,防抖電路, 開(kāi)漏輸出端口,脈沖調(diào)制電路),多路選擇器,RAM,ROM,移位寄存器,狀態(tài)機(jī),三態(tài)緩沖器等等的Verilog描述示例。
6. 在Example Module里面有更多的設(shè)計(jì)示例,如一些算法電路的設(shè)計(jì)。有了一些基礎(chǔ)之后,就可以把這里的設(shè)計(jì)示例都看看。
對(duì)于初學(xué)者可以好好利用這個(gè)。把上面這些示例模板和示例設(shè)計(jì)學(xué)習(xí)仿真一遍。主要是將Verilog描述與電路對(duì)應(yīng)起來(lái),在Vivado里面可以使用Schematic,把Verilog描述的電路原理圖顯示出來(lái)。后面我們也會(huì)以這個(gè)為資料發(fā)一些文章。