www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSP的CPLD多方案現(xiàn)場(chǎng)可編程配置方法, 給出硬件的配置連接、CPLD配置數(shù)據(jù)的獲取與存儲(chǔ)方法和CPLD在DSP控制下的被動(dòng)串行配置過(guò)程。設(shè)計(jì)中,不用專(zhuān)用配置PROH, 配置方案由OSP提供給CPLD,實(shí)現(xiàn)同一硬件對(duì)不同奧型信號(hào)的檢測(cè)與控制。

    在繼電保護(hù)測(cè)試裝置中, 既有復(fù)雜的算法, 又涉及多種檢測(cè)與控制方案。用DSP實(shí)現(xiàn)算法和多方案的配置,用CPLD進(jìn)行實(shí)時(shí)檢測(cè)和控制,是一種較好的獨(dú)立運(yùn)行模式。一般CPLD的配置依靠專(zhuān)用配置PROM或下載電纜來(lái)完成。本文介紹基于DSP的CPLD多方案現(xiàn)場(chǎng)可編程配置方法。


1 總體描述
    系統(tǒng)中的DSP采用TI公司的定點(diǎn)數(shù)字信號(hào)處理器TMS320C5402。它采用4總線4級(jí)流水線的增強(qiáng)型哈佛結(jié)構(gòu),處理速度為100MIPS;具有片內(nèi)4K×16位的ROM和16K×16位的DARAM, 2個(gè)多通道緩沖串行口(McBSP),1個(gè)直接存儲(chǔ)控制器(DMA)等片內(nèi)外圍電路;外部可擴(kuò)展至1M×16位存儲(chǔ)空間,芯片采用3.3V電源電壓。
    TMS320C5402的多通道緩沖串行口(multi-channel buffercd scrial port)具備標(biāo)準(zhǔn)串行口的所有功能,可設(shè)定收發(fā)數(shù)據(jù)格式(8位~32位);在8位不擴(kuò)展模式下,可選擇高位(MSB)先送或低位(LSB)先送。直接存儲(chǔ)控制器(DMA)可以實(shí)現(xiàn)數(shù)據(jù)在串行口McBSP和內(nèi)部DARAM間的直接交換, 提高工作效率, 節(jié)省運(yùn)行時(shí)間。
    CPLD采用Altera公司FLEX10K系列的EPFl0KIOA7C144-1。可用資源有576個(gè)邏輯單元(LE)、72個(gè)邏輯陣列塊(LAB)、3個(gè)嵌入式陣列塊(EAB)和102個(gè)I/O引腳,電源電壓為3.3V。
    FLEX1OK的配置由Altera的專(zhuān)用串行配置PROM(EPCI)或系統(tǒng)控制器提供的數(shù)據(jù)宋完成,也由編程硬件通過(guò)下載電纜(BytcBlastcrMV)進(jìn)行在線配置。依據(jù)控制配置過(guò)程的器件不同, 可將配置分為主動(dòng)配置和被動(dòng)配置兩類(lèi);依據(jù)配置數(shù)據(jù)流的格式不同, 可將配置分為串行配置和并行配置兩類(lèi)。本文采用的是在微處理器控制下的被動(dòng)串行配置(passivc serial)模式。配置連接示意如圖1所示。

    其中,DSP的XF作為輸出控制CPLD的nCONFIG,INTO和INT1作為輸入監(jiān)控CPLD的nSTATUS和1NT DONE,緩沖串行口的BCLKX0和BDX0分別接CPLD的DCLK和DATA0,BCLKR0 作為輸入端檢測(cè)CONF DONE的信號(hào)。TMS320C5402和EPFl0KIOATC144-1都采用3.3V電源電壓。


2 配置數(shù)據(jù)的獲取和存儲(chǔ)
    對(duì)CPLD的配置設(shè)計(jì)完成以后,MAX+PLUS II的編譯器在編譯過(guò)程中自動(dòng)產(chǎn)生一個(gè)存儲(chǔ)器目標(biāo)文件(*.sof)。它包括一個(gè)專(zhuān)用數(shù)據(jù)頭和二進(jìn)制配置數(shù)據(jù), 供下載電纜(BvtcBlastcrMV)對(duì)器件進(jìn)行被動(dòng)申行配置時(shí)使用。在存儲(chǔ)器目標(biāo)文件(*.sof)的基礎(chǔ)上,可以生成其它類(lèi)型配置文件。我們所用到的是十六進(jìn)制文件(*.hex),是ASCII形式的配置數(shù)據(jù)文件。使用MAX+PLUSII生成十六進(jìn)制文圖2十六進(jìn)制文件(*.hex)的生成過(guò)程件(*hex)的過(guò)程,如圖2所示。

    ①完成編譯之后,從“FILE”菜單中選擇“ConvertSRAM Object Files|…”(圖中a);
    ②選擇相應(yīng)的配置文件*.sof(圖中b);
    ③設(shè)定輸出文件格式為.hex(圖中c);
    ④選擇對(duì)應(yīng)輸出文件·.hex(圖中d);
    ⑤點(diǎn)擊“OK”確認(rèn)(圖中e)。
    然后,在MAx+PLUSII環(huán)境下打開(kāi)生成的十六進(jìn)制文件(*.hex),便可獲取到ASCIl格式的配置數(shù)據(jù)。將配置數(shù)據(jù)通過(guò)DSP的開(kāi)發(fā)軟件轉(zhuǎn)化成二進(jìn)制數(shù)據(jù),通過(guò)DSP存入其外部大容量數(shù)據(jù)存儲(chǔ)器(flash memory)中。
    EPF10K10ATCl44_1的二進(jìn)制配置數(shù)據(jù)大小約為120000位,即14.6KB。TMS320C5402的內(nèi)部DARAM為16K×16位,外部存儲(chǔ)空間為lM×1 6位,故可存儲(chǔ)數(shù)十個(gè)配置文件。


3 對(duì)CPLD多方案現(xiàn)場(chǎng)可編程配置的實(shí)現(xiàn)
    在DSP的控制下,將所需配置方案的配置數(shù)據(jù),采用被動(dòng)串行配置方式完成cPLD的配置。
3.1 引腳描述與配置時(shí)序
    FLExlOK的引腳及功能如下:
    MSELO、MSEL1一配置方式選擇端;
    nSTATus一器件的狀態(tài)輸出端,器件配置發(fā)生問(wèn)題時(shí)被拉低,漏極開(kāi)路;
    nCONFIG一配置控制輸入端,低電平復(fù)位器件,上升沿跳變啟動(dòng)配置,漏極開(kāi)路;
    CONF一DONE一狀態(tài)輸出端,配置時(shí)為低,配置數(shù)據(jù)接收完畢后釋放,漏極開(kāi)路;
    1NT—DONE一狀態(tài)指示端,配置時(shí)為低,配置數(shù)據(jù)初始化完成后釋放,漏極開(kāi)路;
    DCLK一配置時(shí)鐘信號(hào)端;
    DATA0——配置數(shù)據(jù)輸入端。
    被動(dòng)串行配置(PS模式)的時(shí)序如圖3所示。

    圖3中關(guān)鍵的時(shí)序參數(shù)如表1所列。


3.2配置過(guò)程描述
    參照被動(dòng)串行配置時(shí)序,DSP控制下CPLD現(xiàn)場(chǎng)配置的實(shí)現(xiàn)過(guò)程如下所述。
    首先,DSP將一個(gè)方案的配置數(shù)據(jù)從外部數(shù)據(jù)存儲(chǔ)器中讀入內(nèi)部DARAM。然后,在DCONFIG上產(chǎn)生一個(gè)由低到高的跳變,使CPLD進(jìn)入配置狀態(tài),等待CPLD釋放nSTATUS。nSTATuS變高之后,通過(guò)McBSP在時(shí)鐘(DCLK)上升沿將配置數(shù)據(jù)逐位送到DATA0上,時(shí)鐘(DCLK)頻率選為10MHz。因?yàn)榕渲靡竺孔止?jié)數(shù)據(jù)的最低位(LSB)先送出,故在初始化McBSP時(shí),設(shè)定發(fā)送控制寄存器(XCRl和XCR2),使McBSP工作于8位不擴(kuò)展傳送模式和低位(LsB)先發(fā)模式,DMA完成數(shù)據(jù)從DARAM到McBSP口的直接傳送。CPLD接收完所有配置數(shù)據(jù)(120 000字節(jié))后,會(huì)釋放CONF_DONE,變成高電平,之后DSP仍須在DCLK上輸出脈沖來(lái)初始化CPLD器件,直到INT_DONE被釋放變成高電平,表示CPLD器件初始化完畢,進(jìn)入用戶(hù)狀態(tài),配置過(guò)程結(jié)束。在配置的過(guò)程中,沒(méi)有握手信號(hào)。一旦CPLD檢測(cè)到出錯(cuò),會(huì)將nSTATus拉低,此時(shí)會(huì)產(chǎn)生DSP外部中斷。DSP響應(yīng)中斷后,在nCONFIG上產(chǎn)生一個(gè)由低到高的跳變,重新開(kāi)始配置,或者DSP檢測(cè)到配置出錯(cuò),也要強(qiáng)制重新開(kāi)始配置。
    配置結(jié)束后,DSP和CPLD將工作于該方案模式下。當(dāng)需要進(jìn)入其它方案模式時(shí),DSP按照需求讀入新的配置方案數(shù)據(jù),對(duì)CPLD重新進(jìn)行配置。由于DSP的高處理速度(100MIPS)和配置時(shí)鐘的高頻率(10MHz),使得CPLD的配置時(shí)間小于20ms,因此可以快速、靈活地實(shí)現(xiàn)各配置方案間的現(xiàn)場(chǎng)實(shí)時(shí)切換。 

結(jié)語(yǔ) 
    在繼電保護(hù)測(cè)試裝置中,要求測(cè)試端的輸入輸出特性隨被測(cè)試線圈阻抗的變化而改變。CPLD作為測(cè)試端的核心器件,基于DSP實(shí)現(xiàn)其多方案現(xiàn)場(chǎng)可編程配置,實(shí)現(xiàn)了多種類(lèi)型繼電保護(hù)裝置通用測(cè)試器的設(shè)計(jì)。本設(shè)計(jì)的思路及方法也適用于其它DSP+CPLD/FPGA或MCU+CPLD/FPGA系統(tǒng)。利用系統(tǒng)中現(xiàn)有的DSP/MCU和大容量通用數(shù)據(jù)存儲(chǔ)器,省去專(zhuān)用的配置PROM,方便靈活地實(shí)現(xiàn)對(duì)CPLD現(xiàn)場(chǎng)可編程配置。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

正弦信號(hào)發(fā)生器是一種用于產(chǎn)生正弦波信號(hào)的電子設(shè)備,廣泛應(yīng)用于通信、測(cè)試和測(cè)量等領(lǐng)域。該發(fā)生器主要由兩部分組成:正弦波信號(hào)發(fā)生器和調(diào)頻、調(diào)相、鍵控等信號(hào)產(chǎn)生部分。

關(guān)鍵字: 正弦波信號(hào)發(fā)生器 CPLD

CPLD(可編程邏輯器件)無(wú)刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)是一種基于硬件可編程邏輯電路的電機(jī)驅(qū)動(dòng)方法。CPLD無(wú)刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)的主要目的是實(shí)現(xiàn)高效率、高可靠性和精確控制。以下是CPLD無(wú)刷直流電機(jī)驅(qū)動(dòng)設(shè)計(jì)及原理的一些基本信息:

關(guān)鍵字: 無(wú)刷直流電機(jī) CPLD 可編程邏輯電路

摘要:基于DSP和CPLD設(shè)計(jì)了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機(jī)控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點(diǎn)之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機(jī)控制網(wǎng)絡(luò) 1553B總線 CPLD

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

摘要:針對(duì)傳統(tǒng)基于單片機(jī)設(shè)計(jì)的出租車(chē)計(jì)費(fèi)器系統(tǒng)的諸多不足,提出了一種利用VHDL設(shè)計(jì)的基于CPLD的出租車(chē)計(jì)費(fèi)器系統(tǒng)的設(shè)計(jì)方案。該方案模擬了出租車(chē)的啟動(dòng)、停止、暫停、換擋等功能,并用動(dòng)態(tài)掃描電路顯示出租車(chē)所走的里程及其所...

關(guān)鍵字: VHDL CPLD 出租車(chē)計(jì)費(fèi)器 QuartusII

摘要:為了使模擬集成電路的設(shè)計(jì)速度達(dá)到可現(xiàn)場(chǎng)編程的能力,提出了一種新型基于開(kāi)關(guān)電容技術(shù)的現(xiàn)場(chǎng)可編程模擬陣列FPAA(FieldProgrammableAnalogArray)的構(gòu)造體系,該陣列由數(shù)控電流、可配置模擬塊CA...

關(guān)鍵字: FPAA CAB 開(kāi)關(guān)電容 現(xiàn)場(chǎng)可編程 模擬陣列

數(shù)字集成電路有兩種類(lèi)型:ASIC和FPGA(現(xiàn)場(chǎng)可編程門(mén)陣列)。專(zhuān)用集成電路(ASIC)有一個(gè)預(yù)先定義的特定硬件功能,在生產(chǎn)后不能重新編程。但FPGA可以在制造后可無(wú)限編程。

關(guān)鍵字: FPGA CPLD Intel

為增進(jìn)大家對(duì)功耗的了解程度,本文將對(duì)CPLD中的降低功耗的技術(shù)予以介紹。

關(guān)鍵字: 功耗 指數(shù) CPLD

DSP問(wèn)世以來(lái),以其強(qiáng)大的功能、合理的價(jià)格已經(jīng)被設(shè)計(jì)者廣泛應(yīng)用。但不同于FPGA器件的是,DSP并不是為現(xiàn)場(chǎng)可編程而開(kāi)發(fā)的,因此,在嵌入了DSP器件的產(chǎn)品中,如果需要對(duì)產(chǎn)品性能進(jìn)行升級(jí)而需要升級(jí)程序時(shí)。

關(guān)鍵字: DSP FPGA 技術(shù)教程 現(xiàn)場(chǎng)可編程

CPLD按英語(yǔ)說(shuō)是復(fù)雜可編程邏輯器件,對(duì)于一個(gè)硬件工程師來(lái)說(shuō),能應(yīng)用cpld技術(shù)是一個(gè)十分強(qiáng)大的能力。它的應(yīng)用可在根本上解決許多數(shù)字電路設(shè)計(jì)的問(wèn)題,能大幅度改變?cè)O(shè)計(jì)思想,大幅度提高工作效率,甚至可以把以前的數(shù)

關(guān)鍵字: CPLD 芯片 Altera CPU
關(guān)閉