www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 電源 > 數(shù)字電源
[導(dǎo)讀]0 引言 光電碼盤(pán)是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服等系統(tǒng)的閉環(huán)控制中。為了減小體積,絕對(duì)式編碼器一般采用串行通信方式輸出絕對(duì)編碼,針對(duì)伺服電機(jī)控制等高端

0 引言
    光電碼盤(pán)是一種基本的位置、速度檢測(cè)反饋單元,非常廣泛地應(yīng)用于變頻器、直流伺服、交流伺服等系統(tǒng)的閉環(huán)控制中。為了減小體積,絕對(duì)式編碼器一般采用串行通信方式輸出絕對(duì)編碼,針對(duì)伺服電機(jī)控制等高端場(chǎng)合,為了滿(mǎn)足快速的電流環(huán)、速度環(huán)、位置環(huán)的控制需要,編碼輸出的速度又應(yīng)該非???,這些不利因素都對(duì)絕對(duì)式編碼的接收增加了難度。
    絕對(duì)式編碼器廠家大多為其編碼器配套了接收芯片,實(shí)現(xiàn)串行編碼到并行編碼的轉(zhuǎn)換,便于控制器的讀取操作。但是此類(lèi)芯片通常價(jià)格比較昂貴,大約占絕對(duì)式編碼器價(jià)格的四分之一。目前國(guó)內(nèi)外高端交流伺服系統(tǒng)中普遍采用FPGA+DSP結(jié)構(gòu)。DSP用來(lái)實(shí)現(xiàn)矢量變換和其它算法流程;FPGA用以實(shí)現(xiàn)譯碼、A、B、 Z信號(hào)輸出、I/O擴(kuò)展等功能,F(xiàn)PGA中尚有很多資源沒(méi)有得到充分利用。本文研制了一種用于交流伺服系統(tǒng)中的基于FPGA的絕對(duì)式編碼器智能接口,實(shí)現(xiàn)與絕對(duì)式編碼器的雙工通信,接收高速數(shù)據(jù)流,同時(shí)在FPGA內(nèi)部開(kāi)辟RAM空間,將收到的編碼器數(shù)據(jù)存入RAM中,DSP可以以訪問(wèn)內(nèi)存的方式讀取數(shù)據(jù),提高了工作速度。同時(shí),該接口還具有奇偶校驗(yàn)等糾錯(cuò)功能,完全可以替代廠家提供的接收芯片,大幅度降低了產(chǎn)品成本。

1 RCN226型絕對(duì)式編碼器
    國(guó)內(nèi)外絕對(duì)式編碼器生產(chǎn)廠商很多,如日本的多摩川精機(jī)、德國(guó)的海德漢、國(guó)產(chǎn)的長(zhǎng)春三峰等。其中海德漢的RCN226型絕對(duì)式編碼器采用的是海德漢公司專(zhuān)用的EnDat2.2一位置編碼器雙向數(shù)字接口,它傳輸?shù)臄?shù)據(jù)類(lèi)型分為位置值、位置值及附加信息或參數(shù)。發(fā)送的信息類(lèi)型由模式指令選擇。模式指令決定被發(fā)送信息的內(nèi)容。每個(gè)模式指令包括三個(gè)位。為確保可靠發(fā)送信息,每個(gè)位均采用冗余發(fā)送(反相或兩次)。其發(fā)送位置值的模式指令為"000111"。信號(hào)傳輸格式如圖1所示。

    數(shù)據(jù)包發(fā)送與數(shù)據(jù)傳輸同步。傳輸周期從第一個(gè)時(shí)鐘下降沿開(kāi)始。編碼器保存測(cè)量值并計(jì)算位置值。兩個(gè)時(shí)鐘周期后,后續(xù)電子設(shè)備發(fā)送模式指令。編碼器發(fā)送位置值后,從起始位開(kāi)始由編碼器向后續(xù)電子設(shè)備傳輸數(shù)據(jù)。后續(xù)"錯(cuò)誤位"-"錯(cuò)誤1"和"錯(cuò)誤2"是檢測(cè)類(lèi)信號(hào),用于監(jiān)測(cè)故障。這兩個(gè)信號(hào)相互獨(dú)立地生成,它表示編碼器發(fā)生可導(dǎo)致不正確位置值的故障。發(fā)生故障的確切原因保存在"工作狀態(tài)"存儲(chǔ)器中,并可被詳細(xì)地查詢(xún)。[!--empirenews.page--]
    然后編碼器從最低有效位(LSB)開(kāi)始發(fā)送絕對(duì)位置值。
其長(zhǎng)度取決于所用的編碼器,RCN226的絕對(duì)位置值為26位。位置值的數(shù)據(jù)發(fā)送以循環(huán)冗余校驗(yàn)(CRC)結(jié)束。在數(shù)據(jù)字結(jié)尾處,必須將時(shí)鐘信號(hào)置為高電平。10至30 μ s后或1.25至3.75 μ s后(系統(tǒng)時(shí)鐘大于1MHz時(shí))數(shù)據(jù)線(xiàn)返回低電平。然后,時(shí)鐘信號(hào)啟動(dòng)另一次數(shù)據(jù)發(fā)送。


2 絕對(duì)式編碼器接口的實(shí)現(xiàn)
    全數(shù)字化交流伺服系統(tǒng)中采用TMS320X2812作為控制器,用以實(shí)現(xiàn)位置環(huán)、速度環(huán)和電流環(huán)以及SVPWM、電壓和電流采樣等功能。此外,采用Altera公司的型號(hào)為FP1C6的~Cyclone系列FPGA,用以實(shí)現(xiàn)與絕對(duì)式碼盤(pán)接口、譯碼邏輯等功能。同時(shí),在FPGA內(nèi)部實(shí)現(xiàn)了256字節(jié)的雙口RAM,用來(lái)與DSP之間通過(guò)總線(xiàn)實(shí)現(xiàn)數(shù)據(jù)傳輸。FPGA部分的功能框圖如圖2P所示。

    碼盤(pán)接口部分分為發(fā)送模塊、接收模塊、雙口RAM模塊、主程序模塊四部分。由于每次通信時(shí)間是嚴(yán)格固定的,設(shè)系統(tǒng)時(shí)鐘為2MHz。FPGA為主叫,向編碼器發(fā)送"請(qǐng)求數(shù)據(jù)"控制字共6位,需時(shí)3 μs,編碼器向FPGA共發(fā)送1個(gè)起始位、兩個(gè)"錯(cuò)誤位"、26位位置值和5位CRC校驗(yàn)位,共34位的數(shù)據(jù)共需時(shí)17 μs,所以每次通信需要20 μs的時(shí)間,并且每個(gè)時(shí)刻具體需要傳遞哪一位數(shù)據(jù)也是嚴(yán)格確定的。因此采用基于時(shí)基的設(shè)計(jì)方法。
    FPGA內(nèi)部設(shè)計(jì)了一個(gè)時(shí)基為20ns的計(jì)數(shù)器,每20ns加1,作為整個(gè)電路的時(shí)基,根據(jù)這個(gè)時(shí)基來(lái)確定每一時(shí)刻收到的數(shù)據(jù)具體屬于哪個(gè)位。在FPGA 內(nèi)部實(shí)現(xiàn)了256bytes的雙口RAM空問(wèn),A口具有8位數(shù)據(jù)線(xiàn),8位地址線(xiàn),用于與編碼器通信,B口具有16位數(shù)據(jù)線(xiàn),8位地址線(xiàn),用于與DSP通信,因?yàn)門(mén)MS320X2812為16位DSP,所以與FPGA中RAM的數(shù)據(jù)傳遞極為方便。[!--empirenews.page--]
    DSP在每個(gè)電流環(huán)周期發(fā)送一個(gè)有效的"begin"信號(hào),20μs之后,碼盤(pán)信號(hào)接收模塊將接收到的數(shù)據(jù)存入FPGA內(nèi)部雙口RAM的A口中,并按順序排列成16位數(shù)據(jù)的形式,然后向DSP發(fā)送end信號(hào),表示一次通信結(jié)束,DSP接收到中斷之后從FPGA的雙口RAM的B口中讀取數(shù)據(jù),完成一次通信, DSP的連接如圖3所示。

    在本接口的研發(fā)過(guò)程中,對(duì)FPGA的開(kāi)發(fā)采用Altera公司的Quartus II 5.1集成環(huán)境,硬件描述語(yǔ)言為VHDL語(yǔ)言。圖4為主程序流程圖。

 圖5為碼盤(pán)與FPGA之間的通信波形,從位置信號(hào)可以看出該接口工作正常。

3 結(jié)束語(yǔ)
    本文設(shè)計(jì)了一種基于FPGA的絕對(duì)式碼盤(pán)智能接口,用以進(jìn)行絕對(duì)式編碼器和伺服驅(qū)動(dòng)器DSP處理器之間的通信。并且具CRC校驗(yàn)等糾錯(cuò)功能。該接口基本可以替代價(jià)格昂貴的專(zhuān)用接口芯片,降低產(chǎn)品的成本,促進(jìn)伺服電機(jī)驅(qū)動(dòng)器的國(guó)產(chǎn)化進(jìn)程。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專(zhuān)欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來(lái)越多的研究開(kāi)始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來(lái)什么神奇效果呢?原來(lái),F(xiàn)PGA擁有大量的可編程邏輯資源,相對(duì)于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無(wú)法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬(wàn)象,我們今天來(lái)看看在音樂(lè)科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號(hào)噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來(lái)有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類(lèi)計(jì)算機(jī)的ICMP(ping)命令, 某類(lèi)計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識(shí)別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國(guó)外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國(guó)產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國(guó)產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對(duì)溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過(guò)程類(lèi)似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過(guò)FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計(jì)的第九例啦?。?!本例將介紹如何使用FPGA驅(qū)動(dòng)OLED屏幕,并在接下來(lái)的幾例中,配合其它模塊,進(jìn)行一些有趣的綜合實(shí)驗(yàn)。由于使用的OLED屏是IIC接口的,對(duì)IIC接口不是很清楚的,可以參考第五例的設(shè)計(jì)...

關(guān)鍵字: FPGA OLED屏幕

這是FPGA之旅設(shè)計(jì)的第十例啦,在上一例中,已經(jīng)成功驅(qū)動(dòng)了OLED屏幕,本例將結(jié)合上一例,以及第四例多bytes串口通信做一個(gè)有趣的例程。

關(guān)鍵字: FPGA OLED屏 串口

數(shù)字電源

15504 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉