www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]1 引言 針對航天測試系統(tǒng)的應(yīng)用需求,提出一種基于FPGA的微型數(shù)字存儲系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)是在傳統(tǒng)存儲測試系統(tǒng)的基礎(chǔ)上,利用可編程邏輯器件FPGA對傳統(tǒng)存儲測試系統(tǒng)進(jìn)行單元電路的二次集成,使測試系統(tǒng)體積大

1 引言
    針對航天測試系統(tǒng)的應(yīng)用需求,提出一種基于FPGA微型數(shù)字存儲系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)是在傳統(tǒng)存儲測試系統(tǒng)的基礎(chǔ)上,利用可編程邏輯器件FPGA對傳統(tǒng)存儲測試系統(tǒng)進(jìn)行單元電路的二次集成,使測試系統(tǒng)體積大幅減小,功耗急劇降低,從而提高系統(tǒng)的抗高過載性能,增加系統(tǒng)靈活性、通用性和可靠性。FPGA不僅完成控制存儲及大部分的相關(guān)數(shù)字邏輯單元電路,而且使得整個(gè)存儲系統(tǒng)更為簡單,布線也更容易。另外,系統(tǒng)FPGA編程就是按照預(yù)定功能連接器件內(nèi)的熔絲,從而使其完成特定邏輯功能的過程,一旦完成編程,F(xiàn)PGA就相當(dāng)于一片能夠完成特定功能的集成電路,因而無需擔(dān)心程序運(yùn)行路徑出錯(cuò),這與單片機(jī)有本質(zhì)區(qū)別。

2 系統(tǒng)硬件設(shè)計(jì)
2.1 器件選型
2.1.1 電源轉(zhuǎn)換器TPS70358
    系統(tǒng)中,F(xiàn)PGA工作電壓為3.3 V和2.5 V,USB接口器件CY7C68013 工作電壓為3.3 V,F(xiàn)lash工作電壓為3.3 V,系統(tǒng)需通過電源器件TPS70358將電壓轉(zhuǎn)換為3.3 V和2.5 V,為系統(tǒng)各器件提供電源。TPS70358是新一代的集成穩(wěn)壓器,是一個(gè)自耗很低的微型片上系統(tǒng),具有極低的自有噪音和較高的電源紋波抑制性能,因此,該器件適用于一塊電路板或一片重要器件(如FPGA、DSP)供電的電壓轉(zhuǎn)換。
2.1.2 現(xiàn)場可編程門陣列(FPGA)XC2S50
    該系統(tǒng)采用XC2S50型FPGA控制各個(gè)接口,該器件是xilinx公司生產(chǎn)的Sparran II系列高性能現(xiàn)場可編程門陣列(FPGA),具有如下特點(diǎn):內(nèi)置標(biāo)準(zhǔn)JTAG接口,支持3.3 V在系統(tǒng)可編程(ISP);3.3 V電源,集成密度為50 000個(gè)可用門;引腳到引腳的延時(shí)7.5 ns,系統(tǒng)頻率高達(dá)200 MHz。采用單片F(xiàn)PGA實(shí)現(xiàn)邏輯控制功能簡化電路設(shè)計(jì),提高系統(tǒng)可靠性。且XC2S50系統(tǒng)可編程,只需將一根下載電纜連接到目標(biāo)板上,就可多次重復(fù)編程,方便電路調(diào)試。 [!--empirenews.page--]
2.1.3 USB 2.0控制器CY7C68013
    CY7C68013是Cypress公司生產(chǎn)的一款USB 2.0控制器,該器件具有運(yùn)算速度快、功耗小和性價(jià)比高等特點(diǎn)。時(shí)鐘周期高達(dá)40 MHz,每執(zhí)行1條指令需4個(gè)時(shí)鐘周期;其內(nèi)部集成有USB接口,I2C總線接口等,該系統(tǒng)設(shè)計(jì)實(shí)際數(shù)據(jù)傳輸速度高達(dá)10 MHz。
2.2 電路設(shè)計(jì)思路
    圖1為系統(tǒng)硬件結(jié)構(gòu)框圖,計(jì)算機(jī)通過USB接口控制可編程邏輯器件FPGA實(shí)現(xiàn)對Flash存儲器的塊擦除、頁編程、讀數(shù)據(jù)等操作。

    塊擦除操作時(shí),計(jì)算機(jī)通過USB接口向FPGA發(fā)送指令,F(xiàn)PGA接收到指令后對Flash存儲器進(jìn)行塊擦除操作,并將狀態(tài)返回計(jì)算機(jī);頁編程操作時(shí), FPGA接收計(jì)算機(jī)并行接口發(fā)送的指令,立即對Flash存儲器進(jìn)行頁編程操作,先寫命令,再寫要編程的地址,然后將數(shù)據(jù)發(fā)送到Flash存儲器中;讀取數(shù)據(jù)操作時(shí),F(xiàn)PGA首先接收計(jì)算機(jī)發(fā)出的指令,然后對Flash存儲器進(jìn)行讀取數(shù)據(jù)操作,先寫命令,再寫要讀取的地址,然后開始輸出數(shù)據(jù),并將狀態(tài)返回計(jì)算機(jī)并行接口。

3 系統(tǒng)軟件設(shè)計(jì)
3.1 FPGA對Flash的讀、寫、擦除操作
    FPGA執(zhí)行對Flash的讀、寫、擦除操作是利用VHDL語言的狀態(tài)機(jī)實(shí)現(xiàn)的。狀態(tài)機(jī)控制Flash的時(shí)序電路簡單易行,邏輯關(guān)系一目了然。XC2S50接收到CY7C68013傳來的擦除控制命令,立即執(zhí)行擦除操作。按照時(shí)序,首先寫入自動(dòng)塊擦除設(shè)置命令60H,之后依次寫入2個(gè)行地址和1個(gè)列地址進(jìn)行尋址,而后寫入擦除命令D0H開始執(zhí)行擦除操作。[!--empirenews.page--]
    讀操作較為復(fù)雜,需要XC2S50和CY7C68013協(xié)同工作。這里只給出讀信號的操作過程。先寫人讀設(shè)置命令00H,因?yàn)樽x一次執(zhí)行一頁,所以地址的寫入是2個(gè)行地址和3個(gè)列地址,之后寫入讀命令,在等待rb變高后就可發(fā)送re信號將數(shù)據(jù)從Flash讀出。寫操作過程與讀操作類似,但寫操作完全由 XC2S50控制,寫完命令、地址后,開始寫入數(shù)據(jù),直到寫滿2 KB數(shù)據(jù),最后輸入頁編程命令。需要注意每寫完2 KB數(shù)據(jù),F(xiàn)lash返回的狀態(tài)信號rb所等待的時(shí)間較長,大約是140μs。圖2為頁編程的流程。

3.2 CY7C68013控制邏輯及固件程序設(shè)計(jì)
    CY7C68013主要完成兩部分工作,一是實(shí)現(xiàn)對擦除的控制開關(guān)命令,即上位機(jī)通過USB接口發(fā)送擦除命令,CY7C68013接收到這個(gè)命令后,會發(fā)送一個(gè)約為200 ms低脈沖通知FPGA啟動(dòng)擦除操作;二是通過與FPGA配合,完成從Flash通過CY7C68013的GPIF接口讀入上位機(jī)的任務(wù)。 CY7C68013所用到的I/O包括控制線USBCTR1,狀態(tài)線US-BS0,讀信號線USBRD及8條數(shù)據(jù)線。
    讀數(shù)時(shí),首先由單片機(jī)發(fā)出讀數(shù)開始命令USBCTR1,F(xiàn)PGA接收到該命令后開始初始化,包括寫入讀數(shù)設(shè)置命令、地址及讀數(shù)命令,等待rb變高, USBS0置低,當(dāng)單片機(jī)檢測到USBS0變低后,開始給出一系列脈沖GPIF(USBRD),將2 KB數(shù)據(jù)依次讀出。與此同時(shí),F(xiàn)PGA在等待幾百納秒后將USBS0置高,單片機(jī)在判斷USBS0變高后也將USBCTR1拉高,為下一頁讀數(shù)做準(zhǔn)備。讀數(shù)時(shí)序如圖3所示。

    按照上述控制邏輯關(guān)系編寫CY7C68013的同件程序。CY7C68013有3種可用接口模式:端口、GPIF主控和從FI-FO。“GPIF主控”接口模式使用PORTB和PORTD構(gòu)成通向4個(gè)FX2端點(diǎn)FIFO(EP2、EP4、EP6和EP8)的16位數(shù)據(jù)接口。GPIF作為內(nèi)部的主控制器與 FIFO直接相連.具有6個(gè)可編程控制輸出信號(CTR0~CTR5)和6個(gè)通用準(zhǔn)備就緒輸入信號(RDY0~RDY5),用戶可通過編程設(shè)置控制信號的輸出狀態(tài),即器件在接收到何種就緒信號后執(zhí)行相應(yīng)操作,GPIF控制代碼存放于器件內(nèi)部RAM的波形描述器中。從該系統(tǒng)需求出發(fā),將CY7C68013設(shè)為FIFO Read模式,使GPIF中的Slave FIFO與USB通信中端點(diǎn)緩沖直接建立連接,數(shù)據(jù)傳送無需CPU參與。 [!--empirenews.page--]

    固件程序代碼設(shè)計(jì)主要是根據(jù)系統(tǒng)需求設(shè)計(jì)相應(yīng)的程序框架圖,再調(diào)用同件函數(shù)庫 (Ezusb.lib)的函數(shù)進(jìn)行編程,初始化并重新列舉端點(diǎn),然后在任務(wù)處理器中設(shè)定任務(wù),在Keil C51環(huán)境中編譯代碼。編譯通過后,將同件代碼下載到USB單片機(jī)中,即可實(shí)現(xiàn)GPIF多字節(jié)讀操作。


4 系統(tǒng)可靠性驗(yàn)證
    為驗(yàn)證系統(tǒng)可靠性,在數(shù)據(jù)輸入端循環(huán)輸入00~0F遞增數(shù)據(jù),通過上位機(jī)讀出、寫入Flash中的數(shù)據(jù),圖4為試驗(yàn)數(shù)據(jù)。通過讀出的數(shù)據(jù)驗(yàn)證了該系統(tǒng)數(shù)據(jù)存儲及回讀的正確性、可靠性。

5 結(jié)束語
    采用FPGA對Flash進(jìn)行讀、寫、擦除操作,利用狀態(tài)機(jī)分時(shí)控制3種操作,簡化程序設(shè)計(jì),簡單修改地址將Flash的容量從32 MB增加到1 GB,提高了系統(tǒng)的可移植性、可擴(kuò)展性和通用性,便于維護(hù)設(shè)備,有利于產(chǎn)品的優(yōu)化和改進(jìn),縮短了開發(fā)周期。采用USB單片機(jī)與PC機(jī)建立通信連接,與現(xiàn)有設(shè)備很好兼容,數(shù)據(jù)讀取速度可達(dá)1O MB/s,可方便、快捷地讀取數(shù)據(jù)。通過多次驗(yàn)證,該系統(tǒng)工作穩(wěn)定、可靠。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點(diǎn),是GPU無法比擬的;同時(shí)...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護(hù)的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強(qiáng)大的產(chǎn)品可降低信號噪音并提高分辨率與動(dòng)態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

上海2022年10月11日 /美通社/ -- 10月10日,和睦家醫(yī)療宣布與泰利福達(dá)成戰(zhàn)略合作,簽約儀式于上海和睦家醫(yī)院圓滿舉辦,并在線上與多位泌尿外科領(lǐng)域翹楚同步連線召開"微創(chuàng)經(jīng)尿道前列腺懸擴(kuò)術(shù)(PUL)&q...

關(guān)鍵字: 創(chuàng)始人 CE 微型 控制

最近某項(xiàng)目采用以太網(wǎng)通信,實(shí)踐起來有些奇怪,好像設(shè)計(jì)成只能應(yīng)答某類計(jì)算機(jī)的ICMP(ping)命令, 某類計(jì)算機(jī)指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價(jià)格飆升,由于價(jià)格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險(xiǎn),用一片少一片,了解到國產(chǎn)FPGA發(fā)展的也不錯(cuò),完全自...

關(guān)鍵字: FPGA 芯片 EDA

大家好,我是鲏。認(rèn)識我的朋友都知道,我是一個(gè)實(shí)踐派,相比研究枯燥的理論知識,我更喜歡做自己想做的項(xiàng)目,用技術(shù)來實(shí)現(xiàn)自己的想法的感覺真的很棒。所以從大學(xué)期間一直到現(xiàn)在,除了工作中的項(xiàng)目外,我依然保持著自己做項(xiàng)目的習(xí)慣,有堅(jiān)...

關(guān)鍵字: 系統(tǒng)設(shè)計(jì) 技術(shù)選型 需求分析

本篇是FPGA之旅設(shè)計(jì)的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進(jìn)行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計(jì)的第十三例啦,本例是一個(gè)綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

數(shù)字電源

15504 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉