www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]提出一種針對CMOS圖像傳感器采集的Bayer格式圖像預處理系統(tǒng),與傳統(tǒng)的DSP圖像處理系統(tǒng)相比,該系統(tǒng)利用Spartan-3系列的XC3S1 500和TMS320DM642型DSP相結合實現(xiàn)圖像捕獲、圖像預處理等功能,采用支持USB2.O的CY7C68013將圖像信息傳送給上位機。在FPGA中采用雙線性插值法將CMOS圖像傳感器采集的Bayer格式圖像數(shù)據轉換為RGB格式圖像數(shù)據,并轉換成Y亮度信號。實驗結果表明,該系統(tǒng)能處理分辨率達500萬像素的Bayer圖像,并最終以20 Mb/s的帶寬將亮度信號傳

高分辨率圖像實時處理在通信、醫(yī)學、軍事、航天航空、信息安全等領域有著廣泛的應用和發(fā)展。在圖像實時處理的過程中,下層圖像預處理的數(shù)據量大,運算簡單,但是要求運算速率高,可以用FPGA硬件來處理,上層所處理的數(shù)據量少,算法結構復雜,適于運算速度快,尋址靈活的DSP數(shù)字信號處理器進行處理。這里提出了一種FPGA+DSP相結合的實時圖像處理系統(tǒng),并應用于傳像光線束傳遞圖像。CMOS實際采集的是光線束的出端圖像,F(xiàn)PGA將CMOS采集的Bayer格式的圖像轉換為RGB格式的亮度信號。由于光纖出、入端結構不同,需要DSP準確每根光纖的中心位置,重新排序才能輸出正確的圖像信息。該系統(tǒng)充分發(fā)揮了FPGA和DSP各自的優(yōu)勢,能更好地提高圖像處理的實時性,降低成本。

1 Bayer圖像格式
    CMOS圖像傳感器作為一種基礎器件可以實現(xiàn)信息的采集、轉換以及視覺功能的擴展,并能直觀真實地給出可視圖像信息。系統(tǒng)中CMOS圖像傳感器輸出2 592x1 944x12 bit的Bayer格式的圖像(該格式的圖像本身就是數(shù)字信號,因此無需對圖像進行模數(shù)轉換),Bayer圖像格式如圖1所示。在圖l中,每個方格代表一個像素,并且只含有R、G、B中的一種顏色分量,奇數(shù)行由G、R像素交替構成,偶數(shù)行由B、G像素交替進行,其中G像素分量占所有像素的一半,R像素和G像素占另一半。因為G像素分量是R、B像素分量的2倍,所以如果G像素分量采用好的插值方法,不僅可以提高G像素分量的質量,也能提高R和B像素分量的質量。由于TMS320DM642的video port capture接口的數(shù)據總線是8位或者16位(該系統(tǒng)采用了更適合DSP處理的8位數(shù)據),所以為了后續(xù)的DSP能夠更好的處理數(shù)據并減少DSP的運算量,需要使用FPGA先將輸出的圖像數(shù)據取高8位,然后依據每個像素點與相鄰8個像素點之間的關系,使用雙線性插值法將Bayer圖像格式轉換成24位的RGB圖像格式和亮度信號,然后將處理后的數(shù)據發(fā)送給DSP。



2  圖像數(shù)據處理的工作原理
2.1 Bayer圖像的格式轉換

    雙線性插值法具有算法計算量少,算法結構簡單,易于實現(xiàn),占硬件資源少等優(yōu)點,本系統(tǒng)中更適合FPGA實現(xiàn)。雙線性插值法的基本原理是將每個像素位置上缺少的另外兩種色彩分量通過該像素本身為中心的領域內具有相同分量的像素平均獲得,即將每個像素的RGB分量都以該點像素為中心的3x3像素矩陣進行線性插值而成。按照這種思路可以將圖像中的3x3矩陣分成4類,如表1所示。


    每種圖像矩陣中間的像素點為待插值的數(shù)據源,設R(x,y)、G(x,y)、B(x,y)為插值計算后該點紅、綠、藍像素分量。當像素位于奇數(shù)行奇數(shù)列計算公式為:
    [!--empirenews.page--]
   
    由于系統(tǒng)中TMS320DM642的視頻端口使用的是8位RAW采集方式從CMOS傳感器中采集圖像,為了減輕DSP的運算負擔,F(xiàn)PGA還需要將圖像數(shù)據轉換成Y亮度信號。將得到的RGB圖像信號,通過浮點算法公式轉換成亮度信號,具體推導公式如下(GB代表取高8位數(shù)據):
   
2.2 FPGA的硬件實現(xiàn)原理
   
由于雙線性插值法需要將圖像數(shù)據采集成3x3的圖像矩陣,系統(tǒng)采用一種由FPGA硬件元器件構成的FD-FIFO模型取圖像矩陣。電路如圖2所示。


    如圖2所示,每個移位寄存器FD和先入先出寄存器FIFO左側上端信號為時鐘輸入信號(上升沿有效),左側下端信號為8位的像素信號。圖像矩陣的采集流程為:8位的圖像信號送到第1個FD,然后經過移位操作從第3個FD存入左邊第1個FIFO,存入一行圖像數(shù)據后,等第2行圖像數(shù)據送達時,第2行的圖像數(shù)據經過移位操作從FD存入左邊第1個FIFO,同時存儲在第1個FIFO的數(shù)據開始讀出到第4個FD,再經過移位操作存入第2個FIFO,等待兩行圖像數(shù)據都存儲后,當?shù)?行圖像數(shù)據送達至第3個FD,同時后面2個FIFO分別讀出前兩行的前3個圖像數(shù)據時,就可以從FD和FIFO的輸出端口讀取到1個3x3的圖像數(shù)據矩陣:3x3矩陣第1行從左到右的數(shù)據為ABC,第2行的數(shù)據從左到右為DEF,第3行的數(shù)據從左到右為GHI。
    CMOS圖像傳感器采集的圖像大小固定為2 592x1 946x12 bit的Bayer圖像,F(xiàn)PGA先用一個12位輸入8位輸出的移位寄存器取圖像的高8位,再利用FD-FIFO得到3x3的圖像矩陣,然后可以根據雙線性插值法計算圖像的RGB信號。雙線性插值法雖然算法簡單,且易于實現(xiàn),但是存在邊界效應。系統(tǒng)對邊界效應做了如下的處理方法:對圖像四周全部補零,即先將圖像擴展成2 594x1 946大小,然后計算得到2592x1 944大小的圖像,這樣得到的圖像仍是完整尺寸。只需在運算的時候,針對不同四周特殊的像素采用裁減的公式(系統(tǒng)中不產生零像素,只是對計算公式中相應邊界元素補零)。過程如下:
    第1行圖像讀入第1個FIF0后,第2行圖像開始讀入左邊第1個FD的時候,開始計算第1行RGB數(shù)據,這時候第2個FIFO沒有數(shù)據,相當于在第1行的數(shù)據前面補零。第1 944行圖像讀入第1個FIFO后,第1 943行圖像讀入第2個FIFO的時候,開始計算最后1行(第1 944行),這時候第1個FD已經沒有數(shù)據讀入,相當于在第1 944行的數(shù)據后面補零。由于FD具有延時效應,所以在讀寫時,前1個FIFO開始讀寫時,再經過延時2個時鐘周期,才到達后1個FIFO,所以相鄰的FIFO讀寫使能信號要間隔2個時鐘周期。
    對列的操作也是如此,每一行的第1個元素讀出到B、E、H位置時開始計算,這樣每一列的第1個元素前相當于是零元素。每一行的最后一個元素讀出到B,E,H位置時開始計算,這樣每一列的最后一個元素后相當于是零元素。[!--empirenews.page--]

3 圖像預處理系統(tǒng)的硬件工作過程
   
圖像預處理系統(tǒng)硬件框圖如圖3所示,整個系統(tǒng)在通電后,先由TMS320DM642通過I2C向500萬像素的CMOS攝像頭發(fā)出控制命令,調整攝像頭輸出的圖像分辨率、焦距等,之后由攝像頭將采集到的圖像數(shù)據發(fā)送至FPGA。由于攝像頭輸出的圖像格式為12位的Bayer圖像,而DSP的vp-ort口支持為8位或者16位的RAW采集方式,本項目中采用了更適合于DSP處理的8位數(shù)據,所以需要FPGA對采集的圖像數(shù)據取高8位以方便DSP獲取圖像數(shù)據。FPGA在Frame_Valid和Line_Valid同時為高電平的時,在Pixclk的上升沿采樣圖像數(shù)據,并將原來的12位圖像數(shù)據取其高8位轉換成8位Bayer圖像數(shù)據,然后利用FPGA內部的FD-FIFO模型結構取圖像的3x3矩陣并利用雙線性插值算法將Bayer圖像轉換成24位的RGB圖像格式。除此之外,F(xiàn)PGA還將Bayer圖像數(shù)據轉換成了Y亮度信號以達到DSP對運算數(shù)據的要求,使得DSP只工作在核心算法上。


    轉換好的亮度圖像數(shù)據由FPGA通過TMS320DM642的VPort1口發(fā)送至DSP進行核心算法處理。為了更好地達到整個DSP算法處理的實時性,DSP采用了BIOS實時操作系統(tǒng)。經算法處理好的圖像數(shù)據由TMS320DM642通過其VPortO口發(fā)送至FPGA。圖像預處理過程是在Spartan-3系列的XC3S1500x中進行的。FPGA使用的設計方法是HDL設計輸入法,常用的HDL語言有VHDL和VerilogDHL語言,在本系統(tǒng)中使用VHDL語言進行硬件設計。
    系統(tǒng)采用的是通過FPGA固件支持高傳輸率USB2.0的CY7C68013芯片,采用Slave_FIFO模式接收FPGA輸出的圖像數(shù)據,再通過USB口輸送給上位機。如圖4所示,圖4(a)為RAW圖像,即每個像素點只含有單一顏色分量的Bayer格式圖像,圖4(b)為系統(tǒng)處理后的RGB格式的亮度信號圖像。



4 結論
   
可見,本文所提出的基于FPGA+DSP的圖像處理系統(tǒng),能在FPGA硬件設備中高速、高質量地對CMOS傳感器采集的Bayer圖像進行預處理,為DSP數(shù)字信號處理器進行核心算法減少運算量,提高整個圖像處理的實時性,縮短了開發(fā)周期,并且這種FPGA+DSP的組合模式也可以推廣到處理各種數(shù)字視頻信號。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或將催生出更大的獨角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關鍵字: 阿維塔 塞力斯 華為

加利福尼亞州圣克拉拉縣2024年8月30日 /美通社/ -- 數(shù)字化轉型技術解決方案公司Trianz今天宣布,該公司與Amazon Web Services (AWS)簽訂了...

關鍵字: AWS AN BSP 數(shù)字化

倫敦2024年8月29日 /美通社/ -- 英國汽車技術公司SODA.Auto推出其旗艦產品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開發(fā)耗時1.5...

關鍵字: 汽車 人工智能 智能驅動 BSP

北京2024年8月28日 /美通社/ -- 越來越多用戶希望企業(yè)業(yè)務能7×24不間斷運行,同時企業(yè)卻面臨越來越多業(yè)務中斷的風險,如企業(yè)系統(tǒng)復雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務連續(xù)性,提升韌性,成...

關鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據媒體報道,騰訊和網易近期正在縮減他們對日本游戲市場的投資。

關鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國國際大數(shù)據產業(yè)博覽會開幕式在貴陽舉行,華為董事、質量流程IT總裁陶景文發(fā)表了演講。

關鍵字: 華為 12nm EDA 半導體

8月28日消息,在2024中國國際大數(shù)據產業(yè)博覽會上,華為常務董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語權最終是由生態(tài)的繁榮決定的。

關鍵字: 華為 12nm 手機 衛(wèi)星通信

要點: 有效應對環(huán)境變化,經營業(yè)績穩(wěn)中有升 落實提質增效舉措,毛利潤率延續(xù)升勢 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務引領增長 以科技創(chuàng)新為引領,提升企業(yè)核心競爭力 堅持高質量發(fā)展策略,塑強核心競爭優(yōu)勢...

關鍵字: 通信 BSP 電信運營商 數(shù)字經濟

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺與中國電影電視技術學會聯(lián)合牽頭組建的NVI技術創(chuàng)新聯(lián)盟在BIRTV2024超高清全產業(yè)鏈發(fā)展研討會上宣布正式成立。 活動現(xiàn)場 NVI技術創(chuàng)新聯(lián)...

關鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會上,軟通動力信息技術(集團)股份有限公司(以下簡稱"軟通動力")與長三角投資(上海)有限...

關鍵字: BSP 信息技術
關閉
關閉