www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數(shù)字電源
[導讀]過去,F(xiàn)PGA在系統(tǒng)設計中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時需要降低整個系統(tǒng)的構(gòu)建和運營成本。功能豐富、低成本的FPGA實現(xiàn)了快速的產(chǎn)品上市時間與較短的投資回報周期,并且擁有能夠適應不斷發(fā)展的標準的靈活性和性能。系統(tǒng)/設計工程師現(xiàn)在還擁有了一個令人興奮的、改進的工具集來解決不斷演進的信號處理市場的挑戰(zhàn)。

隨著諸如無線、有線和醫(yī)療/圖像處理應用的帶寬需求不斷提高,設計師們必須依賴必要的工具集來獲得其所需的實時信號處理功能。在無線領(lǐng)域,例如現(xiàn)有的3G 網(wǎng)絡覆蓋,如HSPA+和EV-DO(即3G+)以及現(xiàn)在新興的4G部署,主要的關(guān)注焦點在于數(shù)據(jù)吞吐量和回傳的要求。它們要能夠支持迅速增長的用戶群,以及使用這些技術(shù)實現(xiàn)的無數(shù)視頻和數(shù)據(jù)應用。因此就需要高速處理能力,以及同樣重要的高度可靠、高吞吐量和低延遲的接口協(xié)議,來支持這些應用中所必需的各種DSP(DSP farm)、協(xié)同處理和橋接應用的需要。并且與大多數(shù)系統(tǒng)相同,成本和功耗也同樣非常重要。DSP和網(wǎng)絡處理單元(NPU)器件,加上支持第二代串行RapidIO(SRIO)的低成本、低功耗FPGA,可以為滿足這些挑戰(zhàn)提供一個理想的平臺。

第二代SRIO
RapidIO規(guī)范是為各種終端定義的一種基于分組的技術(shù),它最初是用于連接其他終端的數(shù)據(jù)包和交換的處理。如圖1所示,該協(xié)議棧是一個三層協(xié)議規(guī)范,分為物理層協(xié)議、數(shù)據(jù)包傳輸(路由)層協(xié)議,以及邏輯層中的多種傳輸類型。

圖1 RapidIO協(xié)議棧


總體來看,第二代規(guī)范主要增加了對5/6Gb/s串行數(shù)據(jù)速率(SERDES)和用于高速串行通道的2x線路配置(與之前v1.3版本規(guī)范中僅支持1x/4x相比)的支持。正如前文所述,重點是在不犧牲設計的成本或功耗預算的情況下,提高性能,因此本文的重點在于介紹第二代規(guī)范的2x功能。這是一個關(guān)鍵的增強功能,因為在許多情況下,系統(tǒng)需要比一條3.125Gb/s線路提供更大的吞吐量,但是使用4x 線路配置又顯得多余了。這就是現(xiàn)在2x SERDES 線路配置可以提供的一個有效解決方案,讓設計人員選擇仍然使用一個低成本、低功耗的FPGA解決方案,例如Lattice ECP3,并且還能支持大多數(shù)的應用高達4x的線路配置,速率高達3.125Gb/s。


FPGA的可編程性和靈活性在邏輯層發(fā)揮了很大的作用,可以實現(xiàn)多種通信技術(shù)。如圖1所示,有4種數(shù)據(jù)傳輸協(xié)議。它們是直接I/O訪問、消息傳遞、GSM和數(shù)據(jù)流。邏輯層可以進行定制,這取決于系統(tǒng)架構(gòu)/要求,以確定SRIO終端如何進行數(shù)據(jù)交換。圖1顯示了RapidIO規(guī)范表示的協(xié)議棧。


圖2顯示了如何使用低成本的可編程平臺來實現(xiàn)協(xié)議棧。物理層和傳輸層使用標準的軟IP核實現(xiàn),但邏輯層還剩下許多可供用戶定制的特性,以滿足特定的設計要求。

圖2 FPGA實現(xiàn)示例[!--empirenews.page--]

低成本、低功耗擁有SRIO功能的FPGA的作用和優(yōu)勢
如上所述,許多處理都由于DSP和NPU而失敗,而通常情況下,它們兩者的分工不同。DSP應用,盡管也進行密集型處理,但往往需要更多的中斷驅(qū)動(如門鈴),因為它們是在處理陣列中實現(xiàn)的,或者要接口到一個SRIO開關(guān)或終端——可能甚至要提供從SRIO到另一個基于SERDES的協(xié)議,如GbE或PCIe的橋接機制。而NPU更多地扮演了一個警察的角色來進行數(shù)據(jù)處理,主要負責通信量和隊列處理。如圖3中的示例所示,說明了低成本、低功耗FPGA可以如何協(xié)助實現(xiàn)一個成功且有效的系統(tǒng)解決方案。

圖3 FPGA應用示例


FPGA因其固有的靈活性和快速的產(chǎn)品上市時間的優(yōu)勢,超越了ASIC而長期受到市場歡迎,但是最近,這些優(yōu)勢只能通過使用高級的高端器件才能實現(xiàn),這就提高了成本和功耗預算。之前,低成本、低功耗FPGA僅限于“接口邏輯”和“錯誤修正”應用。然而,隨著FPGA的價值定位大大地擴展,現(xiàn)在已不再是如此。為了支持處理需求,保持嚴格的成本和功耗預算,F(xiàn)PGA的架構(gòu)已經(jīng)經(jīng)歷了發(fā)展變化,顯著地提高了性能、特性和邏輯密度,并且以比傳統(tǒng)FPGA更低的功耗和價格來實現(xiàn)。增強的功能,如集成的SERDES、高速嵌入式DSP塊、DDR3存儲器支持和嵌入式存儲器功能,已成為處理設計中的關(guān)鍵組成部分。系統(tǒng)工程師和設計工程師現(xiàn)在能夠利用這些可編程平臺實現(xiàn)復雜的信號路徑應用,支持RRH和基帶處理功能,以及有線和圖像處理應用,并且與傳統(tǒng)、高端的帶有SERDES功能的FPGA產(chǎn)品相比,具有更低的功耗和成本。

小結(jié)
系統(tǒng)設計人員將繼續(xù)面臨設計更高性能系統(tǒng)并同時保持較低的系統(tǒng)構(gòu)建和運營成本的壓力。而這種壓力還將繼續(xù)延續(xù)下去。


過去,F(xiàn)PGA在系統(tǒng)設計中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時需要降低整個系統(tǒng)的構(gòu)建和運營成本。功能豐富、低成本的FPGA實現(xiàn)了快速的產(chǎn)品上市時間與較短的投資回報周期,并且擁有能夠適應不斷發(fā)展的標準的靈活性和性能。系統(tǒng)/設計工程師現(xiàn)在還擁有了一個令人興奮的、改進的工具集來解決不斷演進的信號處理市場的挑戰(zhàn)。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

新竹2025年9月9日 /美通社/ -- 全球客制化存儲芯片解決方案設計公司愛普科技今日宣布,其新一代PSRAM—ApSRAMTM (Attached-pSRAM)已通過客戶平臺驗證,預計將于年底開始量產(chǎn)。ApSRAMT...

關(guān)鍵字: PSRAM 低功耗 存儲芯片 MT

輪胎壓力監(jiān)測系統(tǒng)(TPMS)作為現(xiàn)代汽車安全的核心組件,通過實時監(jiān)測胎壓與溫度數(shù)據(jù),構(gòu)建起全天候的輪胎健康監(jiān)護網(wǎng)絡。其算法設計需兼顧低功耗運行與高精度異常識別,尤其在直接式TPMS中,傳感器需在紐扣電池供電下持續(xù)工作5年...

關(guān)鍵字: TPMS 低功耗

在智能家居系統(tǒng)中,無線傳感器、控制器等設備對電源的穩(wěn)定性與能效提出嚴苛要求。尤其在采用Zigbee協(xié)議的場景中,低功耗待機與智能喚醒機制成為延長設備續(xù)航、保障網(wǎng)絡可靠性的核心設計要素。本文從電源架構(gòu)設計、Zigbee模塊...

關(guān)鍵字: Zigbee 低功耗

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產(chǎn)品領(lǐng)域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

在現(xiàn)代快節(jié)奏的生活中,心臟健康問題日益受到人們的關(guān)注。心血管疾病已成為威脅人類健康的主要殺手之一,且呈現(xiàn)出年輕化的趨勢。傳統(tǒng)的心電圖檢測往往需要在醫(yī)院進行,不僅耗時費力,而且難以實現(xiàn)日常的實時監(jiān)測。如今,隨著科技的飛速發(fā)...

關(guān)鍵字: 心電監(jiān)測儀 低功耗 利器

在現(xiàn)代電子系統(tǒng)中,電源管理的重要性日益凸顯。隨著便攜式設備、物聯(lián)網(wǎng)(IoT)設備以及高性能芯片的不斷發(fā)展,對電源穩(wěn)壓器提出了越來越高的要求。低壓差線性穩(wěn)壓器(Low Dropout Regulator,LDO)因其能夠在...

關(guān)鍵字: 低功耗 低壓差 LDO

2025年8月4日 – 提供超豐富半導體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設備,一般由光學鏡頭、冷光源、光導纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏
關(guān)閉