www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]LED屏早在60年代就已出現(xiàn),但直到 90年代中期,才出現(xiàn)了全彩屏,該技術(shù)近年的價格已有了很大的降幅,分辨率也有了很大的改善。對于視頻來說,LED屏的低分辨率表現(xiàn)性能良好。平??吹?LED屏的分辨率與電腦顯示器的分辨

LED屏早在60年代就已出現(xiàn),但直到 90年代中期,才出現(xiàn)了全彩屏,該技術(shù)近年的價格已有了很大的降幅,分辨率也有了很大的改善。對于視頻來說,LED屏的低分辨率表現(xiàn)性能良好。平??吹?LED屏的分辨率與電腦顯示器的分辨率是差不多的。LED 彩色顯示大屏是室外顯示大屏中用的最多的,是公認的室外大型顯示屏中最值得發(fā)展的產(chǎn)業(yè),LED 屏以其高亮度、長使用壽命更勝一籌。與 LCD 相比,LED屏播放視頻時的響應(yīng)速度更快,亮度更高。與電子發(fā)射顯示器相比,LED制造更簡單。與 OLED相比,LED技術(shù)更成熟。總之,LED 顯示以其得天獨厚的優(yōu)勢占據(jù)了高分辨率視頻顯示市場。本文設(shè)計的基于FPGA的大屏幕LED點陣顯示系統(tǒng)處理數(shù)據(jù)更快、存儲量更大。

一、接收卡控制系統(tǒng)的總體方案設(shè)計 

如圖 1所示,視頻數(shù)據(jù)通過 DVI 接口傳給 FPGA1,進行分辨率的切換和顯示區(qū)域的選擇以及信號的反伽碼矯正,通過網(wǎng)絡(luò)傳輸給接收卡的 FPGA2,通過 FPGA2 進行數(shù)據(jù)的緩存,灰度控制以及行掃描和列驅(qū)動功能。

接收卡接收的是 DVI 傳給 FPGA1,經(jīng) FPGA1 處理后的數(shù)據(jù)。在 FPGA2 內(nèi)部還要進 行數(shù)據(jù)處理,處理要達到的目標:(1)數(shù)據(jù)能在 LED 屏幕上分區(qū)顯示;(2)256 灰度級屏幕大小:256*800。 

(一)灰度實現(xiàn)方案的選擇 

采用專用驅(qū)動芯片 BHL2000來控制 LED顯示點陣,其內(nèi)部自動有灰度控制電路。 

BHL2000是一塊專門用于 LED 掃描和驅(qū)動的高性能室外屏室內(nèi)屏通用的專用集成電路。BHL2000 芯片對 LED 點陣的灰度采用占空比的調(diào)制方式并接受 8 位并行灰度脈寬寬度與灰度數(shù)據(jù)值成正比,圖像數(shù)據(jù)存儲容量為 32*16*8 比特,數(shù)據(jù)輸入掃描與數(shù)據(jù)輸出掃描獨立,控制系統(tǒng)結(jié)構(gòu)簡單。 

專用芯片與通用芯片相比有它獨特的特點,專用驅(qū)動芯片內(nèi)部有SRAM,輸出時恒流控制。LED 顯示效果更好,灰度實現(xiàn)簡單,容易控制,為以后的擴展使用打下良好的基礎(chǔ)。

(二)存儲器方案設(shè)計 

存儲器實現(xiàn)方案有六種:(1)FIFO 實現(xiàn);(2)雙口 RAM 實現(xiàn);(3)SDRAM 實現(xiàn)(4)SRAM 實現(xiàn);(5)FLASHROM 實現(xiàn)(6)FPGA 內(nèi)部開存儲器來實現(xiàn)。 

根據(jù) LED 顯示屏所要實現(xiàn)的 800*256分辨率的指標,還有灰度級控制方式,選用 SRAM來實現(xiàn)接收數(shù)據(jù)的緩存。因為其容量大,速度快,地址方便控制,可以進行跳地址讀寫數(shù)據(jù),方便數(shù)據(jù)分區(qū)取出。 

二、接收卡控制系統(tǒng)單元模塊設(shè)計

(一)時鐘控制模塊 

1. 行計數(shù)時鐘和掃描控制信號 

采用行掃描的,必須產(chǎn)生行掃描控制信號。如圖 2所示的row[4..0]是行掃描控制信號,用它接一個 2-4 譯碼器和四個 3-8 譯碼器來產(chǎn)生 32個行選信號,構(gòu)成 1/32 掃描方式的顯示屏。Hclk為行計數(shù)時鐘,也可以稱為行鎖存時鐘。

圖2 行驅(qū)動模塊原理圖

 

2. 移位時鐘模塊 

移位時鐘CP信號的產(chǎn)生,根據(jù)屏幕分辨率 256*800,刷新頻率為60HZ,掃描方式為 1/32,則移位頻率為 32*800*60=1.5MHZ。其中 32為掃描方式,32行共用一列驅(qū)動模塊。60為刷新頻率,所以移位時鐘 CP 用時鐘分頻電路來實現(xiàn)即可。

3. 灰度控制時鐘 

由于采用 BHL2000專用驅(qū)動芯片,其灰度控制時鐘是通過計算由 FPGA產(chǎn)生的。根 據(jù)32*32 的點陣,其刷新頻率為 60HZ 則點頻為 60*32*32=60KHZ ,其行頻為點頻 /32=2KHZ ,所以灰度控制時鐘頻率為256*2k=512KHZ。

(二)存儲器控制模塊 

根據(jù) LED顯示屏的大小,可以確定存儲器的容量和讀寫速度,存儲采用分色順序方式存儲。存儲最少存一幀的數(shù)據(jù),容量為 256*800=200KB,選六片容量為256K的SRAM 即可。由于調(diào)試時選用的是32*32的點陣屏,不需要這么大的容量,只是在 FPGA 內(nèi)部實現(xiàn)了SRAM,為了方便看 LED顯示的結(jié)果,就在 FPGA 實現(xiàn)了ROM,里面固定的存儲了一些信息,證明 LED的顯示是否和ROM 里的內(nèi)容一樣。 

(三)顯示屏的驅(qū)動單元 

1. 行驅(qū)動模塊  

系統(tǒng)程序設(shè)計是采用的 Verilog語言輸入方式,設(shè)計所用的軟件為 QuartusII軟件。 

Altera 公司的 QuartusII 設(shè)計軟件提供最全面的 FPGA, CPLD 和結(jié)構(gòu)化 ASIC 設(shè)計流程,結(jié)合多種可直接進行設(shè)計應(yīng)用的知識產(chǎn)權(quán)(IP)內(nèi)核,可以使設(shè)計效率 有很大提高。該軟件提供完整的多平臺設(shè)計環(huán)境,擁有 FPGA 和 CPLD 設(shè)計的所有 階段的解決方案,可以很好的滿足特定設(shè)計的需要。 

本文作者創(chuàng)新點:大屏LED點陣顯示系統(tǒng)采用可編程邏輯器件 FPGA來實現(xiàn),可以實現(xiàn)在系統(tǒng)可編程(ISP),用戶可以在自己設(shè)計的目標系統(tǒng)中或電路板上重構(gòu)邏輯器件編程或反復(fù)改寫,從而實現(xiàn)了硬件設(shè)計與修改軟件化,縮短了開發(fā)周期,經(jīng)濟效益明顯,增加了設(shè)計靈活性,使得整個系統(tǒng)的性能得以進一步提高。
 

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

深圳2025年8月12日 /美通社/ -- 全球消費電子行業(yè)領(lǐng)導(dǎo)者、Mini LED和超大屏[1]電視銷量全球第一的TCL欣然宣布,公司將參加9月5日至9日在柏林舉辦的2025年德國柏林消費電子展(IFA 2025)。作...

關(guān)鍵字: TCL 消費電子展 NI 大屏

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺
關(guān)閉