www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]摘要: 介紹了精密時鐘同步協(xié)議(PTP)的原理。本文精簡了該協(xié)議,設(shè)計并實現(xiàn)了一種低成本、高精度的時鐘同步系統(tǒng)方案。該方案中,本地時鐘單元、時鐘協(xié)議模塊、發(fā)送緩沖、接收

摘要: 介紹了精密時鐘同步協(xié)議(PTP)的原理。本文精簡了該協(xié)議,設(shè)計并實現(xiàn)了一種低成本、高精度的時鐘同步系統(tǒng)方案。該方案中,本地時鐘單元、時鐘協(xié)議模塊、發(fā)送緩沖、接收緩沖以及系統(tǒng)打時標等功能都在FPGA中實現(xiàn)。經(jīng)過測試,該方案能夠?qū)崿F(xiàn)ns級同步精度。該方案成本低,并且易于擴展,非常適合局域網(wǎng)絡(luò)時鐘同步的應(yīng)用領(lǐng)域。

在很多大型物理實驗和工業(yè)應(yīng)用中,時鐘同步技術(shù)都扮演著舉足輕重的作用。比如在中國四川錦屏暗物質(zhì)探測實驗中,需要為多個獨立探測裝置提供相應(yīng)的時間信息,這些探測器包括中心探測器(HpGe)、液氬反符合探測器、實驗室外部宇宙線反符合探測器[1]。又比如在大亞灣中微子實驗中,需要為三個實驗廳的子探測器提供同步時鐘和時間戳,也需要為未來的長基線中微子振蕩實驗提供同步時鐘和時間戳[2]。

為此,本文基于可編程邏輯器件FPGA,設(shè)計了一套高精度、低成本、易于擴展的時間戳同步系統(tǒng)。

 

 

1 PTP協(xié)議簡介

PTP精密時鐘定時協(xié)議又稱為IEEE 1588協(xié)議。它的基本功能是利用基于時間戳的報文通信的方法,使得分布式網(wǎng)絡(luò)中的所有的時鐘都與特定的某個時鐘保持精確同步。IEEE 1588協(xié)議可以用軟件實現(xiàn),也可以用專門的硬件實現(xiàn)。很顯然,用硬件實現(xiàn)能達到更高的精度。本文中的同步系統(tǒng)就是基于純硬件實現(xiàn)的。

IEEE 1588協(xié)議中定義了5種類型的傳輸報文[3]:同步報文(sync)、跟隨報文(follow_up)、延時請求報文(delay_req)、延時響應(yīng)報文(delay_resp)和管理報文(management)。其中前4種報文主要用于時間戳交換,具體的時間戳交換的過程示意圖如圖1所示。

 

 

圖1 PTP協(xié)議同步過程示意圖

如圖1所示,時間戳同步過程包括主節(jié)點和從節(jié)點,主節(jié)點和從節(jié)點都利用晶振維持本地時鐘。同步的目的是使從節(jié)點的本地時鐘的時間戳與主節(jié)點本地時鐘的時間戳達到相對同步。未同步時,從節(jié)點相對主節(jié)點有一個時間偏差offset。同步的過程能夠計算出這個偏差。

主時鐘周期性地向從時鐘發(fā)送同步報文SYNC,這個報文中沒有任何有效數(shù)據(jù),但是當(dāng)SYNC發(fā)出時,主節(jié)點能夠記錄下來時間戳t1,當(dāng)從節(jié)點接收到SYNC,從節(jié)點能夠記錄下來時間戳t2。為了讓從節(jié)點也知道t1,稍后主節(jié)點向從節(jié)點發(fā)送跟隨報文FOLLOW_UP,這個報文中包含了t1這個有效數(shù)據(jù)。

然后,為了計算主節(jié)點到從節(jié)點的延時,在從節(jié)點接收到FOLLOW_UP后一段時間,從節(jié)點向主節(jié)點發(fā)送一個DELAY_REQ報文。和SYNC類似,當(dāng)DELAY_REQ離開時得到時間戳t3,當(dāng)DELAY_REQ到達主節(jié)點時,主節(jié)點得到時間戳t4。一段時間后,主節(jié)點再向從節(jié)點發(fā)送DELAY_RESP報文,這個報文中包含了t4,從而從節(jié)點得到了4個時間戳t1~t4。

有了以上4個時間戳之后,假設(shè)主節(jié)點到從節(jié)點與從節(jié)點到主節(jié)點傳輸和網(wǎng)絡(luò)延時不變,可以得到傳輸延時和時鐘偏差的計算方法:

如果PTP主從鏈路對稱,即Dm2s=Ds2m=delay,則:

由以上分析方法可知,PTP主從節(jié)點鏈路對稱與否會影響offset的計算,從而會影響時間戳的同步精度。

另外,由于主節(jié)點和從節(jié)點需要用本地晶振維護本地時鐘。而隨著時間的積累,晶振存在頻率漂移,并且不同晶振的固有頻率也會有偏差,這兩個屬性都會影響時鐘同步的精度。

為了實現(xiàn)高精度時間同步,設(shè)計同步系統(tǒng)時應(yīng)該同時考慮到主從節(jié)點鏈路的對稱性和晶振的特性。

2 電子學(xué)設(shè)計

時鐘同步系統(tǒng)的整體結(jié)構(gòu)設(shè)計如圖2所示。

 

 

圖2 時鐘同步系統(tǒng)的硬件結(jié)構(gòu)圖

本方案中主節(jié)點和從節(jié)點使用同一塊硬件電路,在設(shè)計的時候,硬件電路板上設(shè)計了一個跳線器,可以選擇一塊硬件電路是主節(jié)點或者從節(jié)點。為了保證主從節(jié)點的鏈路對稱, PCB電路板時鐘收發(fā)路徑以及PTP報文收發(fā)路徑的長度都應(yīng)該用蛇形線設(shè)計來保證長度一致。另外,為了消除晶振的頻率漂移以及頻率偏差帶來的影響,本方案中從節(jié)點不使用本地晶振,而是直接使用主節(jié)點傳輸來時鐘信號作為時間戳的時鐘,也就是說主節(jié)點和從節(jié)點使用了同源時鐘。

雖然主從節(jié)點使用的本地clock是同源的,但是由于clock的傳輸路徑的差異,主從節(jié)點的clock是有相位差異的。這個相位差如果不考慮在設(shè)計方案中的話,會嚴重影響整個時鐘系統(tǒng)能夠?qū)崿F(xiàn)的同步精度。如圖3所示,如果系統(tǒng)中沒有考慮主從節(jié)點的本地clock的相位差,也就是圖中phase,那時鐘系統(tǒng)所能達到的同步精度最好也就是相位差的值。假設(shè),主從節(jié)點的周期T為100 ns,主從節(jié)點的相位差為60 ns,那說明同步系統(tǒng)所能達到的最高精度為60 ns。

 

 

圖3 主從節(jié)點時鐘相位差測量的重要性示意圖

為了進一步提高時間戳同步的精度,必須設(shè)計相位測量模塊,消除主從時鐘相位差對時間戳的同步精度帶來的影響。所以,主節(jié)點中包括了相位鑒別芯片以及ADC芯片,用來精確測量主從節(jié)點時間戳的時鐘相位差。

有了這個相位差測量模塊,就真的可以消除主從節(jié)點時間戳的時鐘相位差帶來的影響嗎?答案是肯定的。圖4為主從節(jié)點時鐘傳播示意圖,AD8302即為本文中所用的相位鑒別芯片。

 

 

圖4 主從節(jié)點時鐘傳播示意圖

我們已經(jīng)知道,為了使從節(jié)點與主節(jié)點的時間戳實現(xiàn)精確同步,最直接的方法就是算出盡量精確的offset值,也就是要得出盡量精確的t1~t4的值。

圖4中,Clk1為主節(jié)點晶振時鐘,Clk2為從節(jié)點從主節(jié)點接收到的時鐘,由于有一段長的傳播路徑,因而Clk2相對Clk1會有一個相位差。為了在主節(jié)點測量相位差,Clk3是從節(jié)點將Clk2直接發(fā)送到主節(jié)點而得到的時鐘,因而Clk3相對于Clk2又會有一個相位差。具體Clk1~Clk3的示意圖如圖5所示。

 

 

圖5 主從節(jié)點時鐘關(guān)系圖

對于時間戳t1而言,t1指的是SYNC包從主節(jié)點發(fā)出的時刻,觸發(fā)時鐘為Clk1,而時間戳?xí)r鐘是主節(jié)點的系統(tǒng)時鐘Clk1,因而t1是精確的。對于時間戳t2而言,t2指的是SYNC包到達從節(jié)點的時刻,觸發(fā)時鐘為Clk2,而時間戳?xí)r鐘是從節(jié)點的系統(tǒng)時鐘Clk2,因而t2也是精確的。對于時間戳t3而言,t3指的是DELAY_REQ包從從節(jié)點觸發(fā)出的時刻,觸發(fā)時鐘為Clk2,而時間戳?xí)r鐘為從節(jié)點的系統(tǒng)時鐘Clk2,因而t3也是精確的。對于時間戳t4而言,t4指的是DELAY_REQ包到達主節(jié)點時的時刻,觸發(fā)時鐘為Clk3,而時間戳?xí)r鐘為主節(jié)點的系統(tǒng)時鐘Clk1,因而t4不是精確的,是有偏差的。由圖5的時鐘關(guān)系圖可知,精確的t4p應(yīng)該在t4之前:

 

 

可見,相位差測量模塊在整個時間戳同步方案中取到了舉足輕重的作用。

3 固件程序設(shè)計

3.1 主節(jié)點固件設(shè)計

主節(jié)點的固件結(jié)構(gòu)框圖如圖6所示,A/D控制模塊和相位測量模塊是用來控制幅相鑒別芯片和ADC芯片。發(fā)送緩沖的作用是將主節(jié)點時鐘同步協(xié)議中的通信報文以曼徹斯特編碼方式發(fā)送出去,接收緩沖的作用是從接收路徑中解碼出相應(yīng)的通信報文。本地時鐘模塊的作用就是維護一個本地時鐘。主節(jié)點時鐘同步協(xié)議的主要作用是控制報文的發(fā)送和接收。

 

 

圖6 主節(jié)點固件結(jié)構(gòu)框圖

圖7為主節(jié)點時鐘同步協(xié)議模塊的狀態(tài)機轉(zhuǎn)換圖。

 

 

圖7 主節(jié)點同步協(xié)議模塊的狀態(tài)機轉(zhuǎn)換圖

idle狀態(tài)下,當(dāng)檢測到pps信號的上升沿,則開始整個同步周期。首先,開始ADC的讀取操作,當(dāng)?shù)鹊紸D_ready=’1’,則說明ADC的數(shù)據(jù)已經(jīng)準備好,然后進行讀取保存即可。然后,進入到sync狀態(tài),這個狀態(tài)下,主節(jié)點會向從節(jié)點發(fā)送SYNC同步包,之后模塊進入sync_wait狀態(tài)。等一段固定的時間之后,模塊進入follow狀態(tài),在這個狀態(tài)下,主節(jié)點會向從節(jié)點發(fā)送FOLLOW_UP同步包。之后模塊進入after_follow_wait,等待一段固定的時間之后,模塊進入delay_req_pre,這個狀態(tài)下,主節(jié)點會通知從節(jié)點可以發(fā)DELAY_REQ包了。之后,模塊等待DELAY_REQ包,如果很長時間都沒有等到DELAY_REQ包,即等待超時,則模塊返回idle狀態(tài);如果接收到了DELAY_REQ包,主節(jié)點就向從節(jié)點發(fā)送DELAY_RESP。最后,等一段時間后,模塊返回到idle狀態(tài)。

3.2 從節(jié)點固件設(shè)計

從節(jié)點固件的結(jié)構(gòu)框圖如圖8所示,相位部分計算模塊用來計算出前文說到的phase值,offset計算模塊的作用是用t1~t4和phase值計算出精確的offset值。從節(jié)點時鐘同步協(xié)議的主要作用是控制報文的發(fā)送和接收和更新本地時鐘。

 

 

圖8 從節(jié)點固件結(jié)構(gòu)框圖

圖9為從節(jié)點時鐘同步協(xié)議模塊的狀態(tài)機轉(zhuǎn)換圖。

 

 

圖9 從節(jié)點時鐘同步協(xié)議模塊的狀態(tài)機轉(zhuǎn)換圖

當(dāng)處在idle狀態(tài)時,從節(jié)點監(jiān)測接收到的數(shù)據(jù)流,直到監(jiān)測到sync包后立即進入wait_follow狀態(tài)。在wait_follow狀態(tài),從節(jié)點同樣監(jiān)測接收的數(shù)據(jù)流,直到監(jiān)測到follow_up包后,立即進入wait_pre狀態(tài),如果在這個狀態(tài)很久都沒有接收到follow_up包,將等待超時返回到idle狀態(tài)。同樣,wait_pre狀態(tài)下,直到監(jiān)測到delay_req_pre包后,跳入delay_req狀態(tài);如果等待超時,則返回idle狀態(tài)。delay_req狀態(tài)下,從節(jié)點向主節(jié)點發(fā)送delay_req包后立即進入wait_delay_resp狀態(tài)。在wait_delay_resp狀態(tài)下,監(jiān)測到delay_resp包后,從節(jié)點立即進入phase_cacul狀態(tài);如果長時間沒有監(jiān)測到delay_resp包,則返回idle狀態(tài)。在phase_cacul狀態(tài)下,開始相位差計算模塊后,立即進入wait_phase_result狀態(tài)。在wait_phase_result狀態(tài)下,等到相位測量結(jié)果準備好后,進入delay_cacul狀態(tài);如果長時間,相位結(jié)果都沒有準備好,或者相位結(jié)果錯誤,則返回idle狀態(tài)。在delay_cacul狀態(tài)下,開啟offset計算模塊后,進入wait_result狀態(tài)。在wait_result狀態(tài)下,當(dāng)檢測到偏移測量結(jié)果準備好信號后,進入offset_update狀態(tài);否則返回到idle狀態(tài)。在offset_update狀態(tài)下,從節(jié)點時鐘同步協(xié)議向本地時鐘模塊發(fā)送偏移校正信號,從而更新從節(jié)點的本地時鐘,然后進入idle狀態(tài)。

4 測試結(jié)果

實際測試環(huán)境包括一個主節(jié)點和一個從節(jié)點,之間用光纖連接。示波器用來觀察主節(jié)點和從節(jié)點輸出的pps信號。由于主從節(jié)點的時鐘相位不一致,示波器觀察到的就是這個相位差。pps上升沿到來時,主從節(jié)點時間戳通過串口模塊輸出給PC機。通過對比示波器測得的主從相位差以及pps上升沿主從時間戳的差值,就可以得出真實的時間戳同步精度。

本次測試使用了三種不同長度(3 m、6 m、5.15 m)的光纖,然后通過觀察在不同長度光纖下的實驗結(jié)果,從而可以判斷時鐘同步系統(tǒng)所能達到的精度。主從節(jié)點相位差直方圖以及相應(yīng)的時間戳的差值直方圖略——編者注。

由這三種不同長度光纖所得出的結(jié)果來看,本文實現(xiàn)的同步時鐘系統(tǒng)的時間戳同步精度可達1 ns。

結(jié)語

本方案實現(xiàn)的時鐘同步系統(tǒng),以IEEE 1588協(xié)議中基于時間戳的報文通信為基本原理,在純硬件電路(FPGA)中實現(xiàn)。通過在主節(jié)點添加了相位差測試模塊,消除了主從節(jié)點相位不同的影響,最后實現(xiàn)的時間戳同步精度高達1ns。

本文設(shè)計出來的時鐘同步系統(tǒng)所需成本低,同步精度非常高,非常適合應(yīng)用在需要高精度時間戳的場合。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

為高效精準的分析提供一站式解決方案 上海2025年9月9日 /美通社/ -- 科學(xué)探索與產(chǎn)業(yè)升級浪潮下,AI賦能的精準分析技術(shù)正加速重構(gòu)未來實驗室。自動化技術(shù)和技術(shù)培訓(xùn)領(lǐng)域的世界領(lǐng)導(dǎo)者,F(xiàn)esto(展位:E2333)首...

關(guān)鍵字: FESTO 測試 MT 運動控制

柏林2025年9月6日 /美通社/ -- 柏林當(dāng)?shù)貢r間9月4日,在德國柏林國際電子消費品展覽會(International Funkausstellung Berl...

關(guān)鍵字: 智能家電 RS 測試 掃地機器人

柏林2025年8月15日 /美通社/ -- 作為全球極具影響力的消費電子和家用電器展覽會,IFA Berlin 2025將于9月盛大開幕,這將再次鞏固其作為行業(yè)標桿的國際地位。本屆展會將以人工智能、綠色可持續(xù)、軟件與算力...

關(guān)鍵字: 中國智造 AI 智能家居 測試

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

杭州2025年7月31日 /美通社/ -- 近日,由中國通信標準化協(xié)會主辦的2025數(shù)據(jù)智能大會在北京召開。會上,中國信息通信研究院(以下簡稱"中國信通院")發(fā)布了2025年上半年"大模型驅(qū)...

關(guān)鍵字: 數(shù)據(jù)分析 智能體 模型驅(qū)動 測試

深圳2025年7月28日 /美通社/ -- 近日, TÜV南德意志集團(以下簡稱"TÜV南德")在深圳舉辦電池法規(guī)與標準更新...

關(guān)鍵字: 電池 研討會 測試 電子電氣

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏
關(guān)閉