www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 電源 > 數(shù)字電源
[導(dǎo)讀]無線TEM(電信設(shè)備制造商)正受到布署基站架構(gòu)的壓力,這就是用更小體積、更低功耗、更低制造成本來建立,部署和運(yùn)營。達(dá)到此目的的關(guān)鍵策略是從基站中分離出RF接收器和功率放

無線TEM(電信設(shè)備制造商)正受到布署基站架構(gòu)的壓力,這就是用更小體積、更低功耗、更低制造成本來建立,部署和運(yùn)營。達(dá)到此目的的關(guān)鍵策略是從基站中分離出RF接收器和功率放大器,用它們來直接驅(qū)動(dòng)各自的天線。這稱為射頻拉遠(yuǎn)技術(shù)(RRH)。通過基于SERDES的公共無線接口(CPRI)將基帶數(shù)據(jù)傳回到基站。本文主要闡述特定的低延遲變化的設(shè)計(jì)思想,在低成本FPGA上利用嵌入式SERDES收發(fā)器和CPRI IP(知識(shí)產(chǎn)權(quán))核實(shí)現(xiàn)。

RRH的部署

從“Hotel”基站分離射率(RF)收發(fā)器和功率放大器的優(yōu)點(diǎn)已經(jīng)寫得很多了,如圖1所示。但最引人注目的是RRH在功耗、靈活部署、小的固定體積,以及整個(gè)低成本方面的優(yōu)點(diǎn)。

 

 

圖1 射頻拉遠(yuǎn)技術(shù)(RRH)方案

隨著RRH從基站里分散出來,運(yùn)營商必須確保能夠校準(zhǔn)無線頭和hotel BTS之間的系統(tǒng)延時(shí),因?yàn)檠訒r(shí)信息是用于系統(tǒng)校準(zhǔn)的,必須使整個(gè)來回行程延時(shí)最短。隨著級(jí)聯(lián)的RRH,添加了每個(gè)RRH跳的變化,因此這個(gè)要求相應(yīng)增加,針對(duì)單程和來回行程,CPRI規(guī)范處理這些鏈路時(shí)序的精確性。

針對(duì)低延遲變化的FPGA實(shí)現(xiàn)

 

 

圖2展示了現(xiàn)有的在傳統(tǒng)SERDES/PCS實(shí)現(xiàn)中的主要功能塊,加亮的部分突出了引起延時(shí)變化的主要部分(如例子中展示的RX路徑)

基于低成本FPGA的CPRI IP核實(shí)現(xiàn)

圖2 傳統(tǒng)的CPRI接收器實(shí)現(xiàn)方案

延時(shí)變化來自幾個(gè)單元,諸如模擬SERDES和數(shù)字PCS邏輯,以及實(shí)際的軟IP本身。模擬SERDES有相對(duì)緊湊的時(shí)序;然而,字對(duì)齊和 橋接FIFO是兩個(gè)主要的引起大的延時(shí)變化的原因。提出一個(gè)解決方案前,重要的是理解為什么字對(duì)齊和橋接FIFO有這么大的影響。如圖3所示,字對(duì)齊功能會(huì)導(dǎo)致多達(dá)9位周期的延時(shí)變化,這取決于10位周期內(nèi)字對(duì)齊指針的初始位置。如果10位采樣窗很好地捕獲了對(duì)齊字符,例如圖3中的a)那就沒有延時(shí)。然而如果采樣窗沒有與字符對(duì)齊,導(dǎo)致多達(dá)9位周期的延時(shí),如圖3中的b)所示。

 

 

基于低成本FPGA的CPRI IP核實(shí)現(xiàn)

圖3 字對(duì)齊的延時(shí)變化

 

 

第二,采用基于SERDES的FPGA混合結(jié)構(gòu),還需要橋接FIFO(圖4)來支持時(shí)鐘域的轉(zhuǎn)換,從高速PCS時(shí)鐘到FPGA時(shí)鐘域,可以引進(jìn)多達(dá)2個(gè)并行時(shí)鐘周期的延時(shí)變化。2.488Gbps的速率,PCS時(shí)鐘以十分之一的速率運(yùn)行,這個(gè)速率產(chǎn)生4ns左右的時(shí)鐘周期。因此,可以看到在FIFO (Tx Rx)的每個(gè)方向有+/-8ns變化的最壞情況,導(dǎo)致總的+/-16ns的變化。

設(shè)計(jì)者沒有看到到這些延時(shí)變化時(shí),這個(gè)情況會(huì)更糟糕。因?yàn)樗鼈冃枰谙到y(tǒng)級(jí)進(jìn)行補(bǔ)償,以支持多種Tx和GPS服務(wù)。

表1對(duì)CPRI規(guī)范(3.5節(jié))做了延時(shí)變化的比較??梢院芮宄乜吹阶謱?duì)齊和橋接FIFO對(duì)大的延時(shí)變化起的主要作用,導(dǎo)致來回行程延時(shí)容差超過CPRI規(guī)范。

 

 

基于低成本FPGA的CPRI IP核實(shí)現(xiàn)

一旦確定了問題,就可以做一些較小的修改。某些實(shí)現(xiàn)中,通過訪問寄存器的方式可以獲得PCS中字對(duì)齊測量得到的延時(shí)信息,可以繞過時(shí)鐘域FIFO,用FPGA邏輯來實(shí)現(xiàn),在系統(tǒng)級(jí)可以針對(duì)延時(shí)變化進(jìn)行補(bǔ)償。圖5說明了具有可補(bǔ)償?shù)年P(guān)鍵延時(shí)變化的低延時(shí)設(shè)計(jì)。

 

 

圖5 低延遲時(shí)間實(shí)現(xiàn)

現(xiàn)在做一個(gè)總結(jié),當(dāng)使用所推薦的實(shí)現(xiàn)方法時(shí),引起大的延時(shí)變化的單元消失了,可以利用系統(tǒng)級(jí)補(bǔ)償,以確保在傳輸期間預(yù)期的延時(shí)。當(dāng)然模擬SERDES 和IP,或者客戶設(shè)計(jì)仍然有延時(shí),但是已經(jīng)大大改進(jìn)了整個(gè)精確性,現(xiàn)在可以在多跳應(yīng)用中使用。表2說明了在這個(gè)配置中新的延時(shí)變化?,F(xiàn)在時(shí)序滿足了來回行程CPRI延時(shí)規(guī)范,對(duì)支持多跳的應(yīng)用來說是足夠的短。

表2 在低延遲實(shí)現(xiàn)中的延時(shí)變化

 

 

使用FPGA的另外一些優(yōu)點(diǎn)

許多年來FPGA是無線工業(yè)獲得成功的一部分。從簡單的粘合邏輯功能到更復(fù)雜的功能,例如在如今RRH設(shè)計(jì)中所需要的數(shù)字上變頻、數(shù)字下變頻、峰值因子衰減和數(shù)字預(yù)失真,充分利用了FPGA的靈活性和產(chǎn)品快速上市的優(yōu)點(diǎn)。支持CPRI互聯(lián)的特性,諸如嵌入式DSP塊、嵌入式存儲(chǔ)器和高速串行I/O (SERDES)的特性已與無線設(shè)備供應(yīng)商的新需求完美地吻合?,F(xiàn)在基站設(shè)計(jì)者可以在低成本、低功耗可編程平臺(tái)上,如用Lattice ECP3 FPGA集成系統(tǒng)級(jí)的功能。

總結(jié)

遠(yuǎn)程基站拓?fù)浣Y(jié)構(gòu)為系統(tǒng)供應(yīng)商提供了許多優(yōu)點(diǎn),F(xiàn)PGA對(duì)實(shí)現(xiàn)這些需要是理想的方法。因此,使用可編程、低功耗、低成本中檔FPGA解決方案是下一代BTS開發(fā)的最好的方法。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

本文中,小編將對(duì)穩(wěn)壓器予以介紹,如果你想對(duì)它的詳細(xì)情況有所認(rèn)識(shí),或者想要增進(jìn)對(duì)它的了解程度,不妨請(qǐng)看以下內(nèi)容哦。

關(guān)鍵字: 穩(wěn)壓器 功率

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機(jī)器視覺
關(guān)閉