www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]摘 要: 介紹了LVDS(低電壓差分信號(hào))技術(shù)的原理和應(yīng)用,并討論了在單板和系統(tǒng)設(shè)計(jì)中應(yīng)用LVDS時(shí)的布線技巧。關(guān)鍵詞: LVDS PCB設(shè)計(jì)1 LVDS介紹LVDS(Low Voltage Differential

摘 要: 介紹了LVDS(低電壓差分信號(hào))技術(shù)的原理和應(yīng)用,并討論了在單板和系統(tǒng)設(shè)計(jì)中應(yīng)用LVDS時(shí)的布線技巧。

關(guān)鍵詞: LVDS PCB設(shè)計(jì)

1 LVDS介紹

LVDS(Low Voltage Differential Signaling)是一種低擺幅的差分信號(hào)技術(shù),它使得信號(hào)能在差分PCB線對(duì)或平衡電纜上以幾百M(fèi)bps的速率傳輸,其低壓幅和低電流驅(qū)動(dòng)輸出實(shí)現(xiàn)了低噪聲和低功耗。

幾十年來,5V供電的使用簡(jiǎn)化了不同技術(shù)和廠商邏輯電路之間的接口。然而,隨著集成電路的發(fā)展和對(duì)更高數(shù)據(jù)速率的要求,低壓供電成為急需。降低供電電壓不僅減少了高密度集成電路的功率消耗,而且減少了芯片內(nèi)部的散熱,有助于提高集成度。

 

減少供電電壓和邏輯電壓擺幅的一個(gè)極好例子是低壓差分信號(hào)(LVDS)。LVDS物理接口使用1.2V偏置提供400mV擺幅的信號(hào)(使用差分信號(hào)的原因是噪聲以共模的方式在一對(duì)差分線上耦合出現(xiàn),并在接收器中相減從而可消除噪聲)。LVDS驅(qū)動(dòng)和接收器不依賴于特定的供電電壓,因此它很容易遷移到低壓供電的系統(tǒng)中去,而性能不變。作為比較,ECL和PECL技術(shù)依賴于供電電壓,ECL要求負(fù)的供電電壓,PECL參考正的供電電壓總線上電壓值(Vcc)而定。而GLVDS是一種發(fā)展中的標(biāo)準(zhǔn)尚未確定的新技術(shù),使用500mV的供電電壓可提供250mV 的信號(hào)擺幅。不同低壓邏輯信號(hào)的差分電壓擺幅示于圖1。

LVDS在兩個(gè)標(biāo)準(zhǔn)中定義。IEEE P1596.3(1996年3月通過),主要面向SCI(Scalable Coherent Interface),定義了LVDS的電特性,還定義了SCI協(xié)議中包交換時(shí)的編碼;ANSI/EIA/EIA-644(1995年11月通過),主要定義了LVDS的電特性,并建議了655Mbps的最大速率和 1.823Gbps的無失真媒質(zhì)上的理論極限速率。在兩個(gè)標(biāo)準(zhǔn)中都指定了與物理媒質(zhì)無關(guān)的特性,這意味著只要媒質(zhì)在指定的噪聲邊緣和歪斜容忍范圍內(nèi)發(fā)送信號(hào)到接收器,接口都能正常工作。 LVDS具有許多優(yōu)點(diǎn):①終端適配容易;②功耗低;③具有fail-safe特性確??煽啃?④低成本;⑤高速傳送。這些特性使得LVDS在計(jì)算機(jī)、通信設(shè)備、消費(fèi)電子等方面得到了廣泛應(yīng)用。

 

圖2給出了典型的LVDS接口,這是一種單工方式,必要時(shí)也可使用半雙工、多點(diǎn)配置方式,但一般在噪聲較小、距離較短的情況下才適用。每個(gè)點(diǎn)到點(diǎn)連接的差分對(duì)由一個(gè)驅(qū)動(dòng)器、互連器和接收器組成。驅(qū)動(dòng)器和接收器主要完成TTL信號(hào)和LVDS信號(hào)之間的轉(zhuǎn)換。互連器包含電纜、PCB上差分導(dǎo)線對(duì)以及匹配電阻。 LVDS驅(qū)動(dòng)器由一個(gè)驅(qū)動(dòng)差分線對(duì)的電流源組成?通常電流為3.5mA),LVDS接收器具有很高的輸入阻抗,因此驅(qū)動(dòng)器輸出的電流大部分都流過 100Ω?的匹配電阻,并在接收器的輸入端產(chǎn)生大約350mA 的電壓。當(dāng)驅(qū)動(dòng)器翻轉(zhuǎn)時(shí),它改變流經(jīng)電阻的電流方向,因此產(chǎn)生有效的邏輯″1″和邏輯″0″狀態(tài)。低擺幅驅(qū)動(dòng)信號(hào)實(shí)現(xiàn)了高速操作并減小了功率消耗,差分信號(hào)提供了適當(dāng)噪聲邊緣和功率消耗大幅減少的低壓擺幅。功率的大幅降低允許在單個(gè)集成電路上集成多個(gè)接口驅(qū)動(dòng)器和接收器。這提高了PCB板的效能,減少了成本。

不管使用的LVDS傳輸媒質(zhì)是PCB線對(duì)還是電纜,都必須采取措施防止信號(hào)在媒質(zhì)終端發(fā)生反射,同時(shí)減少電磁干擾。LVDS要求使用一個(gè)與媒質(zhì)相匹配的終端電阻(100±20Ω),該電阻終止了環(huán)流信號(hào),應(yīng)該將它盡可能靠近接收器輸入端放置。LVDS驅(qū)動(dòng)器能以超過155.5Mbps的速度驅(qū)動(dòng)雙絞線對(duì),距離超過10m。對(duì)速度的實(shí)際限制是:①送到驅(qū)動(dòng)器的TTL數(shù)據(jù)的速度;②媒質(zhì)的帶寬性能。通常在驅(qū)動(dòng)器側(cè)使用復(fù)用器、在接收器側(cè)使用解復(fù)用器來實(shí)現(xiàn)多個(gè) TTL信道和一個(gè)LVDS信道的復(fù)用轉(zhuǎn)換,以提高信號(hào)速率,降低功耗。并減少傳輸媒質(zhì)和接口數(shù),降低設(shè)備復(fù)雜性。

LVDS接收器可以承受至少±1V的驅(qū)動(dòng)器與接收器之間的地的電壓變化。由于LVDS驅(qū)動(dòng)器典型的偏置電壓為+1.2V,地的電壓變化、驅(qū)動(dòng)器偏置電壓以及輕度耦合到的噪聲之和,在接收器的輸入端相對(duì)于接收器的地是共模電壓。這個(gè)共模范圍是:+0.2V~+2.2V。建議接收器的輸入電壓范圍為:0V~+2.4V。

2 LVDS系統(tǒng)的設(shè)計(jì)

LVDS系統(tǒng)的設(shè)計(jì)要求設(shè)計(jì)者應(yīng)具備超高速單板設(shè)計(jì)的經(jīng)驗(yàn)并了解差分信號(hào)的理論。設(shè)計(jì)高速差分板并不很困難,下面將簡(jiǎn)要介紹一下各注意點(diǎn)。

2.1 PCB板

(A)至少使用4層PCB板(從頂層到底層):LVDS信號(hào)層、地層、電源層、TTL信號(hào)層;

(B)使TTL信號(hào)和LVDS信號(hào)相互隔離,否則TTL可能會(huì)耦合到LVDS線上,最好將TTL和LVDS信號(hào)放在由電源/地層隔離的不同層上;

(C)使LVDS驅(qū)動(dòng)器和接收器盡可能地靠近連接器的LVDS端;

(D)使用分布式的多個(gè)電容來旁路LVDS設(shè)備,表面貼電容靠近電源/地層管腳放置;

(E)電源層和地層應(yīng)使用粗線,不要使用50Ω布線規(guī)則;

(F)保持PCB地線層返回路徑寬而短;

(G)應(yīng)該使用利用地層返回銅線(gu9ound return wire)的電纜連接兩個(gè)系統(tǒng)的地層;

(H) 使用多過孔(至少兩個(gè))連接到電源層(線)和地層(線),表面貼電容可以直接焊接到過孔焊盤以減少線頭。

2.2 板上導(dǎo)線

(A) 微波傳輸線(microstrip)和帶狀線(stripline)都有較好性能;

(B) 微波傳輸線的優(yōu)點(diǎn):一般有更高的差分阻抗、不需要額外的過孔;

(C) 帶狀線在信號(hào)間提供了更好的屏蔽。

2.3 差分線

(A)使用與傳輸媒質(zhì)的差分阻抗和終端電阻相匹配的受控阻抗線,并且使差分線對(duì)離開集成芯片后立刻盡可能地相互靠近(距離小于10mm),這樣能減少反射并能確保耦合到的噪聲為共模噪聲;

(B)使差分線對(duì)的長(zhǎng)度相互匹配以減少信號(hào)扭曲,防止引起信號(hào)間的相位差而導(dǎo)致電磁輻射;

(C)不要僅僅依賴自動(dòng)布線功能,而應(yīng)仔細(xì)修改以實(shí)現(xiàn)差分阻抗匹配并實(shí)現(xiàn)差分線的隔離;

(D)盡量減少過孔和其它會(huì)引起線路不連續(xù)性的因素;

(E)避免將導(dǎo)致阻值不連續(xù)性的90°走線,使用圓弧或45°折線來代替;

(F)在差分線對(duì)內(nèi),兩條線之間的距離應(yīng)盡可能短,以保持接收器的共模抑制能力。在印制板上,兩條差分線之間的距離應(yīng)盡可能保持一致,以避免差分阻抗的不連續(xù)性。

2.4 終端

(A)使用終端電阻實(shí)現(xiàn)對(duì)差分傳輸線的最大匹配,阻值一般在90~130Ω之間,系統(tǒng)也需要此終端電阻來產(chǎn)生正常工作的差分電壓;[!--empirenews.page--]

(B)最好使用精度1~2%的表面貼電阻跨接在差分線上,必要時(shí)也可使用兩個(gè)阻值各為50Ω的電阻,并在中間通過一個(gè)電容接地,以濾去共模噪聲。

2.5 未使用的管腳

所有未使用的LVDS接收器輸入管腳懸空,所有未使用的LVDS和TTL輸出管腳懸空,將未使用的TTL發(fā)送/驅(qū)動(dòng)器輸入和控制/使能管腳接電源或地。

2.6 媒質(zhì)(電纜和連接器)選擇

(A)使用受控阻抗媒質(zhì),差分阻抗約為100Ω,不會(huì)引入較大的阻抗不連續(xù)性;

(B)僅就減少噪聲和提高信號(hào)質(zhì)量而言,平衡電纜(如雙絞線對(duì))通常比非平衡電纜好;

(C)電纜長(zhǎng)度小于0.5m時(shí),大部分電纜都能有效工作,距離在0.5m~10m之間時(shí),CAT 3(Categiory 3)雙絞線對(duì)電纜效果好、便宜并且容易買到,距離大于10m并且要求高速率時(shí),建議使用CAT 5雙絞線對(duì)。

 

2.7 在噪聲環(huán)境中提高可靠性設(shè)計(jì)

LVDS 接收器在內(nèi)部提供了可靠性線路,用以保護(hù)在接收器輸入懸空、接收器輸入短路以及接收器輸入匹配等情況下輸出可靠。但是,當(dāng)驅(qū)動(dòng)器三態(tài)或者接收器上的電纜沒有連接到驅(qū)動(dòng)器上時(shí),它并沒有提供在噪聲環(huán)境中的可靠性保證。在此情況下,電纜就變成了浮動(dòng)的天線,如果電纜感應(yīng)到的噪聲超過LVDS內(nèi)部可靠性線路的容限時(shí),接收器就會(huì)開關(guān)或振蕩。如果此種情況發(fā)生,建議使用平衡或屏蔽電纜。另外,也可以外加電阻來提高噪聲容限,如圖3所示。 圖中R1、R3是可選的外接電阻,用來提高噪聲容限,R2≈100Ω。

當(dāng)然,如果使用內(nèi)嵌在芯片中的LVDS收發(fā)器,由于一般都有控制收發(fā)器是否工作的機(jī)制,因而這種懸置不會(huì)影響系統(tǒng)。

3 應(yīng)用實(shí)例

LVDS技術(shù)目前在高速系統(tǒng)中應(yīng)用的非常廣泛,本文給出一個(gè)簡(jiǎn)單的例子來看一下具體的連線方式。加拿大PMC公司的DSLAM(數(shù)字用戶線接入模塊)方案中,利用LVDS技術(shù)實(shí)現(xiàn)點(diǎn)對(duì)點(diǎn)的單板互聯(lián),系統(tǒng)結(jié)構(gòu)可擴(kuò)展性非常好,實(shí)現(xiàn)了線卡上的高集成度,并且完全能夠滿足業(yè)務(wù)分散、控制集中帶來的大量業(yè)務(wù)數(shù)據(jù)和控制流通信的要求。 圖4描述了該系統(tǒng)線卡與線卡之間、線卡與背板之間的連線情形,使用的都是單工方式,所以需要兩對(duì)線來實(shí)現(xiàn)雙向通信。圖中示出了三種不同連接方式,從上到下分別為:存在對(duì)應(yīng)連接芯片;跨機(jī)架時(shí)實(shí)現(xiàn)終端匹配;同層機(jī)框時(shí)實(shí)現(xiàn)終端匹配。在接收端串接一個(gè)變壓器可以減小干擾并避免LVDS驅(qū)動(dòng)器和接收器地電位差較大的影響。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在電子電路中,電解電容的紋波電流承受能力直接影響其使用壽命和電路穩(wěn)定性。準(zhǔn)確測(cè)試紋波電流不僅能驗(yàn)證電容性能是否達(dá)標(biāo),也是電路設(shè)計(jì)可靠性驗(yàn)證的關(guān)鍵環(huán)節(jié)。以下從測(cè)試原理、設(shè)備準(zhǔn)備、操作步驟到數(shù)據(jù)解讀,全面介紹電解電容紋波電流...

關(guān)鍵字: 電解電容 紋波電流 電路設(shè)計(jì)

在電子電路設(shè)計(jì)與實(shí)踐中,穩(wěn)壓芯片是維持穩(wěn)定輸出電壓的關(guān)鍵組件。然而,當(dāng)我們將兩個(gè)輸出電壓不同的穩(wěn)壓芯片的輸出腳連接在一起時(shí),會(huì)引發(fā)一系列復(fù)雜的物理現(xiàn)象和潛在風(fēng)險(xiǎn)。這一操作不僅違反了常規(guī)的電路設(shè)計(jì)原則,還可能對(duì)電路系統(tǒng)造成...

關(guān)鍵字: 穩(wěn)壓 芯片 電路設(shè)計(jì)

在當(dāng)今電子技術(shù)飛速發(fā)展的時(shí)代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進(jìn),印刷電路板(PCB)的設(shè)計(jì)變得愈發(fā)復(fù)雜和精密。過孔,作為 PCB 中連接不同層線路的關(guān)鍵元件,其對(duì)信號(hào)完整性的影響已成為電路設(shè)計(jì)中不可忽視的重要因素。...

關(guān)鍵字: 印刷電路板 電路設(shè)計(jì) 信號(hào)

IIC(Inter IC Bus)協(xié)議是一種廣泛應(yīng)用于嵌入式系統(tǒng)中的同步半雙工通信協(xié)議。隨著電子設(shè)備的復(fù)雜性不斷增加,高多層電路板設(shè)計(jì)變得越來越普遍。在高多層電路板中實(shí)現(xiàn)可靠的IIC通信,需要綜合考慮布線策略、電源設(shè)計(jì)、...

關(guān)鍵字: 電路板 電路設(shè)計(jì)

為探索高速公路智慧供電系統(tǒng)設(shè)計(jì)思路及應(yīng)用要點(diǎn) ,從高速公路機(jī)電工程傳統(tǒng)供配電方式及運(yùn)行現(xiàn)狀出發(fā) , 對(duì)高 速公路機(jī)電工程智慧供電系統(tǒng)的構(gòu)成及總體設(shè)計(jì)展開分析 ,進(jìn)而分隧道機(jī)電和道路機(jī)電兩個(gè)場(chǎng)景探析高速公路機(jī)電工程智慧 供...

關(guān)鍵字: 高速公路 機(jī)電工程 智慧供電系統(tǒng) 設(shè)計(jì) 應(yīng)用

在現(xiàn)代高速、高密度的電路設(shè)計(jì)領(lǐng)域,電路完整性是確保電子系統(tǒng)可靠運(yùn)行的關(guān)鍵要素?;芈冯姼凶鳛殡娐分械囊粋€(gè)重要參數(shù),對(duì)電路完整性有著多方面的深遠(yuǎn)影響。從信號(hào)傳輸?shù)臏?zhǔn)確性到電源系統(tǒng)的穩(wěn)定性,回路電感在其中扮演著不容忽視的角色。...

關(guān)鍵字: 電子系統(tǒng) 回路電感 電路設(shè)計(jì)

在現(xiàn)代汽車電子控制系統(tǒng)中,CAN(Controller Area Network,控制器局域網(wǎng))總線作為一種高效、可靠的通信協(xié)議,發(fā)揮著舉足輕重的作用。它不僅連接著發(fā)動(dòng)機(jī)控制單元(ECU)、變速器控制單元、制動(dòng)系統(tǒng)控制單...

關(guān)鍵字: 車規(guī)級(jí)CAN總線 電路設(shè)計(jì)

串聯(lián)一個(gè)二極管,是利用二極管的單向?qū)щ姷奶匦?,?shí)現(xiàn)了最簡(jiǎn)單可靠的低成本防反接功能電路。這種低成本方案一般在小電流的場(chǎng)合,類似小玩具等。

關(guān)鍵字: 電路設(shè)計(jì) 串聯(lián)

USB 2.0接口以其高速率等優(yōu)點(diǎn)漸有取代傳統(tǒng)ISA及PCI數(shù)據(jù)總線的趨勢(shì),熱插拔特性也使其成為各種PC外設(shè)的首選接口。

關(guān)鍵字: 數(shù)據(jù)采集 電路設(shè)計(jì)

Finishing 終飾、終修指各種制成品在外觀上的最后修飾或修整工作,使產(chǎn)品更具美觀、保護(hù),及質(zhì)感的目的。Metal Finishing特指金屬零件或制品,其外表上為加強(qiáng)防蝕功能及觀而特別加做的處理層而言,如各種電鍍層...

關(guān)鍵字: PCB 電路設(shè)計(jì)
關(guān)閉