www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]作為一名學(xué)生和工程師,經(jīng)過多年的深入研究,您可能會忘記電子電路理論中的一些基本概念,例如疊加、戴維南等效、諾頓等效和網(wǎng)孔分析等,而主要關(guān)注一種技術(shù),即節(jié)點(diǎn)電壓分

作為一名學(xué)生和工程師,經(jīng)過多年的深入研究,您可能會忘記電子電路理論中的一些基本概念,例如疊加、戴維南等效、諾頓等效和網(wǎng)孔分析等,而主要關(guān)注一種技術(shù),即節(jié)點(diǎn)電壓分析。此時正是致命的錯誤觀念滲入我們思想的時候,接地節(jié)點(diǎn)經(jīng)常被誤以為是所有電荷的物理入地點(diǎn)。

在以往的電路理論學(xué)習(xí)中,您可能了解了許多分析電路的技術(shù)。節(jié)點(diǎn)電壓分析和網(wǎng)孔分析就是其中兩種著名的類似技術(shù)。在節(jié)點(diǎn)電壓分析法中,首先需要選擇一個節(jié)點(diǎn),把它作為參考節(jié)點(diǎn)。這個節(jié)點(diǎn)通常被假設(shè)具有絕對零電位,我們通常稱其為“接地”節(jié)點(diǎn)。

只要不關(guān)心電路與其它對象之間的電壓關(guān)系,一般不會發(fā)現(xiàn)這種假設(shè)的害處。將多個子電路共用的節(jié)點(diǎn)作為接地節(jié)點(diǎn),通常是從數(shù)學(xué)上簡化電路分析的極佳選擇。

當(dāng)我們學(xué)習(xí)電子電路專業(yè)課程時,通常會忘記許多電路分析技術(shù),例如疊加、戴維南等效、諾頓等效和網(wǎng)孔分析等,而主要關(guān)注一種技術(shù),即節(jié)點(diǎn)電壓分析(圖 1)。

 

 

圖 1:節(jié)點(diǎn)電壓分析通常簡化了電子電路的分析

上圖左側(cè)是節(jié)點(diǎn)電壓分析示例,右側(cè)是同一電路的網(wǎng)孔分析示例。

作為一名學(xué)生和工程師,經(jīng)過多年的深入研究,您可能會忘記電子電路理論中的一些基本概念,此時正是致命的錯誤觀念滲入我們思想的時候。

常見誤解

接地節(jié)點(diǎn)經(jīng)常被誤以為是所有電荷的物理入地點(diǎn)。這當(dāng)然不對。接地節(jié)點(diǎn)只是我們個人選擇的節(jié)點(diǎn)。除了通常是許多子電路的公共節(jié)點(diǎn)以外,它沒什么特殊之處。而作為一個公共節(jié)點(diǎn)不會增加任何特殊的物理屬性。接地節(jié)點(diǎn)上唯一存儲的電荷是一端接地的電容器的負(fù)極板電荷。所有其它電荷都在電路中循環(huán),并且永不停歇(圖 2)。請記住,所有電流都在一個回路中流動,電荷會返回其源極。

 

 

圖 2:電流電荷在回路中循環(huán),接地節(jié)點(diǎn)上唯一存儲的電荷(–Q)是接地電容器上的電荷

接地節(jié)點(diǎn)是避免噪聲的安全港。這也不對,大多數(shù)不同的噪聲電流都會通過接地節(jié)點(diǎn)(圖 3)。但是,僅對設(shè)計良好的接地軌而言,導(dǎo)電軌的阻抗可忽略不計,此時跨軌的噪聲電位差幾乎為零。

 

 

圖 3:不同的信號電流和不同的噪聲電流通過接地節(jié)點(diǎn)

接地軌的低阻抗是確保導(dǎo)電軌中任何兩個物理點(diǎn)之間的電位差可以忽略的唯一保證,至少在直流電路分析中如此。

人們普遍認(rèn)為,將兩個相互影響的域的接地墊隔離,可以保護(hù)安靜域免受噪聲域的影響。這可能是 RF 工程師在不知情的情況下所犯的最嚴(yán)重錯誤之一。在多種情況下,接地墊的分離可能會導(dǎo)致從噪聲域輸出到安靜域輸入的嚴(yán)重噪聲耦合。您可能會發(fā)現(xiàn)這有悖常理,但是當(dāng)你使用綁定線繪制完整的電路直至 PCB 層時,這一點(diǎn)會變得清晰,如圖 4 所示。當(dāng)所有 MOS 體連接到專用接地墊時,也會產(chǎn)生類似的影響。

 

 

圖 4:當(dāng)上圖左側(cè)接地墊分離時,從一個域到另一個域的傳輸信號會變得噪聲很大。其分析步驟以紫色圓圈標(biāo)記。另一方面,如右側(cè)圖所示,合并域后,信號得以安全地傳輸。但是,如果 PSRR 較差,安靜域可能會受影響。

在考慮功耗的數(shù)字電路設(shè)計中,浮動輸出不僅與斷開接地路徑有關(guān),而且還與斷開電源路徑有關(guān)(圖 5)。物理設(shè)計偏好通常傾向于切換接地路徑。這是因?yàn)樵谙嗤膶?dǎo)通電阻下,將使用面積比 PMOS 器件小的 NMOS 器件。

 

 

圖 5:當(dāng)電源或地線關(guān)閉時,不可避免地可能導(dǎo)致輸出電壓不確定。而此不確定的輸出電壓取決于存儲在負(fù)載電容器上的最后一個工作輸出狀態(tài)、電源與地之間的 OFF 電阻比,以及不同連接點(diǎn)的漏電流。

接地軌和電源軌似乎與時序收斂無關(guān)。時序收斂與不同的信元延遲和不同的信號邊沿有關(guān)。 當(dāng)接地軌具有相對較高的阻抗時,在電源軌和接地軌之間會產(chǎn)生相當(dāng)大的 IR 壓降,這會降低有效電源電壓,從而增加 CMOS 單元的延遲。而且,即使電源軌上的平均 IR 壓降微不足道,開關(guān)噪聲電流也會在接地軌上產(chǎn)生明顯的瞬態(tài)噪聲電壓。因此,如圖 6 所示,到達(dá)距信號源較遠(yuǎn)的門的信號沿可以及時有效地“移動”[1]。時移取決于瞬態(tài)噪聲的大小和極性。對于高上升 / 下降時間信號,這種影響變得更加明顯。

 

 

圖 6:根據(jù)紫色圓圈所示的分析步驟,瞬態(tài)電源 / 接地電流曲線在接地端會產(chǎn)生相似的電壓曲線,這會影響信號沿的有效到達(dá)時間。大幅增加本地去耦電容器以吸收交流電流曲線,并降低電源 / 接地軌的阻抗,可以緩解該問題。

接地墊是否需要分離?

這是一個棘手的問題,需要詳細(xì)說明。前述內(nèi)容可能會給人一種印象,即接地墊分離是一種不良的設(shè)計實(shí)踐,盡管在許多芯片中這可能是一種常見的做法。通常,設(shè)計具有低電阻和低電感的單個統(tǒng)一接地,要遠(yuǎn)遠(yuǎn)優(yōu)于設(shè)計多個接地軌。多個接地軌會造成一些麻煩,比如多個作用域之間復(fù)雜的回流電流路徑,以及載有高頻電流的大面積環(huán)路造成的磁耦合。

但是,在某些情況下,接地墊的分離不可避免。例如,假設(shè)有一個晶體振蕩器和一個帶噪聲的數(shù)字模塊,它們共享一個接地墊,如圖 7 所示。數(shù)字模塊從電源汲取噪聲電流,并通過接地軌和綁定線返回。因此,接地線上會出現(xiàn)明顯的電壓故障。由于該綁定線與晶體振蕩器的地線共用,噪聲電壓故障會加載到晶振內(nèi)部節(jié)點(diǎn)的晶體純正弦電壓上。

 

 

圖 7:根據(jù)紫色圓圈中所示的分析步驟,噪聲塊會間接在接地線兩端產(chǎn)生噪聲電壓。由于晶體實(shí)際上是具有很好截止特性的帶通濾波器,因此在振蕩過程中,其每個端子上都存在純正弦電壓。但是,晶體振蕩器的內(nèi)部節(jié)點(diǎn)會感測到接地線兩端的純電壓和噪聲電壓的疊加。

在需要分離接地墊的情況下,請執(zhí)行以下操作:

盡可能在噪聲模塊周圍放置多個去耦電容器(圖 8)。這會減少噪聲供電電流在芯片外部的傳輸,從而將模塊導(dǎo)電軌及其輸出上產(chǎn)生的噪聲電壓最小化。

最小化噪聲模塊與其它模塊塊之間的電氣交互作用,或僅減小傳遞的電流。為此,在噪聲域中使用具有相對較高輸出阻抗的驅(qū)動器,在安靜域中使用具有高輸入阻抗緩沖器的驅(qū)動器。

 

 

圖 8:噪聲模塊端的去耦電容會吸收流經(jīng)電源和地的大部分 AC 電流成分。最小化從噪聲域到敏感域的傳輸電流,可確保最小化噪聲的傳輸。

接地節(jié)點(diǎn)只是一個為電路分析而定義的節(jié)點(diǎn)。所有電流仍在回路中傳輸,并不會在接地節(jié)點(diǎn)處截止。

要預(yù)測和解決接地相關(guān)的問題,只需繪出帶所有物理連接的完整電路,而無需定義接地節(jié)點(diǎn),并將不同的電流回路和公共路徑可視化。

在決定統(tǒng)一或分離不同域的接地墊之前,仔細(xì)了解預(yù)期的增益和潛在影響。

圖 9 所示是一個習(xí)題。其左側(cè)顯示了一個具有有限漏極阻抗的簡單 NMOS 電流源。那么,看到的電源電壓源低頻交流阻抗是多少?

 

 

圖 9:接地節(jié)點(diǎn)定義是否會影響輸入阻抗值?

答案非常簡單。物理上保持電路不變,但選擇 NMOS 漏極作為接地節(jié)點(diǎn),而不是 NMOS 源極,如圖 9 右側(cè)所示,那么阻抗會保持不變嗎?千萬不要讓接地迷惑了您。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在電子電路中,電解電容的紋波電流承受能力直接影響其使用壽命和電路穩(wěn)定性。準(zhǔn)確測試紋波電流不僅能驗(yàn)證電容性能是否達(dá)標(biāo),也是電路設(shè)計可靠性驗(yàn)證的關(guān)鍵環(huán)節(jié)。以下從測試原理、設(shè)備準(zhǔn)備、操作步驟到數(shù)據(jù)解讀,全面介紹電解電容紋波電流...

關(guān)鍵字: 電解電容 紋波電流 電路設(shè)計

在電子電路設(shè)計與實(shí)踐中,穩(wěn)壓芯片是維持穩(wěn)定輸出電壓的關(guān)鍵組件。然而,當(dāng)我們將兩個輸出電壓不同的穩(wěn)壓芯片的輸出腳連接在一起時,會引發(fā)一系列復(fù)雜的物理現(xiàn)象和潛在風(fēng)險。這一操作不僅違反了常規(guī)的電路設(shè)計原則,還可能對電路系統(tǒng)造成...

關(guān)鍵字: 穩(wěn)壓 芯片 電路設(shè)計

在當(dāng)今電子技術(shù)飛速發(fā)展的時代,隨著電子產(chǎn)品不斷向小型化、高性能化邁進(jìn),印刷電路板(PCB)的設(shè)計變得愈發(fā)復(fù)雜和精密。過孔,作為 PCB 中連接不同層線路的關(guān)鍵元件,其對信號完整性的影響已成為電路設(shè)計中不可忽視的重要因素。...

關(guān)鍵字: 印刷電路板 電路設(shè)計 信號

IIC(Inter IC Bus)協(xié)議是一種廣泛應(yīng)用于嵌入式系統(tǒng)中的同步半雙工通信協(xié)議。隨著電子設(shè)備的復(fù)雜性不斷增加,高多層電路板設(shè)計變得越來越普遍。在高多層電路板中實(shí)現(xiàn)可靠的IIC通信,需要綜合考慮布線策略、電源設(shè)計、...

關(guān)鍵字: 電路板 電路設(shè)計

在現(xiàn)代高速、高密度的電路設(shè)計領(lǐng)域,電路完整性是確保電子系統(tǒng)可靠運(yùn)行的關(guān)鍵要素?;芈冯姼凶鳛殡娐分械囊粋€重要參數(shù),對電路完整性有著多方面的深遠(yuǎn)影響。從信號傳輸?shù)臏?zhǔn)確性到電源系統(tǒng)的穩(wěn)定性,回路電感在其中扮演著不容忽視的角色。...

關(guān)鍵字: 電子系統(tǒng) 回路電感 電路設(shè)計

在現(xiàn)代汽車電子控制系統(tǒng)中,CAN(Controller Area Network,控制器局域網(wǎng))總線作為一種高效、可靠的通信協(xié)議,發(fā)揮著舉足輕重的作用。它不僅連接著發(fā)動機(jī)控制單元(ECU)、變速器控制單元、制動系統(tǒng)控制單...

關(guān)鍵字: 車規(guī)級CAN總線 電路設(shè)計

串聯(lián)一個二極管,是利用二極管的單向?qū)щ姷奶匦?,?shí)現(xiàn)了最簡單可靠的低成本防反接功能電路。這種低成本方案一般在小電流的場合,類似小玩具等。

關(guān)鍵字: 電路設(shè)計 串聯(lián)

USB 2.0接口以其高速率等優(yōu)點(diǎn)漸有取代傳統(tǒng)ISA及PCI數(shù)據(jù)總線的趨勢,熱插拔特性也使其成為各種PC外設(shè)的首選接口。

關(guān)鍵字: 數(shù)據(jù)采集 電路設(shè)計

Finishing 終飾、終修指各種制成品在外觀上的最后修飾或修整工作,使產(chǎn)品更具美觀、保護(hù),及質(zhì)感的目的。Metal Finishing特指金屬零件或制品,其外表上為加強(qiáng)防蝕功能及觀而特別加做的處理層而言,如各種電鍍層...

關(guān)鍵字: PCB 電路設(shè)計

在電子工程領(lǐng)域,Datasheet(數(shù)據(jù)手冊)是理解和應(yīng)用特定芯片的關(guān)鍵資源。面對動輒數(shù)百頁的詳細(xì)文檔,如何高效地提取電路設(shè)計所需的關(guān)鍵信息,是每個硬件工程師和軟件工程師都面臨的挑戰(zhàn)。本文旨在提供一套系統(tǒng)化的方法,幫助工...

關(guān)鍵字: Datasheet 電路設(shè)計
關(guān)閉