www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]“今天,F(xiàn)PGA越來(lái)越多地應(yīng)用在多種DSP中。我們預(yù)計(jì)這一趨勢(shì)在未來(lái)幾年會(huì)更加明顯。”美國(guó)調(diào)查機(jī)構(gòu)Berkeley設(shè)計(jì)技術(shù)公司做了上述預(yù)測(cè)。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足了DSP應(yīng)用領(lǐng)域,近一、兩年,隨著3G通信、視頻成像等領(lǐng)域的發(fā)展,F(xiàn)PGA for DSP(FPGA的DSP)再次成為了熱點(diǎn)。

“今天,F(xiàn)PGA越來(lái)越多地應(yīng)用在多種DSP中。我們預(yù)計(jì)這一趨勢(shì)在未來(lái)幾年會(huì)更加明顯。”美國(guó)調(diào)查機(jī)構(gòu)Berkeley設(shè)計(jì)技術(shù)公司做了上述預(yù)測(cè)。以Xilinx和Altera為主的兩大FPGA廠商多年前就涉足了DSP應(yīng)用領(lǐng)域,近一、兩年,隨著3G通信、視頻成像等領(lǐng)域的發(fā)展,F(xiàn)PGA for DSP(FPGA的DSP)再次成為了熱點(diǎn)。

為什么會(huì)用FPGA做DSP?Xilinx中國(guó)區(qū)運(yùn)營(yíng)總經(jīng)理吳曉東從DSP的概念上進(jìn)行了分析:DSP表示數(shù)字信號(hào)處理器,也可以表示為數(shù)字信號(hào)處理—并不代表某一種芯片。實(shí)際上,數(shù)字信號(hào)處理有很多種不同的解決方法,可以用普通的數(shù)字信號(hào)處理器、MCU(微控制器)等實(shí)現(xiàn),同樣,F(xiàn)PGA也可以做數(shù)字信號(hào)處理。當(dāng)數(shù)字信號(hào)處理速度不斷提高時(shí),F(xiàn)PGA的應(yīng)用日益凸顯。即FPGA for DSP與DSP互為補(bǔ)充。

Altera亞太區(qū)市場(chǎng)渠道工程師王冬剛先生更進(jìn)一步,甚至樂(lè)觀地預(yù)測(cè),兩者不僅互為補(bǔ)充,F(xiàn)PGA可能會(huì)對(duì)當(dāng)前的高端DSP形成競(jìng)爭(zhēng)。他提出:傳統(tǒng)DSP正在面臨性能、功耗和面市時(shí)間的挑戰(zhàn),特別是以下應(yīng)用:下一代無(wú)線通信系統(tǒng),高端消費(fèi)類電子,多通道視頻系統(tǒng)。用FPGA實(shí)現(xiàn)DSP有兩大趨勢(shì):其一,作為傳統(tǒng)DSP協(xié)處理,滿足系統(tǒng)設(shè)備對(duì)DSP超高性能的要求;其二,直接取代傳統(tǒng)DSP,滿足系統(tǒng)對(duì)功耗,成本和面市時(shí)間的超額要求。

圖1 不斷發(fā)展的DSP處理需求

FPGA做數(shù)字處理的特點(diǎn)是什么?對(duì)于普通的DSP,數(shù)字信號(hào)處理主要用一個(gè)單元,傳統(tǒng)的DSP處理器是一個(gè)高性能的數(shù)字處理器,里面包括一個(gè)高性能的單元可以運(yùn)行到幾個(gè)GHz的速度,但是它僅僅是一個(gè)單元,當(dāng)你做比較復(fù)雜的運(yùn)算就可能來(lái)回循環(huán)幾百次才可以做完這個(gè)運(yùn)算(圖2下),因此它的速度反而并不很快。

圖2 為何FPGA用于DSP

FPGA是一個(gè)天生的并行處理結(jié)構(gòu),F(xiàn)PGA里包含了有幾百個(gè)單元,例如Xilinx Virtex-5 SXT是550MHz,但可以在一個(gè)單元之內(nèi)迅速把這個(gè)復(fù)雜的運(yùn)算一次完成(圖2上),所以FPGA的性能實(shí)際上是遠(yuǎn)遠(yuǎn)高于傳統(tǒng)的DSP(圖3)。

圖3 DSP性能差距

根據(jù)令人信服的獨(dú)立第三方benchmark表明: Altera的器件具有10x/美元的DSP性能。應(yīng)用FPGA協(xié)處理器的系統(tǒng)架構(gòu)可以卸載傳統(tǒng)DSP的工作負(fù)載,并且有效執(zhí)行復(fù)雜的數(shù)學(xué)計(jì)算算法,提升DSP系統(tǒng)級(jí)效能。

那么,用于DSP(數(shù)字信號(hào)處理)功能的FGPA與傳統(tǒng)的DSP(數(shù)字信號(hào)處理器)之間是什么關(guān)系?FPGA廠商認(rèn)為:傳統(tǒng)的DSP是可編程的DSP,實(shí)際上是做信號(hào)處理理想的方案;但是隨著目前運(yùn)算的越來(lái)越復(fù)雜,標(biāo)準(zhǔn)的變化,對(duì)于高清、多通道、實(shí)時(shí)要求越來(lái)越高,所以在應(yīng)用他們方法處理過(guò)程中有一個(gè)性能空白的地方,而這個(gè)地方越來(lái)越多的用戶在用FPGA實(shí)施處理,所以可以認(rèn)為FPGA和DSP是互為補(bǔ)充的,尤其體現(xiàn)在邏輯的復(fù)用和合并方面。

邏輯的復(fù)用和合并需要新的外設(shè)和不同帶寬總線實(shí)現(xiàn)的時(shí)候,這時(shí)用FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理給工程師很大的靈活性,同時(shí)FPGA并行處理的能力強(qiáng)大,可幫助DSP做很多性能加速,以解決超負(fù)載的問(wèn)題。這方面,F(xiàn)PGA廠商與TI有一種共識(shí),雙方在很多方面是互為補(bǔ)充,共同給客戶提供一個(gè)更好的解決方案。

圖4 高性能DSP

FPGA的DSP的演進(jìn)是這樣的:把邏輯固化編程為一個(gè)固化的乘法器,然后把它提升更高的階段,變成一個(gè)乘法累加單元(MAC)。為什么這樣呢?因?yàn)閿?shù)字信號(hào)處理并不是簡(jiǎn)單的乘法,在做數(shù)字信號(hào)處理的時(shí)候,會(huì)碰到很多乘和乘累加,還有比較、計(jì)數(shù)和矩陣運(yùn)算等,如果這些都通過(guò)乘法器來(lái)做的話,需要信號(hào)處理的專家和熟悉FPGA的專家才可以做到。

FPGA的DSP的另一個(gè)優(yōu)勢(shì)是,可以保證能夠運(yùn)行在250MHz以上,上限沒(méi)有給出,這取決于用戶,對(duì)一些有經(jīng)驗(yàn)的用戶可以運(yùn)行到300MHz以上。但是對(duì)一個(gè)DSP設(shè)計(jì)人員,由于對(duì)FPGA不是很熟悉,也可以輕易運(yùn)行到250MHz。

Xilinx 8款產(chǎn)品

Xilinx目前有8款FPGA的DSP。其中Sparten-3A DSP為低端產(chǎn)品,今年4月16日剛剛發(fā)布。高端的Virtex-DSP分為兩個(gè)產(chǎn)品線:Virtex-4 SX,采用65nm工藝的Virtex-5 SXT。

很多DSP工程師非常關(guān)心DSP的性能夠不夠高?所以Xilinx的產(chǎn)品從21最多到352個(gè)GMAC/s(千兆乘加/秒),以提供不同范圍的性能,同時(shí)也增大在存儲(chǔ)器方面的帶寬。因此最低速產(chǎn)品可以運(yùn)行到250MHz,高速產(chǎn)品運(yùn)行到550MHz;MAC單元從84到640。

Altera的產(chǎn)品線

高密度Stratix III器件拓展FPGA的DSP性能。嵌入式DSP模塊運(yùn)行在550Hz,這些器件可達(dá)到每秒492千兆乘加(GMAC)的性能,并結(jié)合良好的邏輯結(jié)構(gòu)與速度優(yōu)化的互連。

低成本Cyclone III FPGA所提供的好處包括DSP性能、靈活性和更快的面市時(shí)間。廉價(jià)的Cyclone III ECP3C5擁有足夠的嵌入式乘法器和邏輯資源,可以在1080p高清晰度視頻上進(jìn)行實(shí)時(shí)7×7像素過(guò)濾。Cyclone III是對(duì)成本敏感DSP應(yīng)用的正確選擇。

對(duì)于量大的應(yīng)用, Stratix II器件可以引腳完全兼容地移植到HardCopy II結(jié)構(gòu)化ASIC,從而保證客戶的設(shè)計(jì)功能沒(méi)有任何改變。Altera的新一代結(jié)構(gòu)化ASIC芯片,邏輯相當(dāng)于多達(dá)220萬(wàn)ASIC門(mén),DSP模塊相當(dāng)于額外的140萬(wàn)門(mén),還有集成超過(guò)8 Mbits的嵌入式存儲(chǔ)器。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

9月2日消息,不造車的華為或?qū)⒋呱龈蟮莫?dú)角獸公司,隨著阿維塔和賽力斯的入局,華為引望愈發(fā)顯得引人矚目。

關(guān)鍵字: 阿維塔 塞力斯 華為

倫敦2024年8月29日 /美通社/ -- 英國(guó)汽車技術(shù)公司SODA.Auto推出其旗艦產(chǎn)品SODA V,這是全球首款涵蓋汽車工程師從創(chuàng)意到認(rèn)證的所有需求的工具,可用于創(chuàng)建軟件定義汽車。 SODA V工具的開(kāi)發(fā)耗時(shí)1.5...

關(guān)鍵字: 汽車 人工智能 智能驅(qū)動(dòng) BSP

北京2024年8月28日 /美通社/ -- 越來(lái)越多用戶希望企業(yè)業(yè)務(wù)能7×24不間斷運(yùn)行,同時(shí)企業(yè)卻面臨越來(lái)越多業(yè)務(wù)中斷的風(fēng)險(xiǎn),如企業(yè)系統(tǒng)復(fù)雜性的增加,頻繁的功能更新和發(fā)布等。如何確保業(yè)務(wù)連續(xù)性,提升韌性,成...

關(guān)鍵字: 亞馬遜 解密 控制平面 BSP

8月30日消息,據(jù)媒體報(bào)道,騰訊和網(wǎng)易近期正在縮減他們對(duì)日本游戲市場(chǎng)的投資。

關(guān)鍵字: 騰訊 編碼器 CPU

8月28日消息,今天上午,2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)開(kāi)幕式在貴陽(yáng)舉行,華為董事、質(zhì)量流程IT總裁陶景文發(fā)表了演講。

關(guān)鍵字: 華為 12nm EDA 半導(dǎo)體

8月28日消息,在2024中國(guó)國(guó)際大數(shù)據(jù)產(chǎn)業(yè)博覽會(huì)上,華為常務(wù)董事、華為云CEO張平安發(fā)表演講稱,數(shù)字世界的話語(yǔ)權(quán)最終是由生態(tài)的繁榮決定的。

關(guān)鍵字: 華為 12nm 手機(jī) 衛(wèi)星通信

要點(diǎn): 有效應(yīng)對(duì)環(huán)境變化,經(jīng)營(yíng)業(yè)績(jī)穩(wěn)中有升 落實(shí)提質(zhì)增效舉措,毛利潤(rùn)率延續(xù)升勢(shì) 戰(zhàn)略布局成效顯著,戰(zhàn)新業(yè)務(wù)引領(lǐng)增長(zhǎng) 以科技創(chuàng)新為引領(lǐng),提升企業(yè)核心競(jìng)爭(zhēng)力 堅(jiān)持高質(zhì)量發(fā)展策略,塑強(qiáng)核心競(jìng)爭(zhēng)優(yōu)勢(shì)...

關(guān)鍵字: 通信 BSP 電信運(yùn)營(yíng)商 數(shù)字經(jīng)濟(jì)

北京2024年8月27日 /美通社/ -- 8月21日,由中央廣播電視總臺(tái)與中國(guó)電影電視技術(shù)學(xué)會(huì)聯(lián)合牽頭組建的NVI技術(shù)創(chuàng)新聯(lián)盟在BIRTV2024超高清全產(chǎn)業(yè)鏈發(fā)展研討會(huì)上宣布正式成立。 活動(dòng)現(xiàn)場(chǎng) NVI技術(shù)創(chuàng)新聯(lián)...

關(guān)鍵字: VI 傳輸協(xié)議 音頻 BSP

北京2024年8月27日 /美通社/ -- 在8月23日舉辦的2024年長(zhǎng)三角生態(tài)綠色一體化發(fā)展示范區(qū)聯(lián)合招商會(huì)上,軟通動(dòng)力信息技術(shù)(集團(tuán))股份有限公司(以下簡(jiǎn)稱"軟通動(dòng)力")與長(zhǎng)三角投資(上海)有限...

關(guān)鍵字: BSP 信息技術(shù)
關(guān)閉
關(guān)閉