www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法

1. 引言
   
        對于需要大的片上存儲器的各種不同的應(yīng)用,FPGA 需要提供可重構(gòu)且可串聯(lián)的存儲器陣列。通過不同的配置選擇,嵌入式存儲器陣列可以被合并從而達到位寬或字深的擴展并且可以作為單端口,雙端口存儲器,只讀存儲器,F(xiàn)IFO,大的查找表或移位寄存器,每種應(yīng)用都支持不同的數(shù)據(jù)寬度和高度。
        在本文中我們設(shè)計的嵌入式存儲器是一個可配置的同步16Kb模塊。如圖1所示,每個存儲器模塊有兩個獨立的端口,它們的結(jié)構(gòu)和工作模式完全對稱,并且支持雙端口工作模式。每個端口都有自己的時鐘信號,時鐘使能信號,寫信號。雖然對每個端口的操作是完全同步且獨立于另一個端口的,但是可以通過外面的電路連接擴展數(shù)據(jù)位寬或地址寬度。當(dāng)寫允許信號WEN為低,EN為高時,存儲器模塊讀取地址確定的存儲單元的數(shù)據(jù),當(dāng)WEN和EN同時為高時,輸入總線上的數(shù)據(jù)被寫入存儲單元。在存儲器模塊被用于流水線邏輯中的情況下,根據(jù)數(shù)據(jù)路徑邏輯獲取存儲器數(shù)據(jù)時不同的需要,每個存儲器模塊的寫數(shù)據(jù)過程可以配置成三種工作模式。根據(jù)不同的配置,輸出數(shù)據(jù)總線上的數(shù)據(jù)可以隨輸入數(shù)據(jù)同時更新,或者一個時鐘周期后更新,或者保持不變。
       每個存儲器模塊都支持多種配置方式,可以配置成以下各種工作模式:16Kx1, 8Kx2, 4Kx4, 2Kx8, 1Kx16 and 512x32。一個可重構(gòu)的正交開關(guān)矩陣用于連接輸入/輸出與外部數(shù)據(jù)總線。存儲器模塊可以配置成只讀存儲器。只讀存儲器的數(shù)據(jù)在配置過程通過第三個端口確定,也即下面講到的存儲單元的C端口。在配置過程,該配置端口支持讀寫操作。
        一種全新的存儲單元的設(shè)計方法以及實現(xiàn)各種配置的電路設(shè)計方法將會重點介紹。最后將給出Nanosim的仿真結(jié)果。

    500)this.style.width=500;" border="0" />

                
   
           圖1. 存儲器模塊                     圖2 三端口存儲單元
                    
2. 存儲器模塊的設(shè)計

2.1 存儲單元的設(shè)計
 當(dāng)存儲器模塊配置為只讀存儲器時,只讀存儲器的內(nèi)容必須要在FPGA的配置過程予以定義,在有些情況下還需要對存儲器模塊的內(nèi)容予以初始化,所以存儲單元需要提供一個端口專門用于存儲器內(nèi)容的定義或初始化。我們的存儲單元采用的是一個三端口的結(jié)構(gòu),其中兩個端口用于片上邏輯,第三個端口用于片外邏輯。片外即第三個端口用于只讀存儲器或查找表的內(nèi)容定義或靜態(tài)存儲器的內(nèi)容初始化,也可用于存儲器測試中的驗證。如圖2所示,存儲單元實際上是一對交叉耦合的反相器,通過三對NMOS與三個端的位線(bitline)連接,三個端的字線分別控制各端的NMOS導(dǎo)通與否。A,B端用于片上邏輯的讀寫操作,而C端作為配置端只在配置過程中應(yīng)用。A,B兩端口的位線為垂直走向,字線為水平走向,而配置端C端恰好相反,其位線為水平走向,字線為垂直走向,原因在于在FPGA的配置過程中 ,配置數(shù)據(jù)按列送入FPGA[4][5]。這種存儲器單元結(jié)構(gòu)同時滿足了實現(xiàn)存儲器模塊的片外配置功能和片上功能的需要。
2.2 位線結(jié)構(gòu)
  A,B兩端口的位線結(jié)構(gòu)用于正常的讀寫操作,下圖3給出了此位線結(jié)構(gòu)。一列存儲單元(256個)共用一對位線,它們在讀/寫過程的開始前被預(yù)充電至vdd,然后被選中的存儲單元驅(qū)動(讀過程)或被輸入緩沖器驅(qū)動(寫過程)。在讀過程中靈敏放大器被其使能信號觸發(fā)以放大位線上的差分信號,然后其單輸出數(shù)據(jù)經(jīng)過緩沖器被驅(qū)動經(jīng)過列選擇器,再經(jīng)過總線選擇開關(guān)矩陣,最后到達輸出數(shù)據(jù)總線。靈敏放大器用于將小信號的差分輸入(位線電壓)放大為大信號的單端輸出。如圖3.B所示我們采用了一種鎖存型靈敏放大器,它的兩個輸出經(jīng)過一個改進緩沖器以單端輸出,這種靈敏放大器結(jié)構(gòu)簡單,驅(qū)動能力強,建立時間短,有效地縮短了存儲器的讀取時間,提高了性能[1],[2]。

2.3 配置電路的設(shè)計
 如前所述,存儲器模塊可以配置成以下存儲器結(jié)構(gòu):16Kx1, 8Kx2, 4Kx4, 2Kx8, 1Kx16 以及512x32,配置電路就是能夠?qū)崿F(xiàn)這些配置的邏輯。組成配置電路的就是上面提到的列選擇器和總線選擇開關(guān)矩陣。通過對列選擇器和總線選擇開關(guān)矩陣的配置,可以實現(xiàn)以上各種存儲器結(jié)構(gòu),以及讀過程中的三種輸出模式。[!--empirenews.page--]
存儲器模塊的存儲單元陣列采用的是256x64的結(jié)構(gòu),即每列為256個存儲單元,每行為64個存儲單元。讀操作過程中,由于我們能夠?qū)崿F(xiàn)的最大位寬的存儲器結(jié)構(gòu)為512x32,所以在預(yù)充電電路與靈敏放大器之間我們加入了一個2選1的選擇器,這樣進入靈敏放大器的位線有32對,32個靈敏放大器是必需的。 32位數(shù)據(jù)從靈敏放大器輸出后就進入輸出列選擇器,如圖5(a)所示,我們用到了五個二選一的選擇器,各由一位地址選擇,同時其工作狀態(tài)由配置信息控制,各選擇器的輸出按照配置信息或者提供相應(yīng)結(jié)構(gòu)的數(shù)據(jù)或者被置為高阻態(tài)。被選出的數(shù)據(jù)經(jīng)過輸出總線選擇開關(guān)矩陣,最后到達數(shù)據(jù)總線。在寫操作過程中,數(shù)據(jù)總線上的輸入數(shù)據(jù)首先進入輸入總線選擇開關(guān)矩陣(與輸出總線選擇開關(guān)矩陣相似),然后進入輸入列選擇器(與輸出列選擇器相似,圖5(b)所示),輸入列選擇器的輸出經(jīng)過緩沖器后(圖3.a中DW, DWN)被直接寫入選中的存儲單元。

          500)this.style.width=500;" border="0" />                                                                                                                                                                                     
 圖 3. 位線結(jié)   (a) 讀列選擇器   (b) 寫列選擇器                                                             圖4 .讀/寫列選擇器    
    
                                                                                                         
2.4 存儲器模塊的體系結(jié)構(gòu)
 圖5給出了存儲器模塊的總體結(jié)構(gòu)[3]。每個存儲器模塊的存儲單元陣列被分為兩部分,分別為256x32,即每列256個存儲單元,每行32個存儲單元[6],[7]。A,B兩端口分別擁有獨自的行譯碼器,預(yù)充電電路,靈敏放大器,輸入/輸出列選擇器,輸入/輸出總線選擇開關(guān)矩陣,時鐘產(chǎn)生器以及輸入輸出緩沖電路。預(yù)充電電路用于在讀操作前將耦合位線預(yù)充至某一相同電壓值。行譯碼器采用兩級譯碼,從而提高讀寫操作速度。時鐘產(chǎn)生器用來產(chǎn)生內(nèi)部時鐘以控制譯碼器,靈敏放大器,多路選擇器,預(yù)充電電路以及輸入輸出寄存器[3]。

3. 讀寫操作仿真結(jié)果  
關(guān)鍵路徑我們選擇位于位線結(jié)構(gòu)頂端的存儲單元,對該存儲單元的讀寫操作反映了最壞情況下的延時[4]。由于存儲器模塊可以配置為不同的結(jié)構(gòu),所以各種結(jié)構(gòu)的關(guān)鍵路徑長度并不相等,顯然512x32這種結(jié)構(gòu)中數(shù)據(jù)經(jīng)過最少的選擇器,所以關(guān)鍵路徑最短,而16kx1結(jié)構(gòu)的關(guān)鍵路徑最長,因為數(shù)據(jù)要經(jīng)過最多的選擇器。我們對這兩種關(guān)鍵路徑做了重點仿真,這也足以反應(yīng)存儲器模塊的性能。     
我們用Synoposys的工具Nanosim針對各種讀寫操作基于0.13微米CMOS工藝做了詳細的仿真。圖7給出了512x32 和16Kx1這兩種工作模式下的關(guān)鍵路徑上的讀取時間。時鐘上升沿到數(shù)據(jù)讀出有效之間的延時分別是1.4ns和2.5ns,讀取時間不同的原因在于對于不同的工作模式數(shù)據(jù)經(jīng)過的關(guān)鍵路徑的長短不同,512x32模式下經(jīng)過的關(guān)鍵路徑最短,而16Kx1模式下關(guān)鍵路徑最長,所以這兩種模式之間的各種模式下的讀取時間在1.4ns和2.5ns之間。

       500)this.style.width=500;" border="0" />                                                                              
                                                                                                                                                                          
         圖 6. 存儲器模塊體系結(jié)構(gòu)            圖 7.存儲器讀取操作的仿真結(jié)果
                                                                                                    
4. 結(jié)論  
本文介紹了基于0.13微米CMOS工藝下平臺式FPGA中可重構(gòu)RAM模塊的一種設(shè)計方法。該RAM模塊是一個16Kb的高速低功耗可重構(gòu)模塊,通過不同的配置信息,可以實現(xiàn)多種功能。重點介紹了一種用于可重構(gòu)靜態(tài)存儲器的全新的存儲器單元電路結(jié)構(gòu)以及實現(xiàn)該靜態(tài)存儲器各種重構(gòu)功能的電路結(jié)構(gòu)。仿真結(jié)果表明我們設(shè)計的該存儲器模塊能夠很好的實現(xiàn)各種重構(gòu)功能,而且速度高,功耗較低。
本文作者創(chuàng)新觀點:本文所設(shè)計的存儲器采用了一種新穎的三端口存儲單元,同時在外圍電路采用了可配置的列選擇器,從而可以通過不同的配置信息把存儲器配置到多種工作模式,該存儲器具備了良好的可重構(gòu)性能。

 

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點,是GPU無法比擬的;同時...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

據(jù)全球最大石油生產(chǎn)商沙特阿美(Saudi Aramco)稱,全球石油市場依然緊張。對于一個仍然嚴重依賴化石燃料的世界來說,這不是一個好兆頭。沙特阿美CEO Amin Nasser表示,如今閑置產(chǎn)能非常低。如果亞洲重新開放...

關(guān)鍵字: NAS RAM SE CE

強大的產(chǎn)品可降低信號噪音并提高分辨率與動態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項目采用以太網(wǎng)通信,實踐起來有些奇怪,好像設(shè)計成只能應(yīng)答某類計算機的ICMP(ping)命令, 某類計算機指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價格飆升,由于價格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險,用一片少一片,了解到國產(chǎn)FPGA發(fā)展的也不錯,完全自...

關(guān)鍵字: FPGA 芯片 EDA

本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計的第十三例啦,本例是一個綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計的第九例啦?。?!本例將介紹如何使用FPGA驅(qū)動OLED屏幕,并在接下來的幾例中,配合其它模塊,進行一些有趣的綜合實驗。由于使用的OLED屏是IIC接口的,對IIC接口不是很清楚的,可以參考第五例的設(shè)計...

關(guān)鍵字: FPGA OLED屏幕

嵌入式教程

6897 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉