www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于PC104總線的2FSK調(diào)制器的設(shè)計(jì)與實(shí)現(xiàn)

    嵌入式計(jì)算機(jī)系統(tǒng)在現(xiàn)代工業(yè)控制中發(fā)揮著越來(lái)越重要的作用,它具有便攜、可靠、低功耗、通用、易擴(kuò)展等諸多優(yōu)點(diǎn)。使用嵌入式系統(tǒng)進(jìn)行工業(yè)控制要涉及到計(jì)算機(jī)數(shù)據(jù)的傳輸、采集、調(diào)制解調(diào)等一系列問題。
 本調(diào)制器是一種基于PC104總線的嵌入式系統(tǒng)的外圍設(shè)備,嵌入式計(jì)算機(jī)系統(tǒng)通過PC104總線將數(shù)據(jù)發(fā)送到端口,調(diào)制器接收數(shù)據(jù)并進(jìn)行調(diào)制后,將信號(hào)輸出到受控設(shè)備,從而對(duì)相應(yīng)設(shè)備起到控制的功能。在本調(diào)制器的硬件電路中使用FPGA,提高了系統(tǒng)的通用性。

  1總體結(jié)構(gòu)

  該調(diào)制器實(shí)現(xiàn)的功能主要包括:識(shí)別并接收總線發(fā)送的數(shù)據(jù);根據(jù)不同地址控制信號(hào)將數(shù)據(jù)按路區(qū)分(共四路);每路分別將數(shù)據(jù)按照連續(xù)調(diào)制的方式進(jìn)行2FSK調(diào)制;對(duì)調(diào)制后的信號(hào)進(jìn)行放大整形并發(fā)送到端口。

  因此,該調(diào)制器的電路部分分別包括數(shù)據(jù)接收部分、FPGA及外圍電路(實(shí)現(xiàn)數(shù)據(jù)分路及數(shù)字調(diào)制功能)、D/A轉(zhuǎn)換電路、放大濾波電路等。系統(tǒng)總體結(jié)構(gòu)如圖1所示。


  2 PC104總線及數(shù)據(jù)接收電路

  PC104總線是專門為嵌入式系統(tǒng)開發(fā)的系統(tǒng)總線,是一種自堆棧式、模塊化的總線,它基于ISA總線發(fā)展而來(lái),有16位和8位兩種接口方式(分別為64+40引腳和 64引腳端口結(jié)構(gòu)),該總線具有結(jié)構(gòu)緊湊、便攜、可靠、功耗低、易擴(kuò)展等優(yōu)點(diǎn)。對(duì)于工程開發(fā)而言,常用的引腳主要有以下幾個(gè):

  SD0~SD7,SD8~SD15:數(shù)據(jù)總線,當(dāng)采用8位接口方式時(shí),只有SD0~SD7工作;

  SA0~SA19,LA17~LA23:地址信號(hào),對(duì)端口進(jìn)行操作時(shí)使用SA0~SA9;

  AEN:DMA選通信號(hào),為高電平時(shí)表示處于DMA模式;

  IOW,IOR:端口寫、讀信號(hào),低電平有效;

  SYSCLK:系統(tǒng)提供的基準(zhǔn)時(shí)鐘信號(hào),是標(biāo)準(zhǔn)的方波信號(hào),約為8 MHz;

  VCC,GND,+12 V,-12 V:系統(tǒng)提供的電源接口。[!--empirenews.page--]

  數(shù)據(jù)接收電路就是要在正確的時(shí)序上將所需的數(shù)據(jù)進(jìn)行提取,還要實(shí)現(xiàn)將電路工作狀態(tài)傳送回總線,以便總線決定是否發(fā)送下組數(shù)據(jù)的功能。由于PC104總線最高支持約8 MHz的時(shí)鐘頻率,而受控設(shè)備所需的2FSK信號(hào)頻率為幾千赫茲,因此這里只用8位數(shù)據(jù)總線就完全能夠滿足要求。


  總線接收電路如圖2所示。其中SD0~SD9,SA0~SA9是從總線發(fā)來(lái)的數(shù)據(jù)、地址信號(hào),SEL0~SEL3為分路選擇信號(hào), ANSWER0~ANSWER3為FPGA的狀態(tài)返回信號(hào),由于總線速度要比2FSK輸出速度高得多,因此,總線要對(duì)FPGA數(shù)據(jù)緩存器是否為空進(jìn)行查詢,當(dāng)FPGA沒有完成數(shù)據(jù)轉(zhuǎn)換時(shí),總線要等下個(gè)周期,直到狀態(tài)返回信號(hào)顯示FPGA內(nèi)部為空時(shí),總線才可以發(fā)送下組數(shù)據(jù)到FPGA。74LS273負(fù)責(zé)將每路的數(shù)據(jù)分別進(jìn)行鎖存,4路數(shù)據(jù)共使用4個(gè)。OUT1D0~D7為第一路8位數(shù)據(jù)輸出,LOCK0為其控制信號(hào),表示數(shù)據(jù)的更新。

  3 FPGA及其外圍電路

  FPGA具有集成度高、設(shè)計(jì)靈活、易于修改、節(jié)省空間、通用性高等優(yōu)點(diǎn)。本調(diào)制器中FPGA采用的是Altera公司的EPF10K20TC144-4器件,該器件具有20 000個(gè)典型門,1 153個(gè)邏輯單元,144引腳,包括2個(gè)全局輸入時(shí)鐘,4個(gè)全局輸入,86個(gè)通用可編程I/O引腳。該芯片采用TQFP封裝,芯片面積較小,功耗低,其輸入、輸出與TTL,與PC104總線電平完全兼容。FPGA電路主要實(shí)現(xiàn)的功能為:接收數(shù)據(jù)提取電路發(fā)送的分路數(shù)據(jù);以總線上的SYSCLK時(shí)鐘為基準(zhǔn),通過分頻產(chǎn)生受控設(shè)備能識(shí)別的頻率;為每路輸出進(jìn)行2FSK的數(shù)字調(diào)制,保證信號(hào)的連續(xù)性;完成本身的FPGA電路配置。[!--empirenews.page--]

  FPGA配置電路如圖3所示。


  FPGA的配置使用PS和JTAG兩種方式,既能實(shí)現(xiàn)JTAG方式下電路在線調(diào)試,又能保證調(diào)試完成后能夠正確使用相應(yīng)的配置器件。其中 JP5*2插座為JTAG配置端口,TDI、TDO、TMS、TCK為JTAG配置引腳,該配置方式采用BlasterMV線,通過配置計(jì)算機(jī)的并口與電路板配置端口進(jìn)行連接,用于將編寫好的配置數(shù)據(jù)實(shí)時(shí)傳送到FPGA,該方式主要用于電路調(diào)試;EPC1PC8為FPGA配置器件,采用PS(被動(dòng)串行)配置方式,由于FPGA內(nèi)部存儲(chǔ)器屬于易失性RAM存儲(chǔ),因此每次加電后都要將程序重新寫入FPGA,配置器件本身就是存儲(chǔ)器,其主要作用就是在每次加電后將程序?qū)懭隖PGA,保證調(diào)試完畢的電路能夠正常單獨(dú)進(jìn)行工作。

  來(lái)自前級(jí)電路的數(shù)據(jù)及控制信號(hào)、發(fā)到D/A轉(zhuǎn)換電路的數(shù)據(jù)都連接到FPGA芯片的通用I/O引腳,通過編程實(shí)現(xiàn)所需功能。對(duì)FPGA的編程使用 Altera公司的QuartusⅡ軟件,該軟件采用圖形化與VHDL語(yǔ)言混合編程,易于調(diào)試修改。編程實(shí)現(xiàn)的主要功能為:對(duì)輸入數(shù)據(jù)進(jìn)行鎖存移位,確保每位數(shù)據(jù)都能得到正確處理;產(chǎn)生兩組分頻時(shí)鐘參與2FSK調(diào)制,并使分頻后的時(shí)鐘按照時(shí)序進(jìn)入數(shù)字調(diào)制器;數(shù)字調(diào)制器負(fù)責(zé)將不同頻率始終按照順序依次產(chǎn)生連續(xù)量化的8位正弦波數(shù)字量輸出到端口。

  本設(shè)計(jì)中由于采用兩種頻率分時(shí)產(chǎn)生,按時(shí)序進(jìn)入調(diào)制器,而正弦波數(shù)字調(diào)制器單獨(dú)工作的方法,保證了輸出正弦波具有連續(xù)的相位,不會(huì)產(chǎn)生相位突變。

  4 D/A轉(zhuǎn)換電路

  D/A轉(zhuǎn)換共包括四路,其主要功能是將FPGA輸出的已調(diào)制好的2FSK數(shù)字信號(hào)轉(zhuǎn)換為正弦波信號(hào)。由于FPGA在進(jìn)行數(shù)字調(diào)制時(shí)產(chǎn)生的是連續(xù)量化的正弦波形,兩個(gè)頻率之間不存在相位的突變,不會(huì)存在大量的高頻雜波,因此,后期的信號(hào)處理電路使用放大電路與簡(jiǎn)單的π型濾波器對(duì)信號(hào)進(jìn)行處理即可得到比較理想的2FSK信號(hào)。[!--empirenews.page--]

  D/A轉(zhuǎn)換電路如圖4所示。


  此電路采用AD7524作為D/A轉(zhuǎn)換器,AD7524屬于T型電阻網(wǎng)絡(luò)型DAC,電流輸出,8位數(shù)字輸入,輸出建立時(shí)間0.2μs/0.15μs,其數(shù)字輸入端可采用5 V/15 V兩種輸入,本電路采用兼容TTL電平的5 V輸入。電路中將其輸入控制端CS、WR同時(shí)接地,當(dāng)有來(lái)自FPGA的數(shù)據(jù)AD101~7輸入時(shí)無(wú)需鎖存,直接進(jìn)行轉(zhuǎn)換,因此要求FPGA的輸出要具有鎖存功能,此接法可減少輸出控制線,減少時(shí)序干擾。R1AD1和R1AD2為D/A輸出波形調(diào)整電阻,主要用于調(diào)整波形位置,不致產(chǎn)生失真。D/A輸出采用雙極性接法,通過兩路LM324通用放大器進(jìn)行電壓放大,輸出2FSK信號(hào)。圖5(a)為經(jīng)過D/A轉(zhuǎn)換后輸出的波形在示波器上的截圖,由圖中可以看到,數(shù)字調(diào)制并經(jīng)D/A轉(zhuǎn)換后,波形是一種階梯狀正弦波,且波形連續(xù),頻率變換交界處無(wú)相位突變。該信號(hào)經(jīng)過雙極性放大器放大并通過π型濾波器后變成如圖5(b)所示的連續(xù)正弦波。


  5結(jié)語(yǔ)

  采用FPGA進(jìn)行2FSK調(diào)制不但能產(chǎn)生連續(xù)相位,還能通過軟件直接修改其調(diào)制方式、產(chǎn)生頻率等一系列參數(shù),具有很好的通用性。

  本電路中數(shù)據(jù)提取電路屬于原理性電路,實(shí)際設(shè)計(jì)中可將該部分電路置于FPGA內(nèi)部進(jìn)行設(shè)計(jì),而系統(tǒng)參考時(shí)鐘SYSCLK可接在FPGA的全局時(shí)鐘輸入端,減少延遲差異。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

上海2022年10月10日 /美通社/ -- 2022 年 9 月 15 日,中國(guó)歐盟商會(huì)2022年可持續(xù)商業(yè)大獎(jiǎng)(2022 Sustainable Business Awards Conference and Cere...

關(guān)鍵字: 可持續(xù)發(fā)展 ISO BSP SD

默沙東(MSD)和國(guó)藥集團(tuán)聯(lián)合宣布,雙方簽署合作框架協(xié)議,默沙東將其和Ridgeback公司合作研發(fā)的抗新冠病毒口服藥物莫諾拉韋的經(jīng)銷權(quán)和獨(dú)家進(jìn)口權(quán)授予國(guó)藥集團(tuán),同時(shí)雙方將評(píng)估技術(shù)轉(zhuǎn)讓的可行性,以便該藥物在中國(guó)境內(nèi)生產(chǎn)、...

關(guān)鍵字: SD GE CK AC

(全球TMT2022年9月2日訊)全球汽車行業(yè)軟件產(chǎn)品供應(yīng)商 Elektrobit 日前宣布加入Eclipse 軟件定義車輛(SDV)工作組,致力于為汽車行業(yè)開發(fā)一款全新的創(chuàng)新軟件平臺(tái)。作為&nbs...

關(guān)鍵字: ECLIPSE 軟件定義 SD BSP

 Elektrobit 將作為 Eclipse SDV 成員,助力充滿活力的開源平臺(tái)和生態(tài)系統(tǒng),推動(dòng)下一代移動(dòng)出行解決方案的創(chuàng)新 德國(guó)埃爾朗根...

關(guān)鍵字: ECLIPSE 軟件定義 SD BSP

快速推進(jìn)創(chuàng)新和國(guó)際化戰(zhàn)略 上海2022年8月27日 /美通社/ -- 8月26日,翰森制藥(3692.HK)發(fā)布2022年上半年業(yè)績(jī)報(bào)告。報(bào)告顯示,在宏觀情形與疫情影響下,2022年上半年公司財(cái)務(wù)表現(xiàn)穩(wěn)健,結(jié)構(gòu)性優(yōu)勢(shì)凸...

關(guān)鍵字: SD MOS CD TI

北京2022年8月22日 /美通社/ -- 8月19日,在"新新向上 智匯同行"2022年浪潮網(wǎng)絡(luò)合作伙伴大會(huì)上,浪潮網(wǎng)絡(luò)發(fā)布400G云中心網(wǎng)絡(luò)核心交換機(jī)產(chǎn)品——CN12900E,擁有400...

關(guān)鍵字: 交換機(jī) 網(wǎng)絡(luò) 端口 數(shù)據(jù)中心

(全球TMT2022年8月22日訊)8月19日,在"新新向上 智匯同行"2022年浪潮網(wǎng)絡(luò)合作伙伴大會(huì)上,浪潮網(wǎng)絡(luò)發(fā)布400G云中心網(wǎng)絡(luò)核心交換機(jī)產(chǎn)品——CN12900E,擁有400G算網(wǎng)一體核心超寬端口,適用于云計(jì)算...

關(guān)鍵字: 交換機(jī) 網(wǎng)絡(luò) 矩陣 端口

阿姆斯特丹, Aug. 15, 2022 (GLOBE NEWSWIRE) -- 全球領(lǐng)先的托管網(wǎng)絡(luò)解決方案提供商Expereo宣布收購(gòu)SD-WAN/SASE技術(shù)的托管服務(wù)提供商Breeze Networks。此次收購(gòu)?fù)?..

關(guān)鍵字: SAS SE SD NETWORKS

(全球TMT2022年8月4日訊)武漢一大學(xué)為采用浪潮網(wǎng)絡(luò)提供的智聯(lián)解決方案對(duì)新校區(qū)實(shí)驗(yàn)室進(jìn)行高規(guī)格建設(shè)。浪潮網(wǎng)絡(luò)通過配置SC9600系列交換機(jī)作為計(jì)算網(wǎng)絡(luò)的核心、以S5560系列交換機(jī)作為接入,為網(wǎng)絡(luò)靶場(chǎng)實(shí)驗(yàn)室、虛擬...

關(guān)鍵字: 數(shù)字化 網(wǎng)絡(luò) 交換機(jī) 端口

(全球TMT2022年8月2日訊)日前,亞馬遜云科技宣布完全托管的廣域網(wǎng)(WAN)服務(wù)Amazon Cloud WAN正式可用,通過連接企業(yè)本地?cái)?shù)據(jù)中心、托管主機(jī)設(shè)施、分支機(jī)構(gòu)和云資源來(lái)簡(jiǎn)化企業(yè)全球網(wǎng)絡(luò)運(yùn)維。企業(yè)通過A...

關(guān)鍵字: 亞馬遜 AN 控制面板 SD

嵌入式教程

6897 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉