www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式教程
[導(dǎo)讀]基于VC++的FPGA重配置方案設(shè)計

采用VC++程序的FPGA重配置設(shè)計方案

利用現(xiàn)場可編程邏輯器件FPGA的多次可編程配置特點,通過重新下載存儲于存儲器的不同系統(tǒng)數(shù)據(jù),從而實現(xiàn)不同的芯片邏輯功能,可以在很大程度上提高資源利用率。原始配置FPGA的方法是硬件設(shè)計者根據(jù)需求設(shè)計生成配置數(shù)據(jù)流,然后通過專用配置芯片對FPGA進行配置,例如通過下載電纜將配置數(shù)據(jù)流存儲到FPGA配置存儲芯片中,該方法的整個過程需要芯片廠商的專用軟件參與。因此,該配置方法對依賴下載電纜,適合于產(chǎn)品研制過程中下載配置操作,且有一定的局限性,不適用對產(chǎn)品應(yīng)用中的系統(tǒng)升級或系統(tǒng)重構(gòu)。

結(jié)合對

圖1中借用原系統(tǒng)DSP處理器的控制功能來完成上位機控制命令及下載數(shù)據(jù)的接收,上位機與系統(tǒng)之間采用PCI總線接口。上位機命令由DSP處理器進行解析,并隨后發(fā)送到配置芯片控制器中,配置芯片控制器可由CPLD器件構(gòu)成,它的編程采用EEPROM或FLASH技術(shù),且無需外部存儲器芯片。

在設(shè)計中,上位機通過PCI總線建立通信并發(fā)送配置命令及數(shù)據(jù)至DSP,DSP以串行方式通知配置芯片控制器發(fā)送控制命令以及要進行配置的數(shù)據(jù)包,同時,配置芯片控制器在解析命令后,還應(yīng)執(zhí)行相應(yīng)的操作,并完成FPGA配置芯片所需的下載時序及配置數(shù)據(jù)。配置芯片的數(shù)據(jù)下載過程稱為編程操作,編程完成后,再啟動配置操作,即可進行FPGA從配置芯片讀取新的系統(tǒng)配置程序過程。與常用的FPGA配置方法相比較,本文所采用的FPGA可重構(gòu)設(shè)計的硬件結(jié)構(gòu)更加簡單,用戶操作也更加方便,而且在對FPGA的配置芯片寫入配置程序數(shù)據(jù)的時候,并不會影響到FPGA的繼續(xù)工作,系統(tǒng)重構(gòu)的時隙也更小。

DSP控制程序一般采用中斷等待的設(shè)計思想,處理器上電啟動后,首先對自身的工作方式進行設(shè)置,然后對系統(tǒng)各個功能模塊進行初始化操作,使其工作在一個確定的已知狀態(tài)下。之后,在完成系統(tǒng)的初始化以后,DSP程序進入空閑等待狀態(tài),直到標志著上層命令已送達控制邏輯的中斷信號有效,程序再從空閑等待狀態(tài)進入中斷服務(wù)程序,然后判斷是系統(tǒng)配置命令,還是其他工作命令。若接收到配置命令,則進入串口中斷服務(wù)程序,隨后判斷配置命令的類別,并進入相應(yīng)的子函數(shù)程序,包括配置模式、用戶模式、擦除、擦除延時、寫數(shù)據(jù)等多個子函數(shù)。配置模式是指系統(tǒng)通過發(fā)送控制命令來獲取FPGA配置芯片的數(shù)據(jù)信號線、時鐘信號線以及片選信號線的控制權(quán),從而進行讀寫操作。調(diào)用配置模式子函數(shù)后,發(fā)送不同的命令控制字,便可以選擇配置不同的配置器件。

本系統(tǒng)中的邏輯電路平臺由2片Altra公司FPGA芯片構(gòu)成,其對應(yīng)的配置芯片分別為EPCS16和EPCS1器件,設(shè)計中,可以分別為這兩片配置芯片設(shè)置各自的32位控制字。用戶模式子函數(shù)可在系統(tǒng)對EPCS配置芯片的寫數(shù)據(jù)操作完成后,通過系統(tǒng)發(fā)送控制命令來釋放配置芯片EPCS的數(shù)據(jù)信號線、時鐘信號線以及片選信號線的控制權(quán),這樣,F(xiàn)PGA將恢復(fù)到用戶所設(shè)置的工作模式。

2  可重配置軟件方案

用戶發(fā)送配置數(shù)據(jù)流到EPCS對FPGA進行配置的結(jié)構(gòu)圖如圖2所示,其中PC機部分為上位機配置控制的用戶軟件宿主。配置控制軟件主要包括用戶應(yīng)用程序(Win32應(yīng)用程序)、儀器驅(qū)動程序、總線驅(qū)動程序三部分,總線驅(qū)動位于整個軟件系統(tǒng)的最底層,可通過硬件抽象層(HAL)直接與硬件進行交流。儀器驅(qū)動位于總線驅(qū)動和用戶應(yīng)用程序之間。它對上可為屏蔽底層工作細節(jié)提供應(yīng)用程序調(diào)用的接口函數(shù),對下則可發(fā)送命令或接收數(shù)據(jù)。用戶應(yīng)用程序則位于軟件結(jié)構(gòu)的最上層,可通過調(diào)用儀器驅(qū)動程序,間接地與底層進行交互。其結(jié)構(gòu)圖如圖3所示。
[!--empirenews.page--]
Windows XP操作系統(tǒng)中的驅(qū)動程序開發(fā)主要是基于Win32模式驅(qū)動程序,即基于WDM(Win32 Driver Model)。在WDM驅(qū)動模型中,每個硬件設(shè)備至少有兩個驅(qū)動程序:總線驅(qū)動程序和功能驅(qū)動程序。其中總線驅(qū)動程序由Windows提供,需要考慮的是負責(zé)實現(xiàn)PCI設(shè)備邏輯功能的功能驅(qū)動程序。所以,驅(qū)動程序分為以動態(tài)鏈接庫形式的儀器驅(qū)動程序和以WDM格式的底層的接口驅(qū)動程序。前者用于實現(xiàn)對目標硬件的操作,即下載配置數(shù)據(jù)流對FPGA的配置;后者則可實現(xiàn)資源分配、接口管理及數(shù)據(jù)的控制傳輸。

3 配置數(shù)據(jù)分析

本設(shè)計中的應(yīng)用軟件所要下載的配置數(shù)據(jù)流是由硬件設(shè)計者根據(jù)需求提供的,是以二進制形式存儲的.rpd文件??梢愿鶕?jù)不同的FPGA來選擇不同的外圍存儲芯片(如EPCS1,EPCS16),從而生成不同大小的配置數(shù)據(jù)流。由于軟件設(shè)計中,每次下發(fā)的數(shù)據(jù)一定,所以,由數(shù)據(jù)流的大小就能決定循環(huán)發(fā)送數(shù)據(jù)的次數(shù)。

由于硬件設(shè)計者提供的.rod文件中的數(shù)據(jù)并不是原始的配置數(shù)據(jù),而是所要配置的數(shù)據(jù)經(jīng)過反轉(zhuǎn)生成的新的配置數(shù)據(jù)流,所以,要先將.rpd中的數(shù)據(jù)反轉(zhuǎn)處理后再發(fā)送給硬件。通過用戶界面可以二進制的形式打開.rod文件并讀數(shù),將配置數(shù)據(jù)流以單字節(jié)的形式暫存在一數(shù)組中,然后對數(shù)據(jù)進行反轉(zhuǎn)處理。數(shù)組中每個單字節(jié)數(shù)據(jù)的反轉(zhuǎn)過程為:unsigned char strl=DE,反轉(zhuǎn)后為strl=7B,定義無符號char型變量bi(i為小于8的整數(shù)),可由下面的轉(zhuǎn)換完成:



由此可以得到:strl=7B。對反轉(zhuǎn)處理生成的單字節(jié)數(shù)據(jù)經(jīng)過組合處理后,最終便可得到對FPGA進行配置所需要的數(shù)據(jù)流。

4 儀器驅(qū)動函數(shù)的設(shè)計

根據(jù)硬件設(shè)計,儀器驅(qū)動需將配置數(shù)據(jù)以長整型的形式發(fā)送,即32位。因為配置數(shù)據(jù)的長度為16位,所以發(fā)送數(shù)據(jù)時,每次要傳兩個數(shù),高16位和低16位分別放一個數(shù)。當(dāng)應(yīng)用程序打開.rpd文件時,應(yīng)將其中配置數(shù)據(jù)流保存在數(shù)組ww[f]中,而反轉(zhuǎn)處理后得到的數(shù)據(jù)依然放在數(shù)組ww[f]中并覆蓋原來的數(shù)據(jù),然后根據(jù)公式(1)進行組合處理,以得到最終要發(fā)送的32位數(shù)據(jù)并保存在長整型數(shù)組comdata[f]中。數(shù)組comdata[j]中的每個數(shù)據(jù)實際上包含兩個配置數(shù)據(jù),第一個數(shù)放在高16位,第二個數(shù)放在低16位,依次類推。確定好數(shù)據(jù)后,便可以調(diào)用動態(tài)連接庫中的發(fā)送數(shù)據(jù)函數(shù)并發(fā)送給硬件。

comdata[j]=(ww[i]<<24)∣(ww[i+1]<<16)∣(ww[i+2]<<8)∣ww[i+3](1)
[!--empirenews.page--]
應(yīng)用程序可以通過DeviceI/OControl ( )函數(shù)和WDM進行通信,DeviceI/OControl ( )既可以讀數(shù)據(jù),也可以寫數(shù)據(jù),常用于數(shù)據(jù)量較小的情況下。在軟件設(shè)計中,發(fā)送配置數(shù)據(jù)可通過調(diào)用DeviceI/OControl()完成。根據(jù)硬件要求,每次可下發(fā)1022個配置數(shù)據(jù)到cyclone (即循環(huán)發(fā)LONG型數(shù)據(jù)511次),然后由cyclone給DSP一個中斷信號,DSP接到中斷信號后,即進入中斷程序,開始接收配置數(shù)據(jù)。當(dāng)應(yīng)用程序調(diào)用發(fā)送數(shù)據(jù)函數(shù)時,可先確定要發(fā)送的配置數(shù)據(jù)大小,再計算發(fā)送的次數(shù)。為了盡可能的減小發(fā)送時間,有效完成數(shù)據(jù)的發(fā)送與配置,應(yīng)在軟件設(shè)計中建立與底層硬件的握手聯(lián)系。用戶每發(fā)送1022個數(shù)據(jù)便進入等待狀態(tài),在等待期間,DSP可把接收到的數(shù)據(jù)轉(zhuǎn)化為EPCS所需要的配置數(shù)據(jù)流。當(dāng)DSP處理完這段數(shù)據(jù)后,就給上層用戶發(fā)送一個握手信號,用戶接收到握手信號,便進入下一個1022的發(fā)送,如果最后一次發(fā)送的數(shù)據(jù)不夠1022個,則用0xFFFF補足1022個數(shù)據(jù),如此循環(huán)處理,直到數(shù)據(jù)發(fā)送完畢。發(fā)送完畢后,再給硬件繼續(xù)發(fā)送一個配置命令,DSP接到該命令后,又開始對cyclone進行配置,從而完成整個配置過程。圖4和圖5分別是配置數(shù)據(jù)和發(fā)送數(shù)據(jù)的軟件工作流程。



圖6為上位機配置控制界面,圖中給出了2片配置芯片的配置過程,這是采用Visual C++和NIMeasurement Studio聯(lián)合編程方式的標準用戶界面。其中Visual C++提供了友好的界面及用戶熟悉的Windows風(fēng)格界面,并可以調(diào)用CVI中提供的控件庫和庫函數(shù)。

5  結(jié)束語

本文給出了一種基于VC++程序的FPGA可重配置的實現(xiàn)方案,該方案在配置過程中,用戶可以通過調(diào)用自己的邏輯配置文件和程序來完成處理轉(zhuǎn)換,并控制下載,從而實現(xiàn)用戶系統(tǒng)的FPGA在系統(tǒng)編程。該方法可有效提高系統(tǒng)配置的效率,并為產(chǎn)品的升級、重構(gòu),以及用戶產(chǎn)品二次開發(fā)提供了良好手段。此外,借助互聯(lián)網(wǎng)技術(shù),本設(shè)計還可以支持遠程下載功能。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年8月13日 /美通社/ -- 8月12日,富士膠片(中國)投資有限公司(以下簡稱"富士膠片(中國)")在北京舉行FUJIFILM LTO Ultrium 10(以下簡稱"LTO...

關(guān)鍵字: 富士 數(shù)據(jù)流 數(shù)據(jù)存儲 AI

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺
關(guān)閉