www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀] 現(xiàn)代電臺的特點主要是多用途、多制式、多頻段。隨著數(shù)字技術的發(fā)展,中頻以下通常采用數(shù)字化處理,中頻到射頻用混頻器進行頻率變換。對頻率合成器的設計提出了更高的要求,例如分辨率、轉(zhuǎn)換速度、工作頻


現(xiàn)代電臺的特點主要是多用途、多制式、多頻段。隨著數(shù)字技術的發(fā)展,中頻以下通常采用數(shù)字化處理,中頻到射頻用混頻器進行頻率變換。對頻率合成器的設計提出了更高的要求,例如分辨率、轉(zhuǎn)換速度、工作頻率范圍、相位噪聲等指標。PLL(鎖相環(huán))頻率合成通過鎖相環(huán)完成頻率的加、減、乘、除運算。該方法結構簡單、便于集成,且輸出頻率高、頻譜純度高,目前使用比較廣泛,但存在高分辨率和快轉(zhuǎn)換速度之間的矛盾,一般只能用于大步進頻率合成技術中。DDS(直接數(shù)字合成)是近年來迅速發(fā)展起來的一種新的頻率合成方法。這種方法簡單可靠、控制方便,且具有很高的頻率分辨率和轉(zhuǎn)換速度,缺點是輸出頻率不能太高。如果把兩者結合起來,用DDS的輸出作為PLL的參考信號,就能滿足現(xiàn)代電臺對頻率合成器的設計要求。本文將介紹DDS和PLL的工作原理,并結合一電臺(工作頻率2 MHz~500 MHz)的設計,給出DDS做參考的PLL頻率合成器的設計方案。
1 DDS的結構及工作原理
DDS的基本結構由參考時鐘、相位累加器、ROM、DAC(數(shù)模轉(zhuǎn)換器)和LPF(低通濾波器)組成,見圖1。

DDS的工作原理是:在參考時鐘fr的控制下,頻率控制字K由累加器得到相應的相位數(shù)據(jù),把此數(shù)據(jù)作為取樣地址,來尋址正弦ROM表進行相位-幅度變換,輸出不同的幅度編碼;再經(jīng)DAC得到相應的階梯波;最后經(jīng)LPF對階梯波進行平滑處理,即可得到由頻率控制字決定的連續(xù)變化的輸出正弦波。見圖2。

DDS的輸出頻率fo、參考時鐘頻率fr、相位累加器長度N以及頻率控制字K之間的關系為:
DDS的頻率分頻率為:
由于DDS的最大輸出頻率受奈斯特取樣定理限制,所以fmax=f/2。

2 PLL的結構及工作原理
設計中通常采用數(shù)字鎖相頻率合成法,其基本結構由參考時鐘fr、VCO(壓控振蕩器)、程序分頻器(÷N)、PD(鑒相器)、LPF等組成。見圖3。

當PLL達到穩(wěn)定狀態(tài)后,若輸入信號為一固定頻率的正弦波,則VCO的輸出信號頻率經(jīng)程序分頻器分頻后與輸入信號頻率相等,它們之間的相位差為一常值。這種狀態(tài)為環(huán)路的鎖定狀態(tài)。此時有:
3 基于DDS的頻率合成器的設計
3.1 電臺整機方案
該電臺工作頻率范圍為2 MHz~500 MHz,具有調(diào)頻、調(diào)幅(包括單邊帶)、調(diào)相(QPSK)等功能,還可工作于跳擴頻方式。在短波頻段(2 MHz~30 MHz)要求調(diào)諧間隔為10 Hz,其余頻段為100 Hz。設計中采用二次變頻方案,第一中頻取160MHz,第二中頻取10.7 MHz。當然,對于160 MHz附近頻段,只采用一次變頻至10.7 MHz。第二中頻以下采用數(shù)字化處理。簡化原理框圖如圖4所示。

3.2 頻率合成器方案
頻率合成器須輸出第一本振、第二本振兩路信號。第二本振為固定頻率170.7 MHz,選用ADF4001 PLL電路,參考時鐘采用14.4 MHz溫度補償晶體振蕩器,環(huán)路鑒相頻率100 kHz。第一本振信號是由14.4 MHzTCXO(溫度補償晶體振蕩器)經(jīng)DDS頻率合成器(選用AD9851)產(chǎn)生參考信號,再由PLL電路鎖定在工作頻率上。原理框圖如圖5所示。

3.2.1 器件的選擇
選用Analog Devices公司的DDS芯片AD9851,該芯片的最高工作時鐘為180 MHz,內(nèi)部除了完整的高速DDS外,還集成了時鐘6倍頻器和一個高速比較器。本方案使用14.4 MHz TCXO,經(jīng)6倍頻器產(chǎn)生86.4 MHz參考時鐘頻率,DDS輸出的頻率分辨率為:

PLL選用National Semiconductor公司的雙頻率合成器電路LMX2335,其最高工作頻率1.1 GHz。
3.2.2 工作頻率計算
以短波頻段(2 MHz~30 MHz)為例,第一本振輸出頻率為:

考慮到環(huán)路的鎖定時間,LMX2335的鑒相頻率取200 kHz左右,對于較大范圍調(diào)整頻率,可改變LMX233的程序分頻數(shù)N,例如:162 MHz~172 MHz,N取14×60=840;172 MHz~182 MHz,N取15×60=900;182 MHz~190 MHz,N取16×60=960。LMX233的參考分頻數(shù)R固定為60。DDS輸出頻率控制在11 MHz~13 MHz,可在小范圍內(nèi)調(diào)整PLL的輸出頻率。下面以輸出162 MHz為例說明DDS頻率控制字K的算法。
DDS輸出頻率為:
頻率控制字K為:

在162 MHz~172 MHz頻率范圍內(nèi),頻率誤差=0.020 116 567×14≈0.28 Hz。
3.2.3 應注意的問題
DDS的輸出應經(jīng)過一中心頻率為12 MHz、帶寬為2 MHz的帶通濾波器。具體設計可使用Agilent ADS軟件。該電路是高速數(shù)?;旌想娐罚谥谱饔≈齐娐钒鍟r,一定要注意數(shù)模干擾問題。為此,印制電路板一定要使用4層板。在進行電路布局時,將數(shù)字部分和模擬部分分開;將電源層分為數(shù)字電源和模擬電源;將地層分為數(shù)字地和模擬地。每個有源器件的電源都要加去耦電容,并且盡可能地靠近電源輸入處,以幫助濾除高頻噪聲。
4 結束語
目前頻率合成技術主要有直接頻率合成、PLL頻率合成、DDS這3種形式。由于PLL方式的頻率合成器存在高分辨率和快轉(zhuǎn)換速度之間的矛盾,而DDS方式的輸出帶寬又有限,因此在設計工作頻率寬、調(diào)協(xié)精度高的頻率合成器時,這兩種方式均不能滿足技術要求。但是,采用DDS+PLL方式,可以滿足高精度和寬頻帶的需要,其實現(xiàn)的難點是如何提高合成器輸出頻譜純度。在實際印制電路板制作中,DDS的良好接地和合理布線非常有助于系統(tǒng)設計的實現(xiàn)。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時間同步技術展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準,文章介紹了 PTP、gPTP、CAN 等主流同步技術及特點,并以...

關鍵字: 時鐘 時間同步 同步技術 智能汽車

在電子電路領域,濾波是一項極為重要的技術手段,其主要目的是去除信號中不必要的頻率成分,保留所需的信號分量,以確保電路的穩(wěn)定運行和信號的準確傳輸。RC 串聯(lián)濾波和單一電容濾波作為兩種常見的濾波方式,雖然都利用電容的特性來實...

關鍵字: 濾波 頻率 電子電路

在數(shù)字信號處理領域,濾波器作為一種重要的工具,用于對信號進行篩選、增強或抑制特定頻率成分。FIR(有限脈沖響應)濾波器和 IIR(無限脈沖響應)濾波器是其中最為常用的兩種類型,它們在結構、性能、設計方法以及應用場景等方面...

關鍵字: 數(shù)字信號 濾波器 頻率

只要FPGA設計中的所有資源不全屬于一個時鐘域,那么就可能存在跨時鐘域問題,因為異步邏輯其實也可以看做一種特殊的跨時鐘域問題。

關鍵字: FPGA 時鐘

??激光雷達是一種先進的遙感技術,通過發(fā)射激光束并測量其反射光的返回時間或頻率變化,來精確探測目標物體的距離、速度、角度及其三維形狀等信息?

關鍵字: 激光雷達 頻率

晶振的基本構成是從一塊石英晶體上按一定方位角切下薄片,并在其兩個對應面上涂覆銀層作為電極,每個電極上各焊一根引線接到管腳上,再加上封裝外殼就構成了石英晶體諧振器。當在石英晶體的兩個電極上加一電場時,晶片會產(chǎn)生機械變形;反...

關鍵字: 晶振 頻率

濾波器是個很重要的組件,它在生活中最為大家所知的功能就是“降噪”。不過,濾波器功能上的降噪是一個廣義的降噪,不僅是聲音的“噪聲”,還有各種電信號中我們不想要的,人為定義的噪聲分量。

關鍵字: 濾波器 頻率

ORAN實現(xiàn)的另一個關鍵方面是精確的時間同步,特別是在5G環(huán)境中,精確的定時、頻率和相位對準對于數(shù)據(jù)傳輸、切換以及無線單元和分布式單元之間的協(xié)調(diào)至關重要。

關鍵字: 5G 頻率

在這篇文章中,小編將為大家?guī)碜冾l器的相關報道。如果你對本文即將要講解的內(nèi)容存在一定興趣,不妨繼續(xù)往下閱讀哦。

關鍵字: 變頻器 電壓 頻率

電源在接通之初到提供穩(wěn)定的輸出必然需要一定的時間的穩(wěn)定周期,在這個周期中電壓的穩(wěn)定度很難保證,所以電源設計者讓電源延時100ms-500ms,等電源穩(wěn)定后再向電腦提供高質(zhì)量的電源。

關鍵字: 電源 頻率
關閉