www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > 嵌入式 > 嵌入式軟件
[導(dǎo)讀]SOPC大規(guī)??删幊虒S眉呻娐返目焖匍_發(fā)

引言

在通常情況下,專用集成電路(ASIC)是大批量高性能應(yīng)用系統(tǒng)設(shè)計(jì)師的理想方案。但是,設(shè)計(jì)ASIC需要昂貴的設(shè)計(jì)工具,這樣開發(fā)成本很高,當(dāng)要把產(chǎn)品及時(shí)地推向市場(chǎng)時(shí)就會(huì)承擔(dān)很大的風(fēng)險(xiǎn)。據(jù)初步統(tǒng)計(jì),超過(guò)60%的ASIC設(shè)計(jì)至少要進(jìn)行一次以上的重制,導(dǎo)致產(chǎn)品面市推遲、成本預(yù)算超支。

HardCopy II體系結(jié)構(gòu)建立在被稱為Hcell的精細(xì)粒度晶體管陣列上。 Hcell支持從Stratix FPGA的無(wú)縫移植,具有ASIC技術(shù)那樣的密度、成本、性能和功耗優(yōu)勢(shì)。使用HardCopy器件,利用原有的FPGA開發(fā)工具,將成功實(shí)現(xiàn)于FPGA器件上的SOPC系統(tǒng)通過(guò)特定的技術(shù)直接向ASIC轉(zhuǎn)化,從而克服傳統(tǒng)ASIC設(shè)計(jì)中普遍存在的缺點(diǎn),如開發(fā)周期長(zhǎng)、產(chǎn)品上市慢、一次性成功率低、有最少投片量要求、設(shè)計(jì)軟件工具繁多且昂貴、開發(fā)流程復(fù)雜等,是快速開發(fā)大規(guī)???strong>編程專用集成電路(ASIC)前景最看好的發(fā)展方向。

Hardcopy II器件和Stratix II FPGA器件引腳完全兼容。在芯片正式投產(chǎn)之前,設(shè)備制造商可以使用FPGA進(jìn)行設(shè)備小規(guī)模生產(chǎn),采用Stratix FPGA對(duì)設(shè)計(jì)進(jìn)行測(cè)試,然后,設(shè)計(jì)中心將設(shè)計(jì)無(wú)縫移植為低成本、功能等價(jià)、引腳兼容的HardCopy II ASIC器件。

1 基于SOPC技術(shù)的Stratix FPGA的開發(fā)

采用Stratix FPGA實(shí)施高密度邏輯設(shè)計(jì),無(wú)論設(shè)計(jì)是在單個(gè)器件中進(jìn)行ASIC原型開發(fā),還是面向批量生產(chǎn),都能夠很方便地使用Stratix FPGA來(lái)實(shí)現(xiàn),一旦需要便可以移植為HardCopy結(jié)構(gòu)化ASIC。

最新推出的Stratix V及HardCopy ASIC采用高性能28 nm工藝制造,是高端密度的領(lǐng)軍者。

Stratix FPGA的開發(fā)基于Quartus II 軟件進(jìn)行系統(tǒng)硬件設(shè)計(jì),Quartus II 軟件在高密度FPGA設(shè)計(jì)中能夠?qū)崿F(xiàn)最佳效能,以最快的速度完成設(shè)計(jì)。Quartus II 軟件是在統(tǒng)一設(shè)計(jì)環(huán)境下,一套完整的綜合、優(yōu)化和驗(yàn)證工具,使用漸進(jìn)式編譯功能,與傳統(tǒng)的高密度FPGA流程相比,設(shè)計(jì)迭代時(shí)間縮短了近70%,顯著提高了設(shè)計(jì)的效率。

Quartus II用來(lái)建立硬件的系統(tǒng),主要使用SOPC Builder工具。SOPC Builder用來(lái)建立SOPC系統(tǒng)模塊,Quartus II支持多種設(shè)計(jì)方式,如原理圖、硬件描述語(yǔ)言等,硬件描述語(yǔ)言的方式支持VHDL和Verilog。SOPC Builder提供大量基于Avalon總線的IP外,它還是一個(gè)開發(fā)的IP集成環(huán)境,用戶可以很容易地將自己設(shè)計(jì)的IP集成到SOPC Builder中,實(shí)現(xiàn)設(shè)計(jì)重用。若嵌入DSP系統(tǒng),

可使用MATLAB/DSP Builder進(jìn)行DSP模塊設(shè)計(jì),經(jīng)由MATLAB/DSP Builder設(shè)計(jì)的DSP模塊或其他功能模塊可以成為單片F(xiàn)PGA電路系統(tǒng)的一個(gè)組成部分,實(shí)現(xiàn)一定的功能。另一方面,可以通過(guò)MATLAB/DSP Builder,為嵌入式處理器設(shè)計(jì)各類加速器,并可以以指令形式加入到Nios II的指令系統(tǒng),從而成為Nios II 系統(tǒng)的一個(gè)接口設(shè)備,與整個(gè)片內(nèi)系統(tǒng)融為一體。即利用DSP Builder和Nios II CPU,用戶可以根據(jù)項(xiàng)目的具體要求,隨心所欲地構(gòu)建自己的DSP處理器系統(tǒng)。

SOPC Builder提供3種Nios II 處理器軟核,即經(jīng)濟(jì)型、標(biāo)準(zhǔn)型和快速型內(nèi)核,供使用者根據(jù)設(shè)計(jì)具體情況來(lái)選擇。Nios II嵌入式處理器是一種面向用戶的、可以靈活定制的通用RISC(精簡(jiǎn)指令集架構(gòu))嵌入式CPU。它是一款具有廣闊應(yīng)用前景的處理器,融入了許多新的設(shè)計(jì)方法和理念,其SOPC概念體現(xiàn)在以下兩個(gè)方面:

① Nios II符合工業(yè)技術(shù)的發(fā)展潮流,即硬件設(shè)計(jì)軟件化。采用Nios II能有效地降低人力和物力成本,提高產(chǎn)品競(jìng)爭(zhēng)力;硬件設(shè)計(jì)軟件化還能方便對(duì)硬件進(jìn)行仿真、驗(yàn)證,整體系統(tǒng)結(jié)構(gòu)的數(shù)字邏輯化設(shè)計(jì)使得驗(yàn)證工作可通過(guò)仿真軟件順利地實(shí)現(xiàn),可以掌握詳細(xì)、清楚的信息;減少了硬件設(shè)計(jì)的錯(cuò)誤,使得對(duì)硬件接口不是很熟悉的人也可以進(jìn)行系統(tǒng)平臺(tái)的集成。

② Stratix FPGA的軟件開發(fā)使用Altera公司的系列FPGA開發(fā)的集成軟件開發(fā)環(huán)境Nios II EDS。Nios II系統(tǒng)是嵌入式處理器的基本軟件開發(fā)工具。所有軟件開發(fā)任務(wù)都可以在Nios II IDE下完成,包括編輯、編譯、程序調(diào)試、下載和運(yùn)行。Nios II IDE具有編碼生成環(huán)境以及可選RTOS和TCP/IP庫(kù)集成。它還提供構(gòu)建管理工具,使用GNU編譯器作為其支撐技術(shù)。此外,Nios II IDE還具有片內(nèi)閃存編程器功能。

Nios II軟核及其開發(fā)平臺(tái)(Nios II IDE)幫助開發(fā)者將大部分模塊構(gòu)建好,卻又不失靈活性,對(duì)大多數(shù)外設(shè)開發(fā)了相應(yīng)的驅(qū)動(dòng)程序。對(duì)于特殊要求的設(shè)計(jì),Nios II開發(fā)平臺(tái)提供了以下工具:

對(duì)時(shí)間要求苛刻的軟件算法可以采用用戶定制指令或C2H編譯器進(jìn)行加速;可以方便的把實(shí)時(shí)操作系統(tǒng)μC/OSII移植到Nios II處理器;支持用戶定制外設(shè),創(chuàng)建定制的SOPC元件,需要更新時(shí)可以使用元件編輯器對(duì)整個(gè)元件進(jìn)行再次編輯。

Stratix FPGA總體開發(fā)流程如圖1所示。

 

 

圖1 Stratix FPGA總體開發(fā)流程

[!--empirenews.page--]

2HardCopy系列器件及產(chǎn)品開發(fā)

HardCopy系列器件體系結(jié)構(gòu)建立在被稱為Hcell的精細(xì)粒度晶體管陣列上。Hcell支持從FPGA的無(wú)縫移植,具有ASIC技術(shù)那樣的密度、成本、性能和功耗優(yōu)勢(shì)。

HardCopy系列器件可以利用原有的FPGA開發(fā)工具,將成功實(shí)現(xiàn)于FPGA器件上的SOPC系統(tǒng)通過(guò)特定的技術(shù)直接向ASIC轉(zhuǎn)化,從而克服引言中提到的ASIC設(shè)計(jì)普遍存在的缺點(diǎn)。

HardCopy ASIC具有獨(dú)特的FPGA前端設(shè)計(jì)方法,實(shí)現(xiàn)了業(yè)界風(fēng)險(xiǎn)最低、產(chǎn)品面市最快的解決方案。采用Stratix FPGA對(duì)設(shè)計(jì)進(jìn)行測(cè)試,然后,Altera的HardCopy設(shè)計(jì)中心將設(shè)計(jì)無(wú)縫移植為低成本、功能等價(jià)、引腳兼容的HardCopy器件。此外,由于Altera公司在HardCopy設(shè)計(jì)中心進(jìn)行所有的測(cè)試設(shè)計(jì)工作,因此,不需要插入測(cè)試或者生成測(cè)試向量。典型開發(fā)流程如圖2所示。

 

 

圖2 HardCopy ASIC開發(fā)流程

最新上市的HardCopy IV ASIC具有24個(gè)收發(fā)器、2?8M~13.3M的可用ASIC邏輯門以及6.3 ~16.8 Mb的片內(nèi)存儲(chǔ)器,滿足了多種應(yīng)用的需求。HardCopy IV ASIC提供兩種40 nm型號(hào)產(chǎn)品:

◆ HardCopy IV GX器件主要面向需要高速收發(fā)器的應(yīng)用;

◆HardCopy IV E器件面向需要大量邏輯、存儲(chǔ)器以及數(shù)字信號(hào)處理(DSP)功能的應(yīng)用。

最新發(fā)布的HardCopy V采用28 nm工藝制造,性能得到進(jìn)一步提高。

總之,Altera HardCopy IV ASIC為滿足定制邏輯需求提供總成本最低、風(fēng)險(xiǎn)最低與產(chǎn)品面市最快、收益最快的解決方案。

3 結(jié)論

采用HardCopy ASIC規(guī)劃的系統(tǒng)實(shí)現(xiàn)了真正的硬件和軟件協(xié)同設(shè)計(jì),大大縮短了系統(tǒng)面市時(shí)間,能夠盡快獲得收益。Altera的Quartus II軟件工具使用簡(jiǎn)單,結(jié)合Altera及其合作伙伴的知識(shí)產(chǎn)權(quán)(IP),幫助用戶同時(shí)進(jìn)行FPGA和ASIC設(shè)計(jì)。只要在Quartus II軟件中選擇合適的Stratix系列FPGA和HardCopy輔助器件就可以啟動(dòng)設(shè)計(jì),非常簡(jiǎn)單。

短期內(nèi)設(shè)計(jì)出超大規(guī)模集成電路的商業(yè)壓力在逐漸增加?;贗P復(fù)用的SOPC技術(shù)是近幾年來(lái)FPGA系統(tǒng)開發(fā)的方向。Stratix FPGA便是基于以上優(yōu)勢(shì)進(jìn)行開發(fā)的,可以獨(dú)立地使用FPGA進(jìn)行設(shè)備小規(guī)模生產(chǎn);在需要大規(guī)模生成時(shí),在短時(shí)間內(nèi),通過(guò)Altera的HardCopy設(shè)計(jì)中心將基于Startix FPGA設(shè)計(jì)無(wú)縫移植為低成本、功能等價(jià)、引腳兼容的HardCopy II結(jié)構(gòu)化ASIC,成為高性能、低功耗、總成本低、產(chǎn)品開發(fā)周期短的ASIC。這正是未來(lái)高端復(fù)雜可編程大規(guī)模ASIC產(chǎn)業(yè)最看好發(fā)展的方向。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

本文中,小編將對(duì)PLC予以介紹,如果你想對(duì)它的詳細(xì)情況有所認(rèn)識(shí),或者想要增進(jìn)對(duì)它的了解程度,不妨請(qǐng)看以下內(nèi)容哦。

關(guān)鍵字: PLC 編程

在下述的內(nèi)容中,小編將會(huì)對(duì)PLC的相關(guān)消息予以報(bào)道,如果PLC是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。

關(guān)鍵字: PLC 編程 模塊化

-Cognizant正在籌辦全球最大規(guī)模的氛圍編程活動(dòng),以提升數(shù)千名員工的AI素養(yǎng) 為抓住人工智能經(jīng)濟(jì)將創(chuàng)造的巨大機(jī)遇,Cognizant與Lovable、Windsurf、Cursor、Gemini Code Ass...

關(guān)鍵字: 編程 NI AN PI

上海 2025年6月23日 /美通社/ -- 日前,以"匯聚?連接?創(chuàng)造"為主題的2025世界移動(dòng)通信大會(huì)(MWC)上海拉開帷幕。大會(huì)期間,愛(ài)立信專家圍繞"5G-A","...

關(guān)鍵字: 愛(ài)立信 編程 網(wǎng)絡(luò) AI

北京2025年3月6日 /美通社/ -- 2025世界移動(dòng)通信大會(huì)(MWC25)期間,愛(ài)立信的5G可編程網(wǎng)絡(luò)榮獲"GTI年度大獎(jiǎng)—移動(dòng)技術(shù)創(chuàng)新突破獎(jiǎng)"。此次獲獎(jiǎng),標(biāo)志著愛(ài)立信的5G可編程網(wǎng)絡(luò)獲得了GT...

關(guān)鍵字: 網(wǎng)絡(luò) 愛(ài)立信 編程 TI

北京2025年3月4日 /美通社/ -- 日前,愛(ài)立信總裁兼首席執(zhí)行官鮑毅康(Börje Ekholm)在巴塞羅那舉行的2025年世界移動(dòng)通信大會(huì)(MWC)上表示,移動(dòng)連接將在實(shí)現(xiàn)人工智能(AI)和云技術(shù)能力方...

關(guān)鍵字: 愛(ài)立信 API AD 編程

上海2025年2月20日 /美通社/ -- 新品亮點(diǎn) 產(chǎn)品豐富:5個(gè)系列,9款產(chǎn)品,工作距離覆蓋300~3000mm 性能出眾:采集時(shí)間0.3s,不懼反光,精度最高0.03mm@300mm 應(yīng)用廣泛:支...

關(guān)鍵字: 3D視覺(jué) 相機(jī) 編程 機(jī)器人系統(tǒng)

防御性編程是指一種預(yù)見(jiàn)代碼可能出現(xiàn)問(wèn)題并提前采取措施來(lái)防止這些問(wèn)題發(fā)生的編程風(fēng)格。在前端開發(fā)中,這尤其重要,因?yàn)槟愕拇a直接與用戶交互,任何錯(cuò)誤都可能導(dǎo)致糟糕的用戶體驗(yàn),甚至安全漏洞。

關(guān)鍵字: 代碼 編程

防御性編程是一種編程策略,旨在通過(guò)考慮到各種可能的錯(cuò)誤和異常情況,確保程序在任何情況下都能正常工作。這種方法強(qiáng)調(diào)在編碼過(guò)程中盡可能早地發(fā)現(xiàn)并處理錯(cuò)誤,以避免在運(yùn)行時(shí)出現(xiàn)未預(yù)見(jiàn)的問(wèn)題。

關(guān)鍵字: C語(yǔ)言 編程

在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,SOPC(System on a Programmable Chip,可編程片上系統(tǒng))、SoC(System on Chip,片上系統(tǒng))和FPGA(Field Programmable Gate A...

關(guān)鍵字: SOPC SoC FPGA
關(guān)閉