并行編程,最早的編程方法,功能最強(qiáng)大,但需要連接較多的引腳,通常需要12V~24V的高壓,以示區(qū)別,下面稱(chēng)為 高壓并行編程。 ISP(In System Programmability) 在系統(tǒng)編程,簡(jiǎn)稱(chēng)為 串行下載 IAP(In Application
當(dāng)你改動(dòng)了AVR的熔絲位配置,重新加電后,想再用ISP下載,提示:“進(jìn)入編程模式失敗”等,極有可能是你搞錯(cuò)了熔絲位,導(dǎo)致芯片不知道使用何種主頻而無(wú)法正常工作(僅限于內(nèi)部RC振蕩的情況)。解決方法為:1。寄回給芯片
基于DSP與MAX147的多路數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)
基于cPCI總線的嵌入式遙測(cè)前端處理器系統(tǒng)設(shè)計(jì)
基于CPCI總線多DSP系統(tǒng)的高速主機(jī)接口設(shè)計(jì)
混和信號(hào)數(shù)字示波器在通用串行總線開(kāi)發(fā)中的應(yīng)用
嵌入式系統(tǒng)架構(gòu)發(fā)展趨勢(shì)及比較分析
ARM7和ARM9雙核平臺(tái)的技術(shù)分析
基于DM642的智能視頻監(jiān)控系統(tǒng)的DSP實(shí)現(xiàn)
控制板級(jí)時(shí)鐘分配期間出現(xiàn)的 EMI
摘要:IT公司的MSP430系列單片機(jī)是一種超低功耗的混合信號(hào)控制器,具有豐富的片內(nèi)外設(shè),有極其廣闊的應(yīng)用范圍。介紹基于MSP430系列單片機(jī)的RS232/RS485 CAN總線通信轉(zhuǎn)換接口的設(shè)計(jì)與實(shí)現(xiàn),重點(diǎn)討論其硬件配置和軟件
在提高硬件系統(tǒng)抗干擾能力的同時(shí),軟件抗干擾以其設(shè)計(jì)靈活、節(jié)省硬件資源、可靠性好越來(lái)越受到重視。下面以MCS-51單片機(jī)系統(tǒng)為例,對(duì)微機(jī)系統(tǒng)軟件抗干擾方法進(jìn)行研究。 1 軟件抗干擾方法的研究
摘要 介紹一種簡(jiǎn)便實(shí)用的PIC編程器實(shí)現(xiàn)方案。設(shè)計(jì)思想是:以單片機(jī)作為主控機(jī),欲寫(xiě)入的PIC程序代碼存放在主控機(jī)中,由主控機(jī)提供PIC芯片編程所需信號(hào),并監(jiān)測(cè)整個(gè)編程流程。在時(shí)鐘脈沖信號(hào)作用下,把代碼寫(xiě)入PIC的F
摘要:簡(jiǎn)要介紹了AT90CAN 28的功能特點(diǎn),講述了AT90CAN128中CAN控制器的原理及使用方法,針對(duì)所設(shè)計(jì)車(chē)型CAN總線控制系統(tǒng)的構(gòu)成特點(diǎn),制定了通信協(xié)議,并以聯(lián)合制動(dòng)單元為具體實(shí)例,對(duì)其設(shè)計(jì)過(guò)程進(jìn)行了詳細(xì)的描述,使
高速緩存(CACHE)作為內(nèi)核和低速存儲(chǔ)器之間的橋梁,基于代碼和數(shù)據(jù)的時(shí)間和空間相關(guān)性,以塊為單位由硬件控制器自動(dòng)加載內(nèi)核所需要的代碼和數(shù)據(jù)。如果所有程序和數(shù)據(jù)的存取都由內(nèi)核完成,基于CACHE的運(yùn)行機(jī)制,內(nèi)核始終能夠得到存儲(chǔ)器中最新的數(shù)據(jù)。但是當(dāng)有其它可以更改存儲(chǔ)器內(nèi)容的部件存在時(shí),例如不需要內(nèi)核干預(yù)的直接數(shù)據(jù)存?。―MA)引擎,就可能出現(xiàn)由于CACHE的存在而導(dǎo)致內(nèi)核或者DMA不能夠得到最新數(shù)據(jù)的現(xiàn)象,也就是CACHE一致性的問(wèn)題。