www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 模擬 > 模擬
[導讀]問題: 2個頻率無關的時鐘,在sel的選擇下做切換。有時一個看起來簡單,實際上是在考驗ASIC工程師的問題。1.簡單的講就是做信號的2選1么,那么我們就先做一個簡答的2選1吧。這是一個邏輯圖,實際的2選1是由3個門電路

問題: 2個頻率無關的時鐘,在sel的選擇下做切換。

有時一個看起來簡單,實際上是在考驗ASIC工程師的問題。

1.簡單的講就是做信號的2選1么,那么我們就先做一個簡答的2選1吧。

這是一個邏輯圖,實際的2選1是由3個門電路過程的,比如2個與一個或:

這個電路顯然不能用于時鐘的選擇,因為這將導致輸出時鐘存在毛刺,后級電路是不能直接用的。

2. 我們很自然的會想到,要是能在時鐘低時切換到另一個時鐘低電平,就能保證時鐘的品質(zhì)。這樣在時鐘切換時就必然要經(jīng)歷4個階段:1)選擇信號改變、2)在clk1為低時停掉clk1的選擇 、3)在clk2為低時打開clk2的選擇端、3)正常工作,完成切換。

這樣一想,似乎要寫一個狀態(tài)機了。但是這里面有一個問題先要解決:clk的低電平用什么來檢測?當然,如果你有更高頻率的時鐘,確實是可以寫一個狀態(tài)機的,但是恐怕多數(shù)時候是沒有那個高頻時鐘的。那我們就只能用時鐘的下降沿來檢測時鐘的低電平的到來了。于是我們就基本有了方向。

這個電路是比較經(jīng)典的,其思考過程也很屈折,關鍵就在于寄存器前的那個與門,它的位置非常關鍵。

是不是這就可以了呢?當然不完全。我們考慮了輸出時鐘的完整性,但是我們忘了,圖上的這2個寄存器本身就是跨時鐘域的寄存器,其本身也存在壓穩(wěn)態(tài)的問題。而且這個壓穩(wěn)態(tài)會隨著輸出的時鐘擴展到很遠。芯片恐怕是承受不了的。

3. 所以,我們還需要一點特殊處理(圖就不畫,有點煩,但是這一步很重要),就是在寄存器輸出端到另一個寄存器前的與門之間用相應的時鐘鎖存2次(這是最通常的做法,地球人恐怕都知道)。

做個小節(jié)吧:

我們都很關注邏輯本身,做過1年以上的工程師都知道第1步是不嚴謹?shù)?。但是恐怕要工?年以上的工程師才能理解到第2步也是不嚴謹?shù)?。倒不是因為它很復雜,僅僅是因為經(jīng)歷的第1步后,忘了對第2步再做認真的分析。所以,做ASIC工程師就是要不斷反復考慮自己的設計,不到大批量用上1、2年,你恐怕都要時刻的反省。這很重要,也很累。

本站聲明: 本文章由作者或相關機構(gòu)授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時間同步技術展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時間基準,文章介紹了 PTP、gPTP、CAN 等主流同步技術及特點,并以...

關鍵字: 時鐘 時間同步 同步技術 智能汽車

控制寄存器(Control Register)是中央處理器(CPU)中用于管理系統(tǒng)級操作的特殊寄存器,它為操作系統(tǒng)和硬件提供對處理器行為的精細控制。本文從計算機體系結(jié)構(gòu)角度系統(tǒng)闡述控制寄存器的設計原理、功能分類、操作機制...

關鍵字: 寄存器 處理器

在嵌入式系統(tǒng)開發(fā)中,硬件抽象層(Hardware Abstraction Layer,HAL)起著至關重要的作用。它為上層軟件提供了統(tǒng)一的硬件訪問接口,隱藏了底層硬件的細節(jié),使得軟件具有更好的可移植性和可維護性。C++作...

關鍵字: 嵌入式C++ HAL 寄存器 封裝

采用51單片機最小開發(fā)板,由8位自制獨立按鍵控制。單片機芯片為STC89C52RC,晶振為@12.000 mhz。8X8LED點陣屏模塊由MAX7219驅(qū)動,MAX7219包含一個自動掃描電路。你只需要把要顯示的數(shù)據(jù)發(fā)送...

關鍵字: 51單片機 MAX7219 寄存器

電源管理集成電路(PMIC)有益于簡化最終應用并縮小其尺寸,也因此備受青睞。然而,當默認啟動時序和輸出電壓與應用要求不符時,就需要定制上電設置。大多數(shù)情況下,電路沒有可以存儲這些設置的非易失性存儲器(NVM)。對此,低功...

關鍵字: 電源管理 集成電路 寄存器

我從Digilent公司拿出了我的Arty Z7板,并在Vivado/Vitis 2021.2中創(chuàng)建了一個項目來讓它工作,你可以在我的上一個項目帖子中閱讀,我在QDSP-6061的5位數(shù)上顯示滾動文本,上面寫著“Hell...

關鍵字: 寄存器 AXI4 QDSP-6061 RTL模塊

只要FPGA設計中的所有資源不全屬于一個時鐘域,那么就可能存在跨時鐘域問題,因為異步邏輯其實也可以看做一種特殊的跨時鐘域問題。

關鍵字: FPGA 時鐘

在單片機系統(tǒng)的設計中,復位電路是確保單片機正常工作的關鍵組成部分。它能夠在系統(tǒng)啟動時將單片機的內(nèi)部寄存器和狀態(tài)設置為初始值,保證單片機從一個確定的狀態(tài)開始運行。與門芯片作為一種常見的數(shù)字邏輯芯片,有時會被應用于單片機復位...

關鍵字: 復位電路 寄存器 單片機

在數(shù)字電路設計中,計數(shù)器是一種基礎的數(shù)字電路組件,用于記錄并顯示脈沖信號的數(shù)量或頻率。4進制計數(shù)器,即模4計數(shù)器,是一種特殊的計數(shù)器,其計數(shù)范圍從0到3,共4個狀態(tài)。本文將深入探討如何結(jié)合D觸發(fā)器與寄存器來實現(xiàn)一個4進制...

關鍵字: D觸發(fā)器 寄存器 計數(shù)器

寄存器是CPU內(nèi)部存儲單元,即寄存器是CPU的組成部份。寄存器是有限存貯容量的高速存貯部件,它們可用來暫存指令、數(shù)據(jù)和位址等。

關鍵字: 寄存器 CPU
關閉