www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 電源 > 線性電源
[導讀]摘要:為了在接口有限的CPU中傳輸多路視頻數(shù)字信號,介紹了一種視頻合成方法,通過FPGA把4路BT.656標準D1格式的視頻信號合成為1路BT.656 D1格式的視頻信號。A/D轉(zhuǎn)換以后的視頻信號是標準D1格式的數(shù)字視頻信號,F(xiàn)P

摘要:為了在接口有限的CPU中傳輸多路視頻數(shù)字信號,介紹了一種視頻合成方法,通過FPGA把4路BT.656標準D1格式的視頻信號合成為1路BT.656 D1格式的視頻信號。A/D轉(zhuǎn)換以后的視頻信號是標準D1格式的數(shù)字視頻信號,F(xiàn)PGA產(chǎn)生讀寫信號控制雙口RAM讀寫操作,先把D1格式的數(shù)字視頻信號存進雙口RAM,然后分時地讀取4個RAM,把每路D1格式的數(shù)字視頻信號縮小為CIF格式的數(shù)字視頻信號,產(chǎn)生1個新的遵循BT.656標準的D1格式的視頻信號。實踐證明,此方法能有效地完成視頻合成,達到設計要求。
關鍵詞:視頻合成;BT.656;FPGA;數(shù)字視頻

    在很多視頻應用場景中,需要用到多路數(shù)字視頻信號。一些視頻微處理器的輸入輸出接口有限,無法傳輸多路數(shù)字視頻信號,故對視頻信號進行合成傳輸是一件十分有意義的事情,通用的做法是通過可編程邏輯器件進行合成。鑒于此,本文利用ITU—RBT.656特有的幀結(jié)構,論述了把4路ITU—R BT.656數(shù)字視頻信號合成為1路ITU—R BT.656數(shù)字視頻信號的方法。

1 系統(tǒng)設計方案
1.1 硬件框架
    本設計通過FPGA實現(xiàn)4路ITU—R BT.656 D1格式的數(shù)字視頻信號在1路視頻通道中傳輸,在視頻解碼器(SAA7113)輸出口與CPU的視頻輸入口之間增加了耦合合成邏輯,利用FPGA實現(xiàn)二者之間的耦合。硬件連接圖如圖1所示,F(xiàn)PGA與SAA7113通過雙口RAM耦合,F(xiàn)PGA控制雙口RAM的讀寫邏輯,分時地讀取4個雙口RAM中的數(shù)據(jù),數(shù)字視頻信號在FPGA里面進行合成。


    SAA7113外部時鐘源由24.768 M的晶體提供,內(nèi)部PLL產(chǎn)生SAA7113所需要的工作時鐘,VPO輸出時鐘頻率是27 MHz。SAA7113的初始化由CPU通過兩組I2C總線完成,每組的2個SAA7113使用不同的I2C從地址(通過設置RTS0)。4路模擬CVBS信號分別輸入4片SAA7113的AI22.4片SAA7113的VPO總線分別連接到4個雙口RAM的輸入端,SAA7113的RTS0、RTS1、LLC連接到FPGA,F(xiàn)PGA根據(jù)視頻同步信息控制雙口RAM的讀寫時序,雙口RAM的數(shù)據(jù)輸出端以總線形式連接到FPGA。
1.2 主要器件選型
    系統(tǒng)采用SAA7113作為A/D轉(zhuǎn)換器件。SAA7113是一款視頻解碼芯片,通過配置內(nèi)部寄存器可對4路模擬輸入視頻信號進行選擇,輸入信號可為4路CVBS或2路S視頻(Y/C)信號,輸出8位總線,為標準的ITU—R BT.656 YUV 4:2:2格式視頻流,可以配置為10位模式。7113支持PAL、NTSC、SECAM多種制式,可在PAL、NTSC之間自動轉(zhuǎn)換,自動檢測場頻(50 Hz或60 Hz)。對色度、亮度等的控制都是通過對相應寄存器寫入不同的配置值來實現(xiàn),寄存器的讀寫通過I2C總線進行。
    本設計利用SAA7113 LLC時鐘輸出時鐘信號27 MHz作為FPGA輸入時鐘源,利用片內(nèi)PLL對其進行倍頻,作為FPGA全局時鐘使用,復位使用上電復位。
    FPGA采用Xilinx公司的大容量、低成本、低功耗Spartan-3E系列XC3S250E。Spartan-3E家族優(yōu)勢主要是系統(tǒng)連接功能(包括物理并行I/O接口)和高帶寬所需要的協(xié)議。Spartan-3E器件I/O管腳支持全部的SelectIO。支持18種通用I/O接口標準(PCI 64/66、PCI—X 100、RSDS和mini—LVDS等),以及普通DDR存儲接口。提供每秒高達91億次的乘累加(MAC)。內(nèi)置18x18嵌入式乘法器可用來實現(xiàn)緊密的DSP結(jié)構(比如MAC引擎及自適應、全并行FIR濾波器)。SRL16移位寄存器邏輯和分布式存儲器可用來實現(xiàn)高密度DSP結(jié)構,比如濾波器。其內(nèi)核電壓為12V和2.5 V,IO電壓為3.3V。XC3S250E能提供25萬個等效邏輯門,本產(chǎn)品選擇PQ208封裝,能夠提供158個用戶可用的輸入/輸出管腳。
    在本設計中,XC3S250E的配置采用Slave Serial模式(M[2:0]=“111”),通過CPU把FPGA的配置數(shù)據(jù)通過同步串行接口寫入FPGA。CPU使用GPIO管腳來模擬FPGA的串行配置時序。
    為了方便FPGA的調(diào)試,在電路板上預留JTAG配置接口。
    本設計需要對4路720x576的視頻數(shù)據(jù)進行存儲,每路存儲空間為576行x720x2字節(jié)(在4:2:2的YCbCr信號中,一個點實際占用2字節(jié)(用亮度色差表示))。因此每路需要800 kB左右的存儲空間。在設計中使用了4片1 MB容量的雙口SRAM,用于緩存4路視頻數(shù)據(jù)。
    對FPGA模塊,輸入的5.0 V經(jīng)1片TPS76833轉(zhuǎn)換為3.3V,供FPGA VCCO使用。5.0V經(jīng)1片RT8011變換后輸出+2.6V/2A的電壓,一路提供給XC3S250E的VCCAUX使用:另一路由RT9183 LDO變換為+1.2V/1.5A電壓,為XC3S250E內(nèi)核供電。輸入的5.0V經(jīng)一片TPS76833轉(zhuǎn)換為3.3V,為其他器件供電。

2 視頻合成描述
    本文描述針對PAL制式,視頻合成的具體實現(xiàn)思路為:4通道數(shù)據(jù)分別在水平方向/垂直方向各縮小1/2(由D1格式縮小為CIF格式):將4個CIF格式的數(shù)字視頻流拼接成1個ITU—R BT.656數(shù)字視頻流,和CPU(DSP)的視頻口連接。通過FPGA對4路SAA7113輸入數(shù)據(jù)的合成,可以同時傳送4路352x288像素的視頻信號。
    模擬CVBS信號輸入以后,經(jīng)過相關處理(鉗位、幅度放大、抗混疊濾波、A/D轉(zhuǎn)換、YUV分離)電路之后,轉(zhuǎn)換為BT.656 D的頻數(shù)據(jù)流,從SAA7113輸出的視頻數(shù)據(jù)源是分辨率為720x576 D1格式的視頻源。分辨率為720x576,每幀625行,每行1728個像素點。正好可以分割為4路252x288像素的視頻源,多余空間通過數(shù)據(jù)8010來填充。
    首先配置SAA7113相關寄存器,把RTS0、RTS1配置為HS、VS,F(xiàn)PGA根據(jù)HS、VS的時序關系并利用片內(nèi)計數(shù)器對BT656數(shù)據(jù)流進行幀同步檢測,找到準確的同步信息,確定定時信息。然后啟動雙口RAM寫操作(寫RAM地址與BT656的行場時序嚴格對應,約定一種映射關系,方便讀操
作),再根據(jù)定時信息控制雙口RAM讀時序,把4路雙口RAM讀出端的數(shù)據(jù)線以總線方式連接在一起,F(xiàn)PGA分時地讀取不同的RAM模塊。4個RAM輸給FPGA的數(shù)據(jù)是連續(xù)的,它們分時地來自不同的模塊,填充到對應的區(qū)域,原來存放第一場數(shù)據(jù)的位置用來存放第1、第2路視頻源,原來存放第二場數(shù)據(jù)的位置用來存放第3、第4路視頻源,同時插入ITU—R BT.656幀格式的同步信息,其他位置插入固定數(shù)據(jù)8010,產(chǎn)生一路符合ITU—R BT.656標準的D1格式的數(shù)字視頻流。
    經(jīng)過合成處理以后,F(xiàn)PGA可以為CPU提供1路符合ITU—R BT.656 D1格式的視頻數(shù)據(jù)流。

3 實驗分析及結(jié)語
    對系統(tǒng)性能進行了較為完備的測試,通過視頻編碼器對輸入合成視頻數(shù)據(jù)進行測試。為了測試設計達到預定要求,選用了多種視頻輸入源進行測試,有測試運動快慢及劇烈程度的畫面,有測試黑白圖像效果的全黑與全白,還有測試亮度等級的階梯圖案等等。
    實驗結(jié)果表明,在4路D1圖像輸入時,平均信躁比達到33 dB以上,能實時地進行編碼,解碼圖像畫面清晰流暢,沒有馬賽克以及動畫現(xiàn)象,色彩鮮艷,亮度分明。
    本文論述了一種4路D1視頻流合成1路D1格式視頻流的方法,此設計完全能滿足特定條件下的多路視頻數(shù)據(jù)傳輸,符合實際應用場景,達到設計要求。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅(qū)動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅(qū)動電源的性能直接關系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅(qū)動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅(qū)動性能的關鍵。

關鍵字: 工業(yè)電機 驅(qū)動電源

LED 驅(qū)動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅(qū)動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅(qū)動電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅(qū)動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術之一是電機驅(qū)動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅(qū)動系統(tǒng)中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅(qū)動電源

在現(xiàn)代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質(zhì)量和效率直接關系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅(qū)動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅(qū)動電源 功率因數(shù)校正

在LED照明技術日益普及的今天,LED驅(qū)動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術 電磁干擾 驅(qū)動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅(qū)動電源

關鍵字: LED 驅(qū)動電源 開關電源

LED驅(qū)動電源是把電源供應轉(zhuǎn)換為特定的電壓電流以驅(qū)動LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅(qū)動電源
關閉