www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 消費電子 > 消費電子
[導(dǎo)讀]ProtoLink的誕生對于大型SoC的系統(tǒng)級驗證而言,F(xiàn)PGA原型板是高性價比的快速驗證平臺。思源科技股份有限公司(SpringSoft)資深處長茅華指出:“當(dāng)需要對大型SoC做軟硬件協(xié)同驗證時,你可以選擇服務(wù)器或工作站平臺進行模

ProtoLink的誕生

對于大型SoC的系統(tǒng)級驗證而言,FPGA原型板是高性價比的快速驗證平臺。思源科技股份有限公司(SpringSoft)資深處長茅華指出:“當(dāng)需要對大型SoC做軟硬件協(xié)同驗證時,你可以選擇服務(wù)器或工作站平臺進行模擬驗證,但這種方式的缺點是太慢。你也可選擇購買商業(yè)級仿真器進行協(xié)同驗證,但這種方式的缺點是太貴。對大多數(shù)用戶而言,最理想的高性價比驗證平臺就是FPGA原型板?!?BR>
原型板盡管由于速度快和成本低廉,已被廣泛運用來驗證關(guān)鍵SoC設(shè)計模塊或整套系統(tǒng)是否正確運作。不過,F(xiàn)PGA原型板向來設(shè)置不易,且缺乏設(shè)計能見度,因此在研發(fā)過程中,F(xiàn)PGA板配置工作經(jīng)常延誤,或局限于使用在開發(fā)階段的后期。

此外,市場上現(xiàn)有的FPGA原型板調(diào)試解決方案不能滿足設(shè)計比較復(fù)雜的SoC調(diào)試需要。例如,茅華說:“為了調(diào)試其大型FPGA,Xilinx推出了一款名為ChipScope的調(diào)試工具,但它只能用于調(diào)試比較簡單的設(shè)計,原因在于這款工具利用FPGA內(nèi)部一部分存儲器資源來存儲內(nèi)部驗證信息,隨著當(dāng)今客戶設(shè)計占據(jù)的FPGA空間越來越大,F(xiàn)PGA內(nèi)部已不可能拿出足夠多的存儲器資源來存儲足夠多的驗證信息。”

為了解決當(dāng)前FPGA原型板調(diào)試市場上存在的這一問題,SpringSoft 最近發(fā)布了一款新工具ProtoLink Probe Visualizer,這款產(chǎn)品可以將FPGA中SoC設(shè)計的數(shù)千個信號儲存幾百萬個頻率周期,從而能夠大幅提升實時設(shè)計能見度。此外,ProtoLink Probe Visualizer還可以搭配領(lǐng)先業(yè)界的Verdi HDL偵錯平臺,這不僅能夠縮短預(yù)制或定制設(shè)計原型板的驗證時間,而且還能夠提高FPGA原型板的投資回報率而將其運用在系統(tǒng)級芯片(SoC)設(shè)計的早期檢驗階段。

高管引言

茅華指出:“對SoC客戶而言,ProtoLink Probe Visualizer一個很大的優(yōu)勢就是允許他們在FPGA原型板上進行早期調(diào)試。在傳統(tǒng)的FPGA原型板調(diào)試流程中,客戶不僅只能看到有限頻率周期內(nèi)的十幾個信號,而且每發(fā)出一個ECO到RTL設(shè)計中去增加檢測信號或做其它修改時,周轉(zhuǎn)時間需要一天,迫使客戶只能在SoC設(shè)計后期才能做FPGA原型板驗證。而有了Probe Visualizer工具之后,客戶不僅可同時在幾百萬個頻率周期上看1千個信號,而且可將信號的RTL級與門級對應(yīng)起來,這使得一個ECO所需的周轉(zhuǎn)時間只需半小時就夠了,從而允許客戶在SoC設(shè)計早期就可進行FPGA原型板驗證,大大加快SoC設(shè)計周期?!?BR>
ProtoLink Probe Visualizer能夠通過迅速的探針ECO(probe ECO)流程,輕松地新增/改變信號,同時運用SpringSoft的Verdi自動化偵錯系統(tǒng),加速RTL級的設(shè)計偵錯操作,解決了上述窘境。

“隨著FPGA的容量與效能益趨龐大且出色,越來越多的企業(yè)轉(zhuǎn)用FPGA原型方法進行系統(tǒng)層驗證工作。然而,設(shè)計復(fù)雜性與偵錯能力仍是妨礙原型配置的關(guān)鍵因素?!盨pringSoft驗證技術(shù)與產(chǎn)品事業(yè)群副總經(jīng)理許有進博士表示:“ProtoLink Probe Visualizer減輕原型研發(fā)人員與SoC 團隊沉重的驗證負擔(dān)。這款產(chǎn)品使用以軟件為基礎(chǔ)的直覺式方法,達到高水平的設(shè)計能見度;從早期RTL設(shè)計時間到最后的設(shè)計實現(xiàn)階段,協(xié)助您更輕松地進行原型板偵錯工作?!?BR>
臺灣工業(yè)技術(shù)研究院資通所吳文慶組長表示:“考慮到多核處理器SoC設(shè)計的復(fù)雜性,由于設(shè)計能見度不佳、偵錯周期冗長且需要不斷地重復(fù)工作才能夠變更探測信號(probe),成本所費不貲,因此采用傳統(tǒng)FPGA原型板偵錯流程是不符實際的作法。ProtoLink Probe讓我們能夠運用更靈活的FPGA驗證方法,并且在原型板上使用Verdi調(diào)試程序。初步成果讓我們信心大增,期待能夠?qū)⑦@種實時能見度以及更迅速的偵錯優(yōu)勢,運用在更多系統(tǒng)原型上?!?BR>
能見度更高、偵錯更迅速

Probe Visualizer 協(xié)助用戶增加探測信號的數(shù)量,從數(shù)十個增加至數(shù)千個,能儲存探測信號數(shù)據(jù)長達數(shù)百萬的頻率周期,并且只需幾分鐘時間即可新增或變更探測信號,不需要重復(fù)進行冗長的設(shè)置流程。您也可依據(jù)需求配置SpringSoft的Siloti能見度自動增強系統(tǒng),決定需要觀測的最小信號組數(shù)量,達到最佳的設(shè)計能見度。探測信號數(shù)據(jù)會儲存并上傳至SpringSoft的 Fast Signal Database(FSDB)中,供偵錯工作使用。

Probe Visualizer 與SpringSoft Verdi HDL 偵錯平臺密切整合,只需一次設(shè)計編譯操作,即可使用Verdi系統(tǒng)的進階具體化與自動追蹤功能。工程師可以跨多個 FPGA 檢視波形,進而分析設(shè)計行為,并且在他們最熟悉的RTL代碼環(huán)境中找出錯誤的原因;與傳統(tǒng)方法相比較,偵錯時間大幅縮短一半。在需要時,只要由Verdi環(huán)境將額外的探測信號拖曳至Probe Visualizer即可快速看到結(jié)果。由于可使用Probe Visualizer 通過整合式版本管理系統(tǒng)來追蹤探測ECO,因此在偵錯過程中,也能夠依照需求迅速追溯至特定的版本。

功能齊備,操作便捷

Probe Visualizer 可在一般工程工作站上執(zhí)行,其中整合了軟件、硬件以及特定 IP,來執(zhí)行 FPGA 設(shè)置操作、探測信號調(diào)校與接口工作。軟件能夠?qū)㈩A(yù)先分塊(partition)的 FPGA 設(shè)置流程自動化,并且在每一個FPGA內(nèi)植入小型soft IP 區(qū)塊,以萃取預(yù)先選定的探測信號。而硬件接口套件提供一切工作所需,將執(zhí)行 Probe Visualizer 軟件的工作站鏈接至原型板。其中包括定制的 ProtoLink 適配卡,可連結(jié)至 FPGA 原型板上常見的J連接器或Mictor 連接器;以及將適配卡鏈接至工作站的高速光纖信道。適配卡具備內(nèi)建探測信號內(nèi)存 (Probe Memory),可儲存所有探測數(shù)據(jù),絕不占用 FPGA 資源。

補充閱讀:日本VDEC采用SpringSoft VERDI偵錯軟件

日本VLSI設(shè)計教育中心(VDEC)將提供SpringSoft的Verdi自動化偵錯系統(tǒng)給日本的國立大學(xué)、公立大學(xué)、私立大學(xué)與學(xué)院,作為教育用途。VDEC是VLSI(超大規(guī)模集成電路)技術(shù)教育中心,以提升日本半導(dǎo)體產(chǎn)業(yè)VLSI設(shè)計教育及支持VLSI芯片制造為宗旨。

VDEC在2010年4月經(jīng)過審慎評估之后,選擇了Verdi偵錯系統(tǒng)。主要決策關(guān)鍵在于SpringSoft屢獲嘉獎的偵錯系統(tǒng)具備高效能、使用方便且為業(yè)界廣泛采用。VDEC將部署Verdi系統(tǒng)的偵錯自動化與分析功能,以提升該機構(gòu)的研發(fā)效率。Verdi軟件將成為VDEC數(shù)字電路設(shè)計的標(biāo)準(zhǔn)偵錯平臺,并且運用于EDA技術(shù)課程、大學(xué)的研究與實習(xí),以及VDEC實驗室舉辦的教育訓(xùn)練課程。[!--empirenews.page--]

東京大學(xué)VDEC主任Kunihiro Asada教授表示:“Verdi的深度與廣度令我們印象深刻。除方便好用之外,也毫無部署障礙,能夠與我們在VDEC所使用的電路圖、仿真與合成工具緊密結(jié)合。而且,Verdi提供許多先進功能,不僅是重要的教育工具,也是VDEC數(shù)字電路設(shè)計的首選調(diào)試程序?!?BR>
Verdi自動化偵錯系統(tǒng)是SpringSoft調(diào)試程序系列的先進旗艦產(chǎn)品,透過將理解復(fù)雜的IC與SoC設(shè)計運作的過程自動化,而使偵錯時間縮短一半,在不熟悉的設(shè)計組件或第三方智能財產(chǎn)方面尤其實用。這套全功能的系統(tǒng)運用專屬分析引擎,使長時間特性追蹤的工作自動化,提供威力強大的設(shè)計視野,并且有助于分析因果關(guān)系,更運用專利技術(shù)來揭露功能運作,以及設(shè)計、斷言和系統(tǒng)testbench之間的互動。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

中國鄭州2025年9月5日 /美通社/ --?全球領(lǐng)先的電動客車制造商宇通客車("宇通",上交所代碼:600066)全新升級的車聯(lián)網(wǎng)系統(tǒng)Link+采用先進技術(shù)實現(xiàn)車隊車輛與管理平臺的智能互聯(lián)。作為Vehicle+升級版,...

關(guān)鍵字: LINK 車聯(lián)網(wǎng) AI PS

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

上海2025年8月7日 /美通社/ -- 在近日落幕的"2025長三角(昆山)具身智能場景應(yīng)用大賽"中,國內(nèi)知名品牌節(jié)卡機器人憑借卓越的技術(shù)與應(yīng)用實力,奪得機器人賽道工業(yè)制造場景上下料第一名。該賽事由...

關(guān)鍵字: 大賽 機器人 相機 調(diào)試

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉