富士通首次開發(fā)出以40-to-44-Gbps的速度執(zhí)行
時鐘數(shù)據恢復(clockanddatarecovery,CDR)的
IC,使將來能夠開發(fā)出40-Gbps的光串行器/解串器模塊。
這款CMOSCDR在以40-Gbps的速度運行時耗電0.91瓦,運用了三重超取樣(oversampling)結構。輸入數(shù)據使用24階分布式VCO,一個數(shù)字CDR恢復16位,一個2.5GHz時鐘處理樣品。圓片尺寸(DieSize)為0.8-1.8平方毫米,采用該公司的90納米CMOS工藝制造,這證明在將來的高速光模塊中使用CMOS制造最復雜的電路模塊的可能性。
像串行器和限制放大器等其他模塊也能采用CMOS制造,并于同一IC上的解串器集成在一起。