在半導(dǎo)體產(chǎn)業(yè)的歷史上,業(yè)界廠商不斷地在單位芯片上集成更多數(shù)量的晶體管,以求計算性能的提高。根據(jù)摩爾定律,每18個月到24個月,隨著芯片生產(chǎn)線寬的降低和晶體管面積縮小,單位面積的芯片可以集成多一倍的晶體管,從而使計算能力翻番。
惠普公司的科學(xué)家表示,他們這一次并未采用減小晶體管線寬的技術(shù)來提高數(shù)量,而是采用了一種所謂“納米線”的技術(shù)。這種技術(shù)除了增加晶體管數(shù)量之外,還可以降低芯片的電耗。
據(jù)悉,惠普公司在技術(shù)研究中采用了一種名為FPGA的電腦芯片,在采用納米科技之后使得晶體管密度獲得八倍的提升。
據(jù)報道,惠普公司的科學(xué)家將在本月24日一期的英國《納米科技》雜志上發(fā)表這篇論文。