www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]新思科技公司(Synopsys, Inc.)日前宣布:該公司推出其Synopsys HAPS®-70系列基于FPGA的原型驗(yàn)證系統(tǒng),從而擴(kuò)展了其HAPS產(chǎn)品線以應(yīng)對(duì)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的不斷增加的規(guī)模及復(fù)雜度。Synopsys HAPS®-70系列基

新思科技公司(Synopsys, Inc.)日前宣布:該公司推出其Synopsys HAPS®-70系列基于FPGA的原型驗(yàn)證系統(tǒng),從而擴(kuò)展了其HAPS產(chǎn)品線以應(yīng)對(duì)系統(tǒng)級(jí)芯片(SoC)設(shè)計(jì)的不斷增加的規(guī)模及復(fù)雜度。

Synopsys HAPS®-70系列基于FPGA的原型驗(yàn)證系統(tǒng)的亮點(diǎn)

· 借助增強(qiáng)型HapsTrak 3 I/O連接器技術(shù)以及高速時(shí)域多路復(fù)用技術(shù),使系統(tǒng)性能提升高達(dá)3倍

· 模塊化系統(tǒng)架構(gòu)可覆蓋從1200萬到1.44億個(gè)專用集成電路門,以適用于從單個(gè)IP單元到處理器子系統(tǒng)再到完整SoC的各種規(guī)模的設(shè)計(jì)

· Synopsys Certify®軟件中的新功能與HAPS靈活的互連架構(gòu)相結(jié)合,將多FPGA分區(qū)的產(chǎn)能加速高達(dá)10倍

· 增強(qiáng)的UMR總線(Universal Multi-Resource Bus)帶寬高達(dá)400MB/s,有助于提升糾錯(cuò)的能力,并與Synopsys的Virtualizer工具一起,提升混合原型驗(yàn)證的性能。

· 經(jīng)過預(yù)先驗(yàn)證的Synopsys DesignWare® IP與HAPS系統(tǒng)一起可確保IP單元的高效集成和更早的軟件開發(fā)

HAPS-70系統(tǒng)提供了緊密集成的原型驗(yàn)證軟件和硬件,包括高速時(shí)域多路復(fù)用(HSTDM)技術(shù),它與新的HapsTrak 3 I/O連接器相結(jié)合可提供比傳統(tǒng)的連接器和引腳復(fù)用技術(shù)高出可達(dá)3倍的原型性能改進(jìn)。

此款新的原型系統(tǒng)利用了一個(gè)可擴(kuò)展的架構(gòu)以及最新一代的賽靈思Virtex-7 FPGA器件,以支持范圍廣泛的、各種大小的設(shè)計(jì),其容量可從1200萬到1.44億個(gè)專用集成電路(ASIC)門。Virtex-7’s I/O bank和HapsTrak 3連接器之間的靈活性及匹配的引腳連接,使HAPS用戶能夠?qū)/O帶寬用在最需要的地方,同時(shí)使未用管腳的數(shù)量減至最少。

“Virtex-7 2000T FPGA的堆疊硅片互聯(lián)技術(shù)可提供兩百萬個(gè)邏輯單元的容量以及12.5 Gb/s的串行收發(fā)器,使其可以理想地被用于需要大容量和高速I/O的ASIC原型,”賽靈思FPGA平臺(tái)市場(chǎng)營(yíng)銷副總裁Tim Erjavec說道。“Synopsys的HAPS-70系列利用了Virtex-7 2000T FPGA增大的設(shè)計(jì)容量和I/O bank結(jié)構(gòu),提供了一種可以在FPGA內(nèi)部和多個(gè)FPGA之間簡(jiǎn)化設(shè)計(jì)規(guī)劃的系統(tǒng),同時(shí)使HAPS-70可以擴(kuò)展到支持?jǐn)?shù)百萬ASIC門的SoC設(shè)計(jì)。”

HAPS-70系統(tǒng)與一種智能原型驗(yàn)證軟件環(huán)境集成在一起,可實(shí)現(xiàn)更快速地分區(qū)以及自動(dòng)地為各種規(guī)模設(shè)計(jì)進(jìn)行原型生成和糾錯(cuò),包括從單個(gè)的IP單元和處理器子系統(tǒng)再到完整的SoC,從而簡(jiǎn)化了從RTL到可運(yùn)行原型的途徑。HAPS-70系統(tǒng)的模塊化架構(gòu)使工程師能夠使用通用的原型環(huán)境來進(jìn)行IP和SoC軟件開發(fā)、軟/硬件集成和系統(tǒng)驗(yàn)證,從而減少了不同項(xiàng)目間的重復(fù)工作量。

Synopsys的Certify多FPGA原型驗(yàn)證軟件的全新“HAPS感知”功能借助正在申請(qǐng)專利的算法可將原型驗(yàn)證生產(chǎn)力提高10倍,該功能自動(dòng)進(jìn)行邏輯分區(qū)和現(xiàn)場(chǎng)硬件查詢,與手動(dòng)的分區(qū)方法相比簡(jiǎn)化了系統(tǒng)的形成。

此款新的原型驗(yàn)證系統(tǒng)還支持HAPS深度追蹤糾錯(cuò)(HAPS Deep Trace Debug)功能以實(shí)現(xiàn)更高的糾錯(cuò)效率,與FPGA片上型邏輯糾錯(cuò)器上使用的傳統(tǒng)存儲(chǔ)器相比,存儲(chǔ)容量提升了將近100倍。

為了實(shí)現(xiàn)更容易的系統(tǒng)驗(yàn)證和軟件開發(fā),諸如USB 3.0、PCI Express®和HDMI 那樣的DesignWare接口IP都在HAPS系統(tǒng)上已經(jīng)進(jìn)行了驗(yàn)證。憑借在HAPS系統(tǒng)上經(jīng)過預(yù)先驗(yàn)證的DesignWare IP以及用于通用IP協(xié)議的子卡的豐富可選性,設(shè)計(jì)師可以在產(chǎn)品開發(fā)周期中能夠更早地著手軟件開發(fā),并且減少了IP集成的工作量。

“Synopsys 的HAPS基于FPGA的原型驗(yàn)證解決方案,在加速我們的硬件/軟件驗(yàn)證以及提高我們的原型驗(yàn)證產(chǎn)能方面,對(duì)Mindspeed起到了不可估量的作用,”敏迅科技(Mindspeed Technologies)公司VLSI Core Engineering執(zhí)行總監(jiān)Surinder Dhaliwal說道。“由于我們?cè)诓粩嗟亻_發(fā)基礎(chǔ)設(shè)施產(chǎn)品解決方案,因此我們很高興Synopsys已經(jīng)針對(duì)像我們產(chǎn)品那樣更大規(guī)模、更復(fù)雜設(shè)計(jì)加強(qiáng)了其基于FPGA的原型驗(yàn)證系列,使它們具有更高性能、更大容量以及改善的糾錯(cuò)可見度。”

Synopsys的針對(duì)HAPS-70系統(tǒng)的UMRBus功能已被加強(qiáng),可支持高達(dá)400 MB/s的帶寬。UMRBus在HAPS-70系統(tǒng)和Synopsys的基于Virtualizer的虛擬原型之間提供了無縫連接,為早期的軟件開發(fā)和軟/硬件集成創(chuàng)造了一個(gè)集成化混合原型驗(yàn)證環(huán)境。UMRBus還可提供遠(yuǎn)程訪問,通用的C++/TCL編程接口, 與Synopsys的VCS®功能驗(yàn)證解決方案一起進(jìn)行co-simulation, 該 co-simulation 使層次化的模塊級(jí)啟動(dòng)與糾錯(cuò)成為可能,UMRBUS的這些特性使HAPS-70系統(tǒng)可以更早地被納入到設(shè)計(jì)流程。

“日益增長(zhǎng)的設(shè)計(jì)規(guī)模、軟件復(fù)雜度和盡可能早的軟件開發(fā)都成為了SoC原型設(shè)計(jì)師的關(guān)鍵挑戰(zhàn),” Synopsys IP與系統(tǒng)市場(chǎng)營(yíng)銷副總裁John Koeter說道。“通過提供業(yè)界領(lǐng)先的、基于 FPGA的原型容量和性能,以及借助智能分區(qū)和糾錯(cuò)工具,HAPS-70系統(tǒng)所擴(kuò)展的功能進(jìn)一步縮短了軟件開發(fā)和軟/硬件集成的時(shí)間。通過發(fā)揮我們?nèi)娴挠布?、軟件和IP技術(shù)領(lǐng)先性,設(shè)計(jì)師們?cè)隍?yàn)證他們最大規(guī)模的芯片設(shè)計(jì)時(shí)會(huì)立顯成效。”

供貨資源

HAPS-70基于FPGA的原型驗(yàn)證系統(tǒng)現(xiàn)已可向早期采用者提供9種型號(hào)的產(chǎn)品系列,容量從1200萬到1.44億個(gè)ASIC門:HAPS-70 S12、HAPS-70 S24、HAPS-70 S36、HAPS-70 S48、HAPS-70 S60、HAPS-70 S72、HAPS-70 S96、HAPS-70 S120和HAPS-70 S144,其中S是指可支持的ASIC門數(shù)。

HAPS-70基于FPGA的原型解決方案將參加“2012嵌入式技術(shù)/電子設(shè)計(jì)解決方案展覽會(huì)”:Synopsys將在嵌入式技術(shù)/電子設(shè)計(jì)解決方案展覽會(huì)上展示其運(yùn)行于HAPS-70硬件上的最新基于FPGA的原型驗(yàn)證解決方案,展位號(hào):# D-35。ET / EDS展覽會(huì)于2012年11月14日-16日在日本橫濱舉辦。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

開創(chuàng)中國(guó)文旅產(chǎn)業(yè)AI深度應(yīng)用新樣本 北京2025年8月22日 /美通社/ -- 以下為來自億歐的報(bào)道: 8月22日,桂林旅游股份有限公司旗下銀子巖景區(qū)聯(lián)合合作伙伴正式發(fā)布全球首款A(yù)I伴游財(cái)神玩具 —— "五...

關(guān)鍵字: AI IP 數(shù)字化 硬件

北京2025年8月18日 /美通社/ -- 2025年8月,軟通動(dòng)力集團(tuán)一項(xiàng)關(guān)鍵決策引發(fā)行業(yè)矚目——以自有資金8億元向全資子公司軟通計(jì)算機(jī)有限公司完成實(shí)繳增資,使其注冊(cè)資本增加至23億元。這筆戰(zhàn)略注資不僅彰顯集團(tuán)對(duì)信創(chuàng)核...

關(guān)鍵字: AI 硬件 計(jì)算機(jī) 智能化

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場(chǎng)聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會(huì)——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場(chǎng)可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場(chǎng)重配置與升級(jí)等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對(duì)體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對(duì)疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號(hào)和同步的控制信號(hào)— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在科技飛速發(fā)展的今天,硬件更新?lián)Q代的速度日新月異。然而,許多企業(yè)或個(gè)人仍在使用著老舊硬件設(shè)備,這些設(shè)備雖然性能有限,但在一些對(duì)性能要求不高的場(chǎng)景中,仍有其存在的價(jià)值。通過合理的內(nèi)核參數(shù)調(diào)優(yōu)和輕量級(jí)服務(wù)部署方案,我們可以充...

關(guān)鍵字: 硬件 內(nèi)核參數(shù)

在全球FPGA市場(chǎng)被Xilinx(AMD)與Intel壟斷的格局下,國(guó)產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體
關(guān)閉