該參考設計已經(jīng)在賽靈思ML525評估平臺上完成了硬件驗證,并且建立了信號失真、溫度、工藝和電壓波動等方面的參數(shù),從而可以保證接口是可靠的,完全符合OIF SFI-5標準。采用業(yè)界功耗最低的收發(fā)器(每對發(fā)射器/接收器功耗均小于100mW),這一基于Virtex-5 LXT FPGA的參考設計采用了17個收發(fā)器,其中16個用于數(shù)據(jù)傳輸,另一個用于校準。
賽靈思聯(lián)盟計劃合作伙伴Avalon Microelectronics公司為40Gbps 應用提供的IP產(chǎn)品可為有線網(wǎng)絡設計人員的40G系統(tǒng)設計提供更多基于Virtex-5 LXT FPGA的解決方案。這些40Gbps 應用IP產(chǎn)品包括符合SxI-5的SFI-5 物理層內(nèi)核、40G SONET-768/SDH-256內(nèi)核(支持POS)以及43G OTU-3(支持 G.709 FEC 或其它增強FEC)。
免費的SFI-5接口參考設計可從http://www.xilinx.com/cn/spi_sfi下載。Virtex-5 LX330T FPGA現(xiàn)在即可供貨,ML525開發(fā)板將于2008年5月開始供貨