www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]21ic訊 賽靈思公司(Xilinx,Inc.)日前宣布推出最新版 ISE® 13.2 設(shè)計(jì)套件,為28nm 7系列產(chǎn)品,包括將于近期面世的Virtex-7 VX485T提供支持。同時(shí),最新版本的ISE設(shè)計(jì)套件將采用堆疊硅片互聯(lián)技術(shù)構(gòu)建的業(yè)界最高密

21ic訊 賽靈思公司(Xilinx,Inc.)日前宣布推出最新版 ISE® 13.2 設(shè)計(jì)套件,為28nm 7系列產(chǎn)品,包括將于近期面世的Virtex-7 VX485T提供支持。同時(shí),最新版本的ISE設(shè)計(jì)套件將采用堆疊硅片互聯(lián)技術(shù)構(gòu)建的業(yè)界最高密度的 Virtex®-7 2000T 器件的設(shè)計(jì)性能提高了 25%。最新版 ISE 軟件還增強(qiáng)了 PlanAhead™ 設(shè)計(jì)分析工具的功能,不僅為 Virtex-7 和 Kintex-7 提供部分重配置功能支持,而且其前端到后端綜合項(xiàng)目管理環(huán)境提高了 Spartan®-6 FPGA、Virtex-6 FPGA 以及所有三個(gè) 7 系列產(chǎn)品的設(shè)計(jì)效率,包括為低成本的 Artix-7 系列提供初期支持。

利用 PlanAhead 工具提高工作效率
屢獲殊榮的 ISE 設(shè)計(jì)套件可為設(shè)計(jì)人員提供所需的工具,并幫助他們促進(jìn)全球設(shè)計(jì)團(tuán)隊(duì)協(xié)同設(shè)計(jì),快速獲得關(guān)鍵設(shè)計(jì)考慮事項(xiàng)的反饋,掌握 XPower 評估工具實(shí)現(xiàn)低功耗優(yōu)化的最佳實(shí)踐方法,通過智能時(shí)鐘門控技術(shù)降低動(dòng)態(tài)功耗。所有這些都能通過 PlanAhead 工具實(shí)現(xiàn)。

PlanAhead 工具已由業(yè)界一流的 I/O 引腳規(guī)劃器和布局規(guī)劃器演進(jìn)為一種可加速投產(chǎn)的綜合開發(fā)環(huán)境,其獨(dú)特的前端到后端綜合環(huán)境,可對 RTL 開發(fā)、IP 集成、驗(yàn)證、綜合、布局布線等每個(gè)設(shè)計(jì)階段進(jìn)行設(shè)計(jì)分析。最終實(shí)現(xiàn)功耗、資源利用和性能的快速整合,并減少耗時(shí)的設(shè)計(jì)迭代次數(shù)。

賽靈思軟件和工具高級市場營銷總監(jiān) Tom Feist 表示:“PlanAhead 的一大優(yōu)勢在于將創(chuàng)新設(shè)計(jì)、分析、規(guī)劃和實(shí)現(xiàn)緊密結(jié)合在一起,顯著提高了設(shè)計(jì)效率。就傳統(tǒng) FPGA 流程而言,有關(guān)關(guān)鍵設(shè)計(jì)參數(shù)的反饋只有在設(shè)計(jì)流程末期才能獲得。而賽靈思將繼續(xù)高度關(guān)注綜合和布局布線的運(yùn)行時(shí)間問題,同時(shí)我們也認(rèn)識到減少設(shè)計(jì)迭代次數(shù)同樣是加速開發(fā)進(jìn)程的關(guān)鍵所在。確保每次運(yùn)行時(shí)序一致性的預(yù)先設(shè)計(jì)分析和設(shè)計(jì)保存流程對于我們新型 7 系列器件的客戶來說至關(guān)重要。”

PlanAhead 工具的增強(qiáng)功能包括新型時(shí)鐘域互動(dòng)報(bào)告、提示信息語言的本地化以及針對 7 系列倒裝片 BGA (FFG) 封裝的同步轉(zhuǎn)換輸出 (SSO) 支持。升級后的 XPower (XPE) 評估工具使設(shè)計(jì)人員能夠高度準(zhǔn)確地預(yù)測功耗,賽靈思與TSMC合作開發(fā)的高介電層金屬閘(HKMG) 高性能低功耗工藝技術(shù)與全系列產(chǎn)品所采用的統(tǒng)一 FPGA 架構(gòu)相結(jié)合,實(shí)現(xiàn)了同類最低的FPGA功耗,滿足典型的設(shè)計(jì)需求。

即插即用 IP 計(jì)劃持續(xù)向前發(fā)展
為進(jìn)一步推進(jìn)賽靈思的即插即用 IP 計(jì)劃,ISE 13.2 設(shè)計(jì)套件在 CORE Generator™ 系統(tǒng)中提供了 AXI(Advance eXtensible Interface) 互聯(lián)支持,以構(gòu)建性能更高的點(diǎn)對點(diǎn)架構(gòu)。設(shè)計(jì)團(tuán)隊(duì)如果構(gòu)建了自己的符合 AXI 協(xié)議的 IP ,那么就能利用可選的 AXI BFM(總線功能模型)驗(yàn)證 IP 來仿真 AXI 互聯(lián)協(xié)議,從而可輕松確保所有接口事件處理都能正確運(yùn)行(參見《用戶指南:AXI 總線功能模型v1.1》)。AXI BFM 目前在 ISim 以及 Cadence、Mentor 和 Synopsys 等仿真器中可用。用戶現(xiàn)在還能在面向 Virtex-6和 Spartan-6 FPGA 的設(shè)計(jì)中通過嵌入式開發(fā)套件來訪問 AXI_PCIe 核。此外,嵌入式開發(fā)套件中的 ChipScope™ AXIMonitor 核還能監(jiān)控 AXI3 接口,并提供可選的 AXI 協(xié)議檢查器。AXI 協(xié)議檢查器圍繞 ARM SystemVerilog Assertions(SVA)而設(shè)計(jì),可支持 39 個(gè) Ready/Valid 握手協(xié)議檢查。如需了解有關(guān)賽靈思采用 AXI 的更多信息,請參閱白皮書:AXI4 互聯(lián)為即插即用 IP 的發(fā)展鋪平了道路。

第四代部分重配置功能
PlanAhead 現(xiàn)在還向 Kintex-7 和 Virtex-7 系列提供部分重配置支持。部分重配置功能不僅能動(dòng)態(tài)修改邏輯模塊,同時(shí)還可確保其余邏輯的運(yùn)行不受干擾。這就意味著設(shè)計(jì)人員能用 Virtex-7或 Kintex-7 器件來構(gòu)建在運(yùn)行的同時(shí)可執(zhí)行功能置換和遠(yuǎn)程更新的靈活的系統(tǒng)。部分重配置功能還能讓設(shè)計(jì)人員充分利用時(shí)分復(fù)用技術(shù)來實(shí)現(xiàn)器件的小型化或減少器件的使用數(shù)量,從而顯著縮減板級空間并實(shí)現(xiàn)比特流存儲的最小化,進(jìn)而降低成本和減小設(shè)計(jì)尺寸。器件的小型化及使用數(shù)量的減少還有助于降低系統(tǒng)功耗,同時(shí),置換出高功耗的任務(wù)還能最大程度地降低 FPGA 的動(dòng)態(tài)功耗。將于今年晚些時(shí)候推出的最新版 ISE 設(shè)計(jì)套件將支持 Artix-7 系列,屆時(shí)賽靈思將首次實(shí)現(xiàn)在同代產(chǎn)品中為所有 FPGA 系列提供部分重配置功能。

供貨情況與定價(jià)
支持 32 位和 64 位Windows 7 操作系統(tǒng)的ISE 13 設(shè)計(jì)套件的各種版本將立即供貨,邏輯版本起價(jià)為 2,995 美元??蛻艨梢詮?strong>賽靈思網(wǎng)站上免費(fèi)下載全功能 30 天評估版本。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動(dòng)創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時(shí)間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點(diǎn),被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計(jì)算 嵌入式應(yīng)用

完全無人化 —— 定義未來金標(biāo)標(biāo)準(zhǔn)的100%自動(dòng)化診斷系統(tǒng) CURECA? 將于7月28日至31日在芝加哥首次亮相。 實(shí)現(xiàn)全球診斷數(shù)據(jù)的統(tǒng) —— 設(shè)立大數(shù)據(jù)平臺 S...

關(guān)鍵字: GEN 自動(dòng)化 無人值守 SE

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進(jìn)入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進(jìn)行直接觀察和對疾病進(jìn)行診斷的醫(yī)療設(shè)備,一般由光學(xué)鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機(jī)械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運(yùn)用單片機(jī)和FPGA芯片作為主控制器件 , 單片機(jī)接收從PC機(jī)上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時(shí)鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機(jī) FPGA LED顯示屏

在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

廈門 2025年7月3日 /美通社/ -- 廈門市華師希平雙語學(xué)校在三年辦學(xué)歷程中取得積極進(jìn)展,教育教學(xué)工作呈現(xiàn)良好態(tài)勢。 教育教學(xué)穩(wěn)步推進(jìn) 中考表現(xiàn):2024年首屆中考總均分在全市表現(xiàn)良好;2025屆地...

關(guān)鍵字: BSP 人工智能 AI SE

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時(shí)序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍?jiān)谀暇┱秸匍_,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動(dòng)。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板
關(guān)閉