www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

  • USB閃存盤驅動器與PIC微控制器的接口設計

    本文以Vinculum VNC1L智能型USB Host橋接器為例,說明如何為系統控制器PIC16F688增加USB 2.0全速連接埠以便系統能連接USB閃存盤,并在最少的設計時間與資源下完成此設計。

  • 車載多媒體的嵌入式處理方案

    本文分析了奧迪A5汽車中的音頻多媒體解決方案,此外還論及了車載多媒體設計中的相關標準和問題。

  • 基于PSoC的嵌入式DTMF解碼器實現方案

    本文介紹 了一種低成本的基于賽普拉斯的8位PSoC芯片的DTMF解碼器實現方案。

  • 一種單片機多機通信系統的設計

    融合單片機技術和計算機網絡技術,優(yōu)化數據包的格式和控制方式以及引入幀檢測序列,設計基于AT89S52的單片機網絡的單片機多機通信協議;系統網絡拓撲結構采用總線型

  • VoWLAN語音終端開發(fā)設計

    VoWLAN是基于WLAN(無線局域網)的語音技術,是WLAN和VoIP技術的結合,屬于一種無線VoIP技術,這一技術使人們隨時隨地的通過WLAN網絡撥打IP電話成為現實。

  • 利用串行RapidIO連接功能增強DSP協處理能力

    目前,對高速通信與超快計算的需求正與日俱增。有線和無線通信標準的應用隨處可見,數據處理架構每天都在擴展。較為普遍的有線通信方式是以太網(LAN、WAN和MAN網絡)。手機通信是最為常見的無線通信方式,由應用了DSP的架構實現。電話作為語音連接的主要工具,目前正在不斷滿足日益增強的語音、視頻和數據要求。

  • 利用FPGA協處理器優(yōu)化高性能數字攝像監(jiān)控系統

    數字攝像監(jiān)視系統現在具有更多的能力,是傳統模擬系統強有力的替代方案。除了提供先進的壓縮技術,如MPEG-4和H.264,數字攝像監(jiān)視系統現在配備了如圖像穩(wěn)定,全景攝像和視頻運動檢測等算法。本文將討論這些新技術的優(yōu)點,和它們在用數字信號處理器(DSP)和FPGA協處理器平臺上的優(yōu)化實現。它將詳盡地闡述現代監(jiān)視系統的需求,這些系統中常用的算法和加快系統設計的開發(fā)平臺。

  • 基于DSP的線陣CCD實時測量系統設計

    對于CCD光積分信號的處理,目前有很多種方法。DSP作為專用的數字信號處理芯片應用于ccD信號的處理,可以實現在線實時高速測量。將DSP處理系統與輸入輸出系統結合,可以使普通測量系統脫離對于計算機的依賴,擺脫長距離信號傳輸的干擾問題和計算機接口速度的瓶頸。DSP(數字信號處理器)是一種具有高速性、實時性和豐富的芯片內部資源的處理器,它的出現為人們解決這個難題提供了一條新的道路。本文將以型號為TMS320F206PZA的DSP為例,結合 ADC器件ADS803E,介紹DSP在線陣CCD測量系統中的應用。

  • 基于DSP的線陣CCD實時測量系統設計

    對于CCD光積分信號的處理,目前有很多種方法。DSP作為專用的數字信號處理芯片應用于ccD信號的處理,可以實現在線實時高速測量。將DSP處理系統與輸入輸出系統結合,可以使普通測量系統脫離對于計算機的依賴,擺脫長距離信號傳輸的干擾問題和計算機接口速度的瓶頸。DSP(數字信號處理器)是一種具有高速性、實時性和豐富的芯片內部資源的處理器,它的出現為人們解決這個難題提供了一條新的道路。本文將以型號為TMS320F206PZA的DSP為例,結合 ADC器件ADS803E,介紹DSP在線陣CCD測量系統中的應用。

  • 基于算法的DSP硬件結構分析

    數字信號處理器(DSP)是專門針對數字信號處理運算而設計的微處理器芯片。本文在介紹DSP算法特點的基礎上,指出了DSP的基本結構組成以及當前主流DSP的兩種典型體系結構,分析了這兩種結構各自的優(yōu)缺點,最后根據DSP應用領域的新情況以及微處理器體系結構的發(fā)展,對DSP結構的發(fā)展提出了一些看法。

  • 新一代DSP子系統平臺(CEVA)

    CEVA公司宣布面向使用CEVA-X DSP內核系列的開發(fā)人員,推出下一代DSP子系統平臺。

  • 加速ASIC/SoC原型設計的軟件技術

    ASIC和SoC器件成本的逐步上升迫使半導體供應商必須進一步開拓各個器件的市場以尋求滿意的投資回報。日益增長的軟件使用為此提供了有效的機制,因為增加的軟件內容等同于更多的功能和軟件變化提供了特定市場產品的差異化。

  • 連結USB閃存盤與PIC微控制器的簡單方案

    本文介紹利用低成本PIC微控制器通過USB2.0全速橋接器芯片連接USB閃存盤之設計方法,其著眼于PIC微控制器及VNC1L智能型USB Host橋接器芯片之嵌入式接口的硬件設計,以及說明如何在PIC微控制器進行程序開發(fā),使普遍存在的USB閃存盤能在廣泛的嵌入式應用中作為卸除式的儲存媒體。

  • 連結USB閃存盤與PIC微控制器的簡單方案

    本文介紹利用低成本PIC微控制器通過USB2.0全速橋接器芯片連接USB閃存盤之設計方法,其著眼于PIC微控制器及VNC1L智能型USB Host橋接器芯片之嵌入式接口的硬件設計,以及說明如何在PIC微控制器進行程序開發(fā),使普遍存在的USB閃存盤能在廣泛的嵌入式應用中作為卸除式的儲存媒體。

  • 使用新SRAM工藝實現嵌入式ASIC和SoC的存儲器設計

    基于傳統六晶體管(6T)存儲單元的靜態(tài)RAM存儲器塊一直是許多嵌入式設計中使用ASIC/SoC實現的開發(fā)人員所采用的利器,因為這種存儲器結構非常適合主流的CMOS工藝流程,不需要增添任何額外的工藝步驟。

發(fā)布文章