狀態(tài)機(jī)在嵌入式系統(tǒng)中的應(yīng)用
日前,展訊通信有限公司(Spreadtrum Communications,Inc.),在其舉辦的2011展訊新產(chǎn)品暨無線互聯(lián)戰(zhàn)略發(fā)布會上正式發(fā)布了兩款低成本多媒體手機(jī)芯片SC6610和SC6620,以及一款內(nèi)置ARM9處理器的高性能多媒體手機(jī)芯片SC68
Linux串口上網(wǎng)的程序?qū)崿F(xiàn)方法
Linux串口上網(wǎng)的程序?qū)崿F(xiàn)方法
Linux串口上網(wǎng)的程序?qū)崿F(xiàn)方法
Ramtron International Corporation (簡稱Ramtron) 宣布,其V系列產(chǎn)品線新增兩款通過嚴(yán)格的AEC-Q100 Grade 3汽車等級認(rèn)證的串口F-RAM器件。這兩款產(chǎn)品的型號為FM24V01-G和FM25V01-G,是128 千位 (Kb)、高性能非易失性
隨著現(xiàn)代電子技術(shù)的發(fā)展,各種存儲設(shè)備的應(yīng)用越來越廣泛。其中以SD存儲卡的應(yīng)用最為廣泛,但是由于在傳統(tǒng)的底層硬件體系結(jié)構(gòu)中,一個接口只能連接同種設(shè)備,這其實(shí)是對現(xiàn)有的資源的浪費(fèi)。在此提出一種通過AVR單片機(jī)和串行轉(zhuǎn)USB接口來讀取SD卡中數(shù)據(jù)的方案,真正做到了通過單片機(jī)和計算機(jī)對各種外設(shè)的雙向讀取,通過常規(guī)文件系統(tǒng)的讀取方式的改進(jìn),能夠兼容各種外部設(shè)備使其便攜性進(jìn)一步增強(qiáng),進(jìn)一步提高了已有資源的利用率,能通過單片機(jī)和計算機(jī)對存儲信息進(jìn)行有效的管理。實(shí)驗(yàn)證明單次讀取成功率能達(dá)到99.8%,因此在數(shù)據(jù)讀取的穩(wěn)定性和安全性上是有保障的。本設(shè)計具有一定的社會價值和經(jīng)濟(jì)價值。
為了方便外部設(shè)備與計算機(jī)進(jìn)行串口通信,提出一種基于FPGA的PCI總線串口卡設(shè)計。利用Altera公司的FPGA芯片EP1C6SQ240實(shí)現(xiàn)了串口和PCI總線的連接。介紹了用FPGA實(shí)現(xiàn)PCI接口、UART的方法,將PCI接口、UART的核心功能集中在FPGA上,使整個設(shè)計緊湊、小巧。該設(shè)計符合PCI 2.2規(guī)范,傳輸速率高,可廣泛應(yīng)用于各類測試設(shè)備、工廠自動化、有線通信等領(lǐng)域。
討論了NiosⅡ軟棱的串口直接讀寫寄存器方式的編程方法,并給出了參考源代碼。它與C語言的標(biāo)準(zhǔn)輸入/輸出語句相比,可極大地縮短程序執(zhí)行時間,并使得CPU能同時處理其他事務(wù)。根據(jù)此代碼編寫了應(yīng)用測試程序,并進(jìn)行了測試。測試結(jié)果顯示串口通信運(yùn)行良好,較為穩(wěn)定。
基于嵌入式NiosⅡ軟核的串口直接讀寫寄存器方式編程
基于嵌入式NiosⅡ軟核的串口直接讀寫寄存器方式編程
本實(shí)驗(yàn)實(shí)現(xiàn)串口中斷實(shí)驗(yàn),通過中斷和計算機(jī)進(jìn)行通信 * 首先接受聯(lián)機(jī)信號,然后接受計算機(jī)的相關(guān)控制信號 * 本實(shí)驗(yàn)中,采用發(fā)送不同的字符給計算機(jī)來模擬接收到的不同的計算機(jī)控制命令
PIC 單片機(jī)A/D 轉(zhuǎn)換后的數(shù)據(jù)通常需要占用兩個8 位寬的RAM 單元, 而PIC 單片機(jī)的存儲單元有限,因此造成了單片機(jī)的存儲單元不能被有效利用, 同時通過串口向上位機(jī)傳送數(shù)據(jù)時也需要花費(fèi)較多的時間?! 榇颂岢鲆环N數(shù)據(jù)
ARM(Advanced RISC Machines)是對一類微處理器的通稱。ARM是微處理器行業(yè)的一家知名企業(yè),它設(shè)計了大量高性能、廉價、耗能低的RISC處理器、相關(guān)技術(shù)及軟件。ARM微處理器是一種高性能、低功耗的32位微處理器,該處理
基于LPC2364的串口轉(zhuǎn)網(wǎng)口專用協(xié)議卡的研制
AT84AD001B是Atmel公司推出的一款高性能高速雙通道并行8位差分輸入差分輸出AD轉(zhuǎn)換芯片。該芯片的采樣頻率最高可達(dá)1GSPS,具有多種靈活的輸入、輸出及時鐘方式,可滿足不同的設(shè)計要求。文中介紹了該芯片的工作原理、主要參數(shù)和工作方式,給出了該芯片在高速信號采樣系統(tǒng)中的具體設(shè)計方法。
摘要:介紹了一種基于高性能51內(nèi)核網(wǎng)絡(luò)微控制器的串口至以太網(wǎng)接口轉(zhuǎn)換器的設(shè)計方案,采用網(wǎng)絡(luò)單片機(jī)DS80C410,利用集成的MAC通過以太網(wǎng)收發(fā)器與以太網(wǎng)相連,借助TINI SDK軟件開發(fā)包通過Java編程實(shí)現(xiàn)串口和以太網(wǎng)之間
2 線同步串口支持多個設(shè)備的地址識別,采用數(shù)據(jù)流方式讀寫數(shù)據(jù),支持一次讀寫較大的數(shù)據(jù)塊。 CH341 的兩線串口支持20KHz/100KHz/400KHz/750KHz 的速度,與具有硬件兩線串口的設(shè)備連接時可 以選擇較高的速度,與軟件
2 線同步串口支持多個設(shè)備的地址識別,采用數(shù)據(jù)流方式讀寫數(shù)據(jù),支持一次讀寫較大的數(shù)據(jù)塊。 CH341 的兩線串口支持20KHz/100KHz/400KHz/750KHz 的速度,與具有硬件兩線串口的設(shè)備連接時可 以選擇較高的速度,與軟件
ADS環(huán)境下基于S3C24 1 0串口應(yīng)用程序的開發(fā)