本文介紹一種利用復(fù)雜可編程邏輯器件給高速數(shù)據(jù)采集系統(tǒng)中的采集數(shù)據(jù)貼上精確時(shí)間標(biāo)簽的方法,并利用MAX PLUSⅡ開發(fā)環(huán)境驗(yàn)證設(shè)計(jì)方案的正確性。此設(shè)計(jì)方案已經(jīng)成功地應(yīng)用到
引言在日常的測(cè)試測(cè)量中,經(jīng)常使用數(shù)據(jù)采集卡采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,
賈正松0 引 言傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)一般采用單片機(jī),系統(tǒng)大多通過PCI總線完成數(shù)據(jù)的傳輸。其缺點(diǎn)是數(shù)學(xué)運(yùn)算能力差;受限于計(jì)算機(jī)插槽數(shù)量和中斷資源;不便于連接與安裝;易受機(jī)箱內(nèi)電磁環(huán)境的影響。這些問題遏制了基于PCI
作者:安徽工商職業(yè)學(xué)院 張春芳 康震群數(shù)據(jù)采集系統(tǒng)是通過采樣電路將輸入的模擬信號(hào)轉(zhuǎn)換成離散信號(hào),并送入CPU、MCU或DSP進(jìn)行處理?,F(xiàn)在流行的基于PCI總線設(shè)計(jì)的采集卡是數(shù)據(jù)采集系統(tǒng)的主流,其優(yōu)點(diǎn)是可以利用PCI總線
摘要:介紹基于Windows98平臺(tái)的DMA虛擬設(shè)備驅(qū)動(dòng)程序的開發(fā),并給出了一個(gè)簡(jiǎn)單的DMA虛擬設(shè)備驅(qū)動(dòng)程序的開發(fā)實(shí)例。關(guān)鍵詞:直接存儲(chǔ)器存取(DMA)方式 虛擬設(shè)備驅(qū)動(dòng)程序(VxD)Vt
引言USB、串口、并口是PC機(jī)和外設(shè)進(jìn)行通訊的常用接口,但對(duì)于數(shù)據(jù)量大的圖像來說,若利用串行RS-232協(xié)議進(jìn)行數(shù)據(jù)采集,速度不能達(dá)到圖像數(shù)據(jù)采集所需的要求;而用USB進(jìn)行數(shù)據(jù)采集,雖能滿足所需速度,但要求外設(shè)必須支
在高雜波環(huán)境下工作的雷達(dá)系統(tǒng)要求大的瞬時(shí)動(dòng)態(tài)范圍,才能實(shí)現(xiàn)對(duì)弱目標(biāo)信號(hào)的錄取,迫切需要設(shè)計(jì)實(shí)現(xiàn)高動(dòng)態(tài)范圍的高速數(shù)據(jù)采集系統(tǒng)。鑒于此,本文在研究了ADC芯片選型、時(shí)鐘設(shè)計(jì)和前端電路設(shè)計(jì)對(duì)數(shù)據(jù)采集系統(tǒng)動(dòng)態(tài)范圍的影響,提出了基于AD9650的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方案。經(jīng)論證該設(shè)計(jì)方案實(shí)現(xiàn)了一個(gè)16 b,65 MSPS的高速數(shù)據(jù)采集系統(tǒng),用于實(shí)現(xiàn)對(duì)高雜波環(huán)境下雷達(dá)回波信號(hào)的采集。
摘要:隨著信息技術(shù)的不斷發(fā)展,數(shù)據(jù)采集技術(shù)已成為重要的現(xiàn)代化的工具,并且其應(yīng)用范圍也在不斷擴(kuò)大,在通信、雷達(dá)、醫(yī)療、遙測(cè)遙感等領(lǐng)域得到了廣泛的應(yīng)用。本文為了汽車防撞報(bào)警設(shè)備高速信號(hào)處理的目的,采用了DS
實(shí)現(xiàn)數(shù)據(jù)的高速大容量存儲(chǔ)是數(shù)據(jù)采集系統(tǒng)中的一項(xiàng)關(guān)鍵技術(shù)。本設(shè)計(jì)采用Altera 公司Cyclone系列的FPGA 完成了對(duì)DDR SDRAM 的控制,以狀態(tài)機(jī)來描述對(duì)DDR SDRAM 的各種時(shí)序操作,設(shè)計(jì)了DDR SDRAM 的數(shù)據(jù)與命令接口。用控
引言 在日常的測(cè)試測(cè)量中,經(jīng)常使用數(shù)據(jù)采集卡采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,現(xiàn)場(chǎng)信號(hào)對(duì)計(jì)算機(jī)安全有威脅,計(jì)算機(jī)內(nèi)
摘要:為滿足合成孔徑雷達(dá)中對(duì)寬帶I.Q基帶信號(hào)數(shù)據(jù)采集存儲(chǔ)的迫切需求,介紹了一種基于高速AD器件,以大容量FPGA為核心的高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)方法。利用高速ADC器件實(shí)現(xiàn)對(duì)寬帶I,Q信號(hào)采樣,F(xiàn)PGA完成AD的參數(shù)配置、
摘要:以某高速實(shí)時(shí)頻譜儀為應(yīng)用背景,論述了5 Gsps采樣率的高速數(shù)據(jù)采集系統(tǒng)的構(gòu)成和設(shè)計(jì)要點(diǎn),著重分析了采集系統(tǒng)的關(guān)鍵部分高速ADC(analog to digital,模數(shù)轉(zhuǎn)換器)的設(shè)計(jì)、系統(tǒng)采樣時(shí)鐘設(shè)計(jì)、模數(shù)混合信號(hào)完整性
在圖像處理、瞬態(tài)信號(hào)測(cè)量等一些高速、高精度的應(yīng)用中,需要進(jìn)行高速數(shù)據(jù)采集。USB 2.0接口以其高速率等優(yōu)點(diǎn)漸有取代傳統(tǒng)ISA及PCI數(shù)據(jù)總線的趨勢(shì),熱插拔特性也使其成為各種PC外設(shè)的首選接口。EZ-USB FX2是Cypress公
基于嵌入式的高速數(shù)據(jù)采集系統(tǒng)
基于嵌入式的高速數(shù)據(jù)采集系統(tǒng)
中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號(hào)采樣,并分別送入兩個(gè)FIFO;DSP分時(shí)從兩個(gè)FIFO中
中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號(hào)采樣,并分別送入兩個(gè)FIFO;DSP分時(shí)從兩個(gè)FIFO中
引言 在日常的測(cè)試測(cè)量中,經(jīng)常使用數(shù)據(jù)采集卡采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,現(xiàn)場(chǎng)信號(hào)對(duì)計(jì)算機(jī)安全有威脅,計(jì)算機(jī)內(nèi)
引言 在日常的測(cè)試測(cè)量中,經(jīng)常使用數(shù)據(jù)采集卡采集數(shù)據(jù)。但是很多數(shù)據(jù)采集卡往往通過PCI總線完成數(shù)據(jù)的傳輸,它有諸多弊端,例如操作不便,受限于計(jì)算機(jī)插槽數(shù)量和中斷資源,現(xiàn)場(chǎng)信號(hào)對(duì)計(jì)算機(jī)安全有威脅,計(jì)算機(jī)內(nèi)
便攜式高速數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)