本文介紹的數(shù)據(jù)采集處理系統(tǒng)采用CPLD控制ADS8364完成數(shù)據(jù)的A/D轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)預(yù)先存儲到FIFO中,再經(jīng)DSP進(jìn)行前端的數(shù)字信號處理后,通過USB總線傳給上位機(jī),并在上位機(jī)上進(jìn)行存儲、顯示和分析等。
本文介紹的數(shù)據(jù)采集處理系統(tǒng)采用CPLD控制ADS8364完成數(shù)據(jù)的A/D轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)預(yù)先存儲到FIFO中,再經(jīng)DSP進(jìn)行前端的數(shù)字信號處理后,通過USB總線傳給上位機(jī),并在上位機(jī)上進(jìn)行存儲、顯示和分析等。
PCI-7300A_RevB超高速數(shù)字I/O卡的應(yīng)用,介紹一種大容量、高速、實時數(shù)據(jù)采集與存儲系統(tǒng)的實現(xiàn)方法。
實時高速數(shù)據(jù)采集與存儲系統(tǒng)的一種實現(xiàn)方法
提出了一種基于ISP技術(shù)實現(xiàn)高速數(shù)據(jù)采集的方法,給出了使用VHDL語言和原理圖完成數(shù)據(jù)采集模塊中地址發(fā)生器和比較電路的部分邏輯設(shè)計,只要將所設(shè)計的程序下載到可編程器件ispLSI2032中即可實現(xiàn)預(yù)期功能。