摘要:給出一種具有多種觸發(fā)功能的可編程高速數(shù)據(jù)采集模塊的設(shè)計(jì)方法。模塊可以動(dòng)態(tài)設(shè)置觸發(fā)窗長(zhǎng)度、觸發(fā)點(diǎn)電平、觸發(fā)極性和觸發(fā)模式;依據(jù)觸發(fā)字與存儲(chǔ)在FIFO中的A/D轉(zhuǎn)換數(shù)據(jù)比較確定觸發(fā)位置,并根據(jù)設(shè)置的預(yù)觸發(fā)
摘要:介紹了一種基于USB2.0接口的同步高速數(shù)據(jù)采集的設(shè)計(jì)方案及其軟硬件的設(shè)計(jì)方法,對(duì)Cypress的USB2.0控制芯片CY7C68013和同步數(shù)據(jù)采集芯片AD7862的特性作了簡(jiǎn)要說(shuō)明,同時(shí)重點(diǎn)介紹CPIP及其驅(qū)動(dòng)軟件的設(shè)計(jì)。隨著
TMS320VC5402是TI公司的第五代DSP專門基于數(shù)字信號(hào)處理的低功耗的DSP芯片,工作頻率高達(dá)10ns,在數(shù)字信號(hào)處理中應(yīng)用廣泛。該芯片提供了2個(gè)MCBSP,既可以工作在SPI模式又可以工作在通用串口模式,在系統(tǒng)設(shè)計(jì)中應(yīng)用靈活
MAX121與TMS320VC5402在高速數(shù)據(jù)采集中的接口
中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號(hào)采樣,并分別送入兩個(gè)FIFO;DSP分時(shí)從兩個(gè)FIFO中
中頻信號(hào)分為和差兩路,高速A/D與DSP組成的數(shù)據(jù)采集系統(tǒng)要分別對(duì)這兩路信號(hào)進(jìn)行采集。對(duì)于兩路數(shù)據(jù)采集電路,A/D與DSP的接口連接是一樣的。兩個(gè)A/D同時(shí)將和路與差路信號(hào)采樣,并分別送入兩個(gè)FIFO;DSP分時(shí)從兩個(gè)FIFO中
ARM設(shè)計(jì)的高速數(shù)據(jù)采集遠(yuǎn)程監(jiān)控系統(tǒng)技術(shù)
ARM設(shè)計(jì)的高速數(shù)據(jù)采集遠(yuǎn)程監(jiān)控系統(tǒng)技術(shù)
合成孔徑雷達(dá)(SAR)是主動(dòng)式微波成像雷達(dá),近年來(lái)隨著合成孔徑雷達(dá)的高速發(fā)展,對(duì)作為重要部分的數(shù)據(jù)采集和存儲(chǔ)系統(tǒng)的要求越來(lái)越高,比如對(duì)數(shù)據(jù)采集系統(tǒng)的采樣率、分辨率、存儲(chǔ)深度、數(shù)字信號(hào)處理速度、抗干擾能力等
合成孔徑雷達(dá)(SAR)是主動(dòng)式微波成像雷達(dá),近年來(lái)隨著合成孔徑雷達(dá)的高速發(fā)展,對(duì)作為重要部分的數(shù)據(jù)采集和存儲(chǔ)系統(tǒng)的要求越來(lái)越高,比如對(duì)數(shù)據(jù)采集系統(tǒng)的采樣率、分辨率、存儲(chǔ)深度、數(shù)字信號(hào)處理速度、抗干擾能力等
基于DAC芯片AD9248和CY7C09449的PCI高速數(shù)據(jù)采集方案
為了滿足數(shù)字式超聲波探傷系統(tǒng)的需要,設(shè)計(jì)一種基于AD9446模/數(shù)轉(zhuǎn)換器及FPGA的數(shù)據(jù)采集模塊,實(shí)現(xiàn)了最高可達(dá)100 Ms/s的采樣速率。采用FPGA實(shí)現(xiàn)數(shù)據(jù)采集控制、數(shù)據(jù)壓縮、數(shù)據(jù)緩沖等功能,同時(shí)利用高精度A/D數(shù)據(jù)轉(zhuǎn)換器保證了數(shù)據(jù)采集精度方面的需要。該A/D數(shù)據(jù)采集模塊既滿足數(shù)字式超聲波探傷系統(tǒng)對(duì)數(shù)據(jù)采集模塊的速度要求和精度要求,也簡(jiǎn)化了硬件電路結(jié)構(gòu),提高了數(shù)據(jù)采集的可靠性和穩(wěn)定性。因此為超聲波探傷系統(tǒng)提供了一種實(shí)用的數(shù)據(jù)采集模塊。
摘要:給出了以FPGA為核心邏輯控制模塊的高性能數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并在QuartusII8.0集成環(huán)境中進(jìn)行軟件設(shè)計(jì)和系統(tǒng)仿真,最后給出了新型緩存系統(tǒng)中主要功能模塊的仿真圖形。 關(guān)鍵詞:FPGA;高速;數(shù)據(jù)采集;緩
摘要:給出了以FPGA為核心邏輯控制模塊的高性能數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)方法,并在QuartusII8.0集成環(huán)境中進(jìn)行軟件設(shè)計(jì)和系統(tǒng)仿真,最后給出了新型緩存系統(tǒng)中主要功能模塊的仿真圖形。 關(guān)鍵詞:FPGA;高速;數(shù)據(jù)采集;緩
0 引言 隨著遙感技術(shù)的發(fā)展,遙感圖像的分辨率也越來(lái)越高。飛行器上搭載的遙感成像設(shè)備也從過(guò)去的低分辨率向現(xiàn)在的高分辨率在轉(zhuǎn)變。遙感成像設(shè)備分辨率提高的同時(shí),也對(duì)飛行器的數(shù)據(jù)下傳鏈路提出了更高的帶寬要求。
1 引言 ADS7822是一種12位的串行高速,其A/D轉(zhuǎn)換器采樣速率為75kHz、功耗低75 kHz下的功耗為0.54mW,7.5 kHz下的功耗為0.06mW)。 2 引腳排列及功能框圖: 引腳功能說(shuō)明如下: ADS7822的引腳排列如圖1所示,功能框
采用Altera公司的FPGA及其PCI接口芯片PCI9054實(shí)現(xiàn)了現(xiàn)代雷達(dá)視頻的高速數(shù)據(jù)采集接口。在介紹PCI9054接口控制器的基礎(chǔ)上給出一種通用的高速數(shù)據(jù)采集接口設(shè)計(jì),并提出一種新的包括PCI9054存儲(chǔ)器映射傳輸操作的設(shè)計(jì)。經(jīng)測(cè)試證明,該接口的數(shù)據(jù)采集速率能穩(wěn)定地達(dá)到200 Mb/s。
0 引言 信息技術(shù)的發(fā)展,特別是各種數(shù)字處理器件處理速度的提高,實(shí)時(shí)處理大量的數(shù)據(jù)已經(jīng)成為現(xiàn)實(shí)。但是,在一些惡劣環(huán)境和數(shù)據(jù)無(wú)法進(jìn)行實(shí)時(shí)傳輸?shù)那闆r下,還必須用到存儲(chǔ)測(cè)試的方法。存儲(chǔ)測(cè)試是指在對(duì)被測(cè)對(duì)象
一種采樣頻率為33.3MHz的數(shù)據(jù)采集處理系統(tǒng)。該系統(tǒng)主要由超高速模/數(shù)轉(zhuǎn)換器AD9224和先進(jìn)浮點(diǎn)型DSP處理器TMS320C32構(gòu)成。其緩存容量為256K字節(jié),數(shù)據(jù)精度為12位。該系統(tǒng)是一種典型的超高速數(shù)據(jù)采集系統(tǒng),具有較高的精度和速度,并且可靠性和實(shí)用性也較高。