在對FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實(shí)現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。
介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。
8,16位MCU接入TCP/IP網(wǎng)絡(luò)的資料
介紹了HDB3編解碼的原理和方法,給出了用CPLD實(shí)現(xiàn)E1信號HDB3編解碼的方法,同時給出了它的實(shí)現(xiàn)原理圖,最后給出了XILINX的XC9500系列可編程邏輯器件的開發(fā)流程。
介紹lattice半導(dǎo)體公司推出的可編程模擬器件ispPAC10內(nèi)部結(jié)構(gòu)及設(shè)計應(yīng)用。
論述VHDL中Loop語句動態(tài)表達(dá)式的可綜合性問題,提出三種解決方法:直接代入法、邊界擴(kuò)充法和計數(shù)器法,并對比這三類方法的適用性。
首先介紹異步FIFO的概念、應(yīng)用及其結(jié)構(gòu),然后分析實(shí)現(xiàn)異步FIFO的難點(diǎn)問題及其解決辦法;在傳統(tǒng)設(shè)計的基礎(chǔ)上提出一種新穎的電路結(jié)構(gòu)并對其進(jìn)行綜合仿真和FPGA實(shí)現(xiàn)。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計要點(diǎn)及關(guān)鍵部分的設(shè)計。
介紹了萊迪思半導(dǎo)體公司推出的零功耗超快速復(fù)雜中編程邏輯器件ispMACH4000Z的特征、結(jié)構(gòu)和原理。
詳細(xì)闡述一種利用交錯編碼的思想,來改遠(yuǎn)距離通信質(zhì)量的新設(shè)計。
固定幾何結(jié)構(gòu)的FFT算法及其FPGA實(shí)現(xiàn)。