1 引言由于傳統(tǒng)的多波形函數(shù)信號(hào)發(fā)生器需采用大量分離元件才能實(shí)現(xiàn),且設(shè)計(jì)復(fù)雜,這里提出一種基于CPLD的多波形函數(shù)信號(hào)發(fā)生器。它采用CPLD作為函數(shù)信號(hào)發(fā)生器的處理器,以單片機(jī)和CPLD為核心,輔以必要的模擬和數(shù)字
自20世紀(jì)80年代單片機(jī)引入我國(guó)以來(lái),學(xué)習(xí)和應(yīng)用單片機(jī)的熱潮始終不減,特別是MCS51系列。這是由單片機(jī)的特點(diǎn)決定的。實(shí)際上,從單片機(jī)/CPLD應(yīng)用通用數(shù)字集成電路系統(tǒng),到廣泛應(yīng)用單片機(jī),是我國(guó)電子設(shè)計(jì)在智能化應(yīng)用
1 復(fù)雜可編程邏輯器件概述復(fù)雜可編程邏輯器件(CPLD)最早出現(xiàn)于80年代后期,由于其高速、設(shè)計(jì)靈活、成本低、延時(shí)可預(yù)測(cè)等特點(diǎn),一經(jīng)面世便得到廣泛的應(yīng)用。世界各主要PLD廠商都紛紛推出了自己的 CPLD產(chǎn)品,如 Altera公司
可編程邏輯器件主要包括FPGA和CPLD,F(xiàn)PGA是Field Programmable Gate Array縮寫,CPLD是Complex Promrammable Logic Device的縮寫。隨著芯片技術(shù)的發(fā)展,CPLD和FPGA的概念已經(jīng)模糊在一起,如Altera和Lattice公司把小容
摘要 應(yīng)用溫度采集芯片MAX6675,將其與K型熱電偶結(jié)合,利用CPLD對(duì)其進(jìn)行控制,實(shí)現(xiàn)一個(gè)多路溫度采集系統(tǒng)。文中介紹了系統(tǒng)的硬件電路結(jié)構(gòu),并根據(jù)芯片的內(nèi)部時(shí)序介紹了CPLD內(nèi)部邏輯電路的設(shè)計(jì)。通過(guò)兩種溫度環(huán)境下的系
基于CPLD的MAX1032采樣控制的實(shí)現(xiàn)
摘 要: 簡(jiǎn)單介紹了XC9500系列CPLD器件及其系統(tǒng)內(nèi)編程(ISP)性能,接著講述了XC9500系列CPLD器件遙控編程的實(shí)現(xiàn)方法,并重點(diǎn)介紹了在遙控編程系統(tǒng)中應(yīng)用微控制器(lntel 8031)實(shí)現(xiàn)嵌入式ISP的軟硬件設(shè)計(jì)。關(guān)鍵詞: CPL
盡管FPGA和CPLD都是可編程器件,有很多共同特點(diǎn),但由于CPLD和FPGA結(jié)構(gòu)上的差異,具有各自的特點(diǎn):1、CPLD更適合完成各種算法和組合邏輯,FPGA更適合于完成時(shí)序邏輯。換句話說(shuō),FPGA更適合于觸發(fā)器豐富的結(jié)構(gòu),而CPLD更適
在傳統(tǒng)的控制系統(tǒng)中,人們常常采用單片機(jī)作為控制核心。但這種方法硬件連線復(fù)雜,可靠性差,且單片機(jī)的端口數(shù)目、內(nèi)部定時(shí)器和中斷源的個(gè)數(shù)都有限,在實(shí)際應(yīng)用中往往需要外加擴(kuò)展芯片。這無(wú)疑對(duì)系統(tǒng)的設(shè)計(jì)帶來(lái)諸多不
基于CPLD的MAX1032采樣控制的方法與實(shí)現(xiàn)
采用CPLD的片內(nèi)環(huán)形振蕩器的方案設(shè)計(jì)
隨著科技的飛速發(fā)展、高分辨率的數(shù)?;旌想娐返膽?yīng)用不斷深入,電路設(shè)計(jì)日趨復(fù)雜,精度越來(lái)越高,所以高精度AD轉(zhuǎn)換電路的設(shè)計(jì)就成了儀器儀表及各種測(cè)量控制系統(tǒng)的難點(diǎn)。本系統(tǒng)來(lái)源于儀器儀表的溫控系統(tǒng)設(shè)計(jì),采用高精
摘要:可編程控制器(PLD)自20世紀(jì)60年代末出現(xiàn)以來(lái),就以其靈活、高效、可靠性高等優(yōu)點(diǎn)受到設(shè)計(jì)者的青睞。而CPLD是20世紀(jì)90年代推出的一種復(fù)雜的PLD,其主要特征是集成規(guī)模大于1000門以上的可編程邏輯器件。它以其
基于CPLD的數(shù)字濾波及抗干擾實(shí)現(xiàn)
基于CPLD和MAX7000系列的數(shù)據(jù)采集系統(tǒng)簡(jiǎn)介
摘 要:本控制儀以單片機(jī)80c196kc為核心,集無(wú)功補(bǔ)償、電度量計(jì)量、電能質(zhì)量監(jiān)測(cè)及通信于一體,能實(shí)時(shí)顯示電網(wǎng)的各項(xiàng)參數(shù),通過(guò)鍵盤可人工設(shè)定系統(tǒng)運(yùn)行的參數(shù)。單片機(jī)外圍芯片PSD8XX及復(fù)雜可編程邏輯器件(CPLD)的使
一、硬件電路設(shè)計(jì)本文選用CPLD 是ALTERA 公司的EPM240T100,結(jié)合MAX232 接口芯片進(jìn)行串口通信設(shè)計(jì),框圖如下圖1 所示。 圖1 CPLD串口通信模塊硬件設(shè)計(jì)二、VHDL程序模塊設(shè)計(jì)及描述使用VHDL 對(duì)CPLD 進(jìn)行編程,設(shè)計(jì)3 個(gè)
在傳統(tǒng)的控制系統(tǒng)中,人們常常采用單片機(jī)作為控制核心。但這種方法硬件連線復(fù)雜,可靠性差,且單片機(jī)的端口數(shù)目、內(nèi)部定時(shí)器和中斷源的個(gè)數(shù)都有限,在實(shí)際應(yīng)用中往往需要外加擴(kuò)展芯片。這無(wú)疑對(duì)系統(tǒng)的設(shè)計(jì)帶來(lái)諸多不
可編程邏輯器件(PLD,Programmable Logic Device)的靈活性一直受到電子工程師的喜愛(ài),但在各種移動(dòng)式消費(fèi)類電子產(chǎn)品市場(chǎng)仍然是ASIC芯片的天地。有幾個(gè)原因阻礙著CPLD器件進(jìn)入移動(dòng)設(shè)備市場(chǎng),尤其是各種基于電池供電的
引言 大規(guī)??删幊踢壿嬈骷﨏PLD和FPGA是當(dāng)今應(yīng)用最廣泛的兩類可編程邏輯器件,電子設(shè)計(jì)工程師利用它可以在辦公室或?qū)嶒?yàn)室設(shè)計(jì)出所自己所需要的專用芯片和專用產(chǎn)品,從而大大縮短了產(chǎn)品上市時(shí)間,降低了開(kāi)發(fā)成本。