主要介紹基于現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)的微波接力通信中FFT模塊的設(shè)計(jì)與實(shí)現(xiàn)方案。提出一種全并行流水結(jié)構(gòu),采用新一代大容量的高速Stratix系列FPGA可以在N個(gè)系統(tǒng)時(shí)鐘之內(nèi)完成N點(diǎn)的FFT,性能穩(wěn)定、運(yùn)算速度快,完全能滿足信號(hào)實(shí)時(shí)處理的要求。
本文介紹了基于SOPC、嵌入生物特征的個(gè)人證件識(shí)讀器設(shè)計(jì)。本設(shè)計(jì)采用Altera公司的FPGA軟核處理器以及通用IP核實(shí)現(xiàn)系統(tǒng)的集成化,并且用C2H工具對(duì)軟件算法的瓶頸進(jìn)行硬件加速處理,系統(tǒng)性能得到了明顯提高。
嵌入聲紋特征的個(gè)人證件識(shí)讀器
目前,測(cè)量失真度的儀器根據(jù)測(cè)量原理大致可分為二大類:基波剔除法和頻譜分析法。
當(dāng)初從學(xué)校畢業(yè)時(shí),信號(hào)處理就沒(méi)學(xué)好,但是一畢業(yè)就接觸dsp,98年接觸dsp也算是比較早的一批了吧,如果把dsp看作單片機(jī)也不無(wú)道理,只是比單片機(jī)快,有一些尋址方式適合做fft或?yàn)V波器的運(yùn)算,dsp里面有乘加指令,所以跟單片機(jī)相比,除了控制功能外,他還可以用于數(shù)字信號(hào)的處理,單片機(jī)在實(shí)時(shí)性要求不高的情況下也可以,所以從這方面來(lái)說(shuō)dsp與數(shù)字信號(hào)處理里面說(shuō)的dsp是有點(diǎn)點(diǎn)不同含義的。
對(duì)AD公司的TigerSHARC DSP(ADSP-TS101S)和摩托羅拉公司的具有AltiVec矢量處理器核的PowerPC系列MPC7410和MPC7455處理器,在連續(xù)實(shí)時(shí)信號(hào)處理領(lǐng)域的應(yīng)用進(jìn)行了評(píng)估。
對(duì)AD公司的TigerSHARC DSP(ADSP-TS101S)和摩托羅拉公司的具有AltiVec矢量處理器核的PowerPC系列MPC7410和MPC7455處理器,在連續(xù)實(shí)時(shí)信號(hào)處理領(lǐng)域的應(yīng)用進(jìn)行了評(píng)估。
提出用TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè)的一種方案,闡述各模塊的設(shè)計(jì)和實(shí)現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號(hào)并進(jìn)行64次諧波分析。
提出用TMS320LF2407和FPGA實(shí)現(xiàn)電能監(jiān)測(cè)的一種方案,闡述各模塊的設(shè)計(jì)和實(shí)現(xiàn)方法,本方案中,F(xiàn)PGA用于采樣16路交流信號(hào)并進(jìn)行64次諧波分析。