隨著微電子設(shè)計(jì)技術(shù)與工藝的迅速發(fā)展,數(shù)字集成電路逐步發(fā)展到專用集成電路(ASIC),其中超大規(guī)模、高速、低功耗的新型FPGA的出現(xiàn),降低了產(chǎn)品的成本,提高了系統(tǒng)的可靠性。同時(shí),各種電子產(chǎn)品的復(fù)雜度和現(xiàn)代化程度的
通用串行總線已經(jīng)很普遍了,這是由于其使用簡(jiǎn)單,隨插即用,并具有魯棒性的優(yōu)點(diǎn)。USB已經(jīng)找到了進(jìn)入曾經(jīng)使用串口、并口作為其host接口的計(jì)算機(jī)外設(shè)的方式,需要接口到host計(jì)算機(jī)的產(chǎn)品現(xiàn)在也把USB作為其主要選擇。U
隨著寬帶Internet的快速發(fā)展和電子設(shè)備計(jì)算能力的迅速提高,在Internet上實(shí)時(shí)傳輸高清晰度視頻信息成為可能,以Internet為傳輸媒介的視頻會(huì)議、視頻監(jiān)控、Internet電視臺(tái)等視頻應(yīng)用方興未艾。這些應(yīng)用的一個(gè)共同特點(diǎn)是
射頻識(shí)別即RFID技術(shù)又稱電子標(biāo)簽、無線射頻識(shí)別,是一種通信技術(shù)[1].RFID技術(shù)作為物聯(lián)網(wǎng)發(fā)展的關(guān)鍵技術(shù),其應(yīng)用必將隨著物聯(lián)網(wǎng)的發(fā)展而擴(kuò)大。常用的RFID分低頻、高頻、超高頻3種,其中高頻RFID典型工作頻率為13.56
21ic訊 Altera公司今天宣布,微軟采用Altera Arria® 10 FPGA (現(xiàn)場(chǎng)可編程門陣列)實(shí)現(xiàn)基于CNN (卷積神經(jīng)網(wǎng)絡(luò))算法的數(shù)據(jù)中心加速功能,其每瓦性能非常優(yōu)異。這些算法通常
隨著現(xiàn)代通信技術(shù)的廣泛使用,通信企業(yè)問的競(jìng)爭(zhēng)不斷加劇,為提升自身的競(jìng)爭(zhēng)優(yōu)勢(shì),通信企業(yè)需要將其通信信號(hào)的質(zhì)量提升,并提高通信系統(tǒng)各項(xiàng)指標(biāo)的穩(wěn)定性、安全性、高效性。在音頻信號(hào)處理方法及FPGA實(shí)現(xiàn)中,采用AGC
21ic訊 Altera公司昨天宣布,與Mentor Graphics合作為嵌入式軟件開發(fā)人員提供同類最佳的Vista®虛擬平臺(tái),它支持Altera全系列SoC FPGA,包括具有64位四核ARM® Cortex-A53處理器的第三代14 nm Stratix®
東亞地區(qū)長(zhǎng)程演進(jìn)計(jì)畫(LTE)設(shè)備需求,驅(qū)動(dòng)現(xiàn)場(chǎng)可編程閘陣列(FPGA)業(yè)者營(yíng)收攀升。2014年中國(guó)大陸及臺(tái)灣陸續(xù)啟動(dòng)LTE商轉(zhuǎn),帶動(dòng)龐大的LTE設(shè)備購(gòu)置及基礎(chǔ)建設(shè)投資潮,深耕通訊領(lǐng)域有成的FPGA業(yè)者也趁著這波潮流搭上順風(fēng)
采樣就是采集模擬信號(hào)的樣本。通常采樣指的是下采樣,也就是對(duì)信號(hào)的抽取。其實(shí),上采樣和下采樣都是對(duì)數(shù)字信號(hào)進(jìn)行重采,重采的采樣率與原來獲得該數(shù)字信號(hào)的采樣率比較,大于原信號(hào)的稱為上采樣,小于的則稱為下采
在研制數(shù)字移動(dòng)通信系統(tǒng)時(shí),研發(fā)人員需要在實(shí)際通信環(huán)境中進(jìn)行大量的外場(chǎng)實(shí)驗(yàn),以便對(duì)所設(shè)計(jì)系統(tǒng)進(jìn)行調(diào)測(cè)。移動(dòng)通信信道仿真器能夠在實(shí)驗(yàn)室環(huán)境下進(jìn)行類似的性能測(cè)試,相比之下,測(cè)試費(fèi)用少、可重復(fù)性強(qiáng),為通信系統(tǒng)
全球衛(wèi)星導(dǎo)航系統(tǒng)(Global Navigation Satellite System,GNSS)應(yīng)用產(chǎn)業(yè)已成為一個(gè)全球性的高新技術(shù)產(chǎn)業(yè),無論是軍用還是民用,都產(chǎn)生了顯著的效益。隨著北斗衛(wèi)星組網(wǎng)的不斷完善,基于北斗的雙模甚至多模接收機(jī)也在
隨著科學(xué)研究和工業(yè)生產(chǎn)對(duì)數(shù)據(jù)采集系統(tǒng)的速度、穩(wěn)定性、準(zhǔn)確性要求的不斷提高,傳統(tǒng)數(shù)據(jù)采集系統(tǒng)已經(jīng)逐漸不能滿足上述需求。傳統(tǒng)的數(shù)據(jù)采集系統(tǒng)通常使用單片機(jī)或DSP作為控制核心,而且需要連接復(fù)雜的外圍電路和外接
由于當(dāng)前國(guó)稅、地稅、各省、各稅種發(fā)票不同,辨別難度較大,因此給造假者可乘之機(jī)。本文設(shè)計(jì)的基于FPGA的稅控算法加密卡可有效地解決上述問題,提供了高效的防偽措施。該加密卡通過PCI總線內(nèi)置于稅控加密機(jī)中,將發(fā)
衛(wèi)星發(fā)射基地測(cè)控系統(tǒng)在武器試驗(yàn)及航天器發(fā)射任務(wù)中主要承擔(dān)目標(biāo)跟蹤、測(cè)量、控制任務(wù)。隨著近年來試驗(yàn)任務(wù)呈現(xiàn)常態(tài)化、高密度的態(tài)勢(shì),對(duì)測(cè)控設(shè)備的遠(yuǎn)程操控能力及信息化方面均提出了更高的要求,眾多學(xué)者也在進(jìn)行相
由于具有高集成度、高速、可編程等優(yōu)點(diǎn),現(xiàn)場(chǎng)可編程門陣列(Field Programmable Gate Array,F(xiàn)PGA)已經(jīng)被廣泛應(yīng)用于中高速群路解調(diào)處理領(lǐng)域。數(shù)字分路技術(shù)是全數(shù)字群解調(diào)器的重要組成部分,也是群解調(diào)器實(shí)現(xiàn)過程中消
如果你是一名研究現(xiàn)場(chǎng)可編程門陣列 (FPGA) 的工程師,你就應(yīng)該知道這些器件的高效運(yùn)行需要優(yōu)化的電源序列。使用離散組件來滿足這些特定的電源需求通常需要一個(gè)額外的離散排序器或微控制器。然而,對(duì)于小外形尺寸應(yīng)用
21ic訊 致力于在電源、安全、可靠和性能方面提供差異化半導(dǎo)體技術(shù)方案的領(lǐng)先供應(yīng)商美高森美公司(Microsemi Corporation)宣布為其旗艦SmartFusion®2 SoC FPGA和IGLOO®2 FPGA器件的領(lǐng)先網(wǎng)絡(luò)安全功能組合加入
光電編碼器是許多傳感器和自動(dòng)控制系統(tǒng)的重要部件,可用來測(cè)量位移、速度、加速度等。近年來在研究和使用方面,不斷有所創(chuàng)新和發(fā)展。由于光電編碼器具有精度高、體積小、重量輕、響應(yīng)速度快、可靠性高、抗干擾能力強(qiáng)
高速長(zhǎng)線陣CCD(電荷耦合器)具有低功耗,小體積,高精度等優(yōu)勢(shì),廣泛應(yīng)用于航天退掃系統(tǒng)中的圖像數(shù)據(jù)采集。而CCD驅(qū)動(dòng)電路設(shè)計(jì)是CCD正常工作的關(guān)鍵問題之一,CCD驅(qū)動(dòng)信號(hào)時(shí)序是一組相位要求嚴(yán)格的脈沖信號(hào),只有時(shí)序信
數(shù)據(jù)采集就是通過模數(shù)轉(zhuǎn)換器(A/D)將輸入的模擬信號(hào)轉(zhuǎn)換成數(shù)字信號(hào),然后送入單片機(jī)中進(jìn)行處理,而對(duì)A/D轉(zhuǎn)換器的啟動(dòng),數(shù)據(jù)的讀取,數(shù)據(jù)的傳輸都是靠MCU(單片機(jī))執(zhí)行指令來完成的。近年來,隨著科學(xué)技術(shù)的發(fā)展,各種