www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁(yè) > > 芯片驗(yàn)證工程師
[導(dǎo)讀]如今,SoCs正變得越來(lái)越復(fù)雜,數(shù)據(jù)經(jīng)常從一個(gè)時(shí)鐘域傳輸?shù)搅硪粋€(gè)時(shí)鐘域。上圖信號(hào)A由C1時(shí)鐘域觸發(fā),被C2時(shí)鐘域采樣。根據(jù)這兩個(gè)時(shí)鐘之間的關(guān)系,在將數(shù)據(jù)從源時(shí)鐘傳輸?shù)侥繕?biāo)時(shí)鐘時(shí),可能會(huì)出現(xiàn)不同類型的問(wèn)題,并且這些問(wèn)題的解決方案也有所不同。本文討論了不同類型的跨時(shí)鐘域,以及每種類型...

如今,SoCs正變得越來(lái)越復(fù)雜,數(shù)據(jù)經(jīng)常從一個(gè)時(shí)鐘域傳輸?shù)搅硪粋€(gè)時(shí)鐘域。


上圖信號(hào)A由C1時(shí)鐘域觸發(fā),被C2時(shí)鐘域采樣。根據(jù)這兩個(gè)時(shí)鐘之間的關(guān)系,在將數(shù)據(jù)從源時(shí)鐘傳輸?shù)侥繕?biāo)時(shí)鐘時(shí),可能會(huì)出現(xiàn)不同類型的問(wèn)題,并且這些問(wèn)題的解決方案也有所不同。


本文討論了不同類型的跨時(shí)鐘域,以及每種類型中可能遇到的問(wèn)題及其解決方案。在接下來(lái)的所有部分中,都直接使用了上圖所示的信號(hào)名稱。例如,C1和C2分別表示源時(shí)鐘和目標(biāo)時(shí)鐘。類似地,A和B分別被用作源觸發(fā)器輸出和目標(biāo)觸發(fā)器輸出。此外,源和目標(biāo)觸發(fā)器被假定為正沿觸發(fā)。


跨時(shí)鐘域問(wèn)題

本節(jié)描述了在出現(xiàn)跨時(shí)鐘域時(shí)可能出現(xiàn)的三個(gè)主要問(wèn)題,然后還描述了這些問(wèn)題的解決方案。


A.亞穩(wěn)態(tài)問(wèn)題。

如果信號(hào)A上的翻轉(zhuǎn)發(fā)生在非常接近時(shí)鐘C2的邊沿處,它可能會(huì)導(dǎo)致在目標(biāo)觸發(fā)器“FB”處的setup 或hold 違反。結(jié)果,輸出信號(hào)B進(jìn)行無(wú)限振蕩。因此,輸出是不穩(wěn)定的,在C2的下一個(gè)時(shí)鐘邊緣到達(dá)之前也可能會(huì)穩(wěn)定到某個(gè)穩(wěn)定的值。這種現(xiàn)象被稱為亞穩(wěn)態(tài),或者說(shuō)觸發(fā)器“FB”已經(jīng)進(jìn)入亞穩(wěn)態(tài)。


從設(shè)計(jì)的角度來(lái)看,亞穩(wěn)態(tài)又會(huì)產(chǎn)生以下后果:

1、如果不穩(wěn)定的數(shù)據(jù)被輸入到設(shè)計(jì)中的其他幾個(gè)地方,它可能會(huì)導(dǎo)致大電流,在最壞的情況下甚至導(dǎo)致芯片燒壞。

2、不同的 fan-out可能會(huì)讀取不同的信號(hào)值,并可能導(dǎo)致設(shè)計(jì)進(jìn)入未知的功能狀態(tài),導(dǎo)致設(shè)計(jì)出現(xiàn)功能問(wèn)題。

3、目標(biāo)時(shí)鐘域輸出可能穩(wěn)定到新值或返回到舊值。然而,傳播延遲可能很高,會(huì)導(dǎo)致時(shí)序問(wèn)題。


如下圖,如果輸入信號(hào)A在非常接近C2時(shí)鐘的上升沿翻轉(zhuǎn),則目標(biāo)觸發(fā)器的輸出可以是亞穩(wěn)態(tài)的。因此,它可以不穩(wěn)定,并可能最終穩(wěn)定到信號(hào)B1和B2所描述的1或0。


可以通過(guò)在目標(biāo)域中添加同步器來(lái)避免亞穩(wěn)態(tài)問(wèn)題。同步器允許振蕩在足夠的時(shí)間穩(wěn)定下來(lái),并確保在目標(biāo)時(shí)鐘域獲得穩(wěn)定的輸出。一個(gè)常用的同步器是一個(gè)級(jí)聯(lián)觸發(fā)器,如下圖所示。


該結(jié)構(gòu)主要用于設(shè)計(jì)中的控制信號(hào)和單比特?cái)?shù)據(jù)信號(hào)。多位的數(shù)據(jù)信號(hào)需要其他類型的同步方案,如MUX recirculation、握手和FIFO。



B.數(shù)據(jù)丟失


每當(dāng)生成一個(gè)新的源數(shù)據(jù)時(shí),由于亞穩(wěn)態(tài)性,它可能不會(huì)在目標(biāo)時(shí)鐘的第一個(gè)周期中被目標(biāo)域捕獲。只要源信號(hào)上的每個(gè)翻轉(zhuǎn)都在目標(biāo)域中被捕獲,數(shù)據(jù)就不會(huì)丟失。為了確保這一點(diǎn),源數(shù)據(jù)應(yīng)在一段最短的時(shí)間內(nèi)保持穩(wěn)定,以便滿足對(duì)目標(biāo)時(shí)鐘的至少一個(gè)邊沿的setup 和hold 時(shí)間的要求。


如果C1和C2的時(shí)鐘邊沿非常靠近,則在源數(shù)據(jù)A翻轉(zhuǎn)之后的C2的第一個(gè)時(shí)鐘邊沿?zé)o法捕獲它。該數(shù)據(jù)最終被時(shí)鐘C2的第二個(gè)時(shí)鐘邊沿捕獲,如下圖所示。

?

但是,如果在數(shù)據(jù)A翻轉(zhuǎn)和時(shí)鐘C2的邊沿之間有足夠的時(shí)間,則在C2的第一個(gè)周期捕獲數(shù)據(jù)。因此,源時(shí)鐘域數(shù)據(jù)和目標(biāo)時(shí)鐘域數(shù)據(jù)之間可能不會(huì)一一對(duì)應(yīng)。無(wú)論如何,一般情況下源數(shù)據(jù)上的每個(gè)翻轉(zhuǎn)都應(yīng)該在目標(biāo)時(shí)鐘域中被捕獲。


假設(shè)源時(shí)鐘C1的速度是目標(biāo)時(shí)鐘C2的兩倍,并且這兩個(gè)時(shí)鐘之間沒(méi)有相位差。進(jìn)一步假設(shè)在時(shí)鐘C1的正邊沿生成的輸入數(shù)據(jù)序列“A”為“00110011”。在時(shí)鐘C2的正邊沿捕獲的數(shù)據(jù)B將為“0101”。在這里,由于信號(hào)A上的所有翻轉(zhuǎn)都被B捕獲了,所以數(shù)據(jù)不會(huì)丟失。

但是,如果輸入序列為“00101111”,則目標(biāo)域中的輸出將為“0011”。這里輸入序列中的第三個(gè)數(shù)據(jù)值“1”丟失。


為了防止數(shù)據(jù)丟失,數(shù)據(jù)應(yīng)該在源時(shí)鐘域中保持足夠長(zhǎng)的時(shí)間不變,以便在目標(biāo)時(shí)鐘域中正確捕獲。換句話說(shuō),在源數(shù)據(jù)上的每次轉(zhuǎn)換之后,至少有一個(gè)目標(biāo)時(shí)鐘邊沿應(yīng)該到達(dá)沒(méi)有違反setup或hold的地方,以便在目標(biāo)時(shí)鐘域中正確地捕獲源數(shù)據(jù)。


C. 數(shù)據(jù)一致性

如前一節(jié)所示,每當(dāng)在源時(shí)鐘域中生成新數(shù)據(jù)時(shí),可能需要1個(gè)或多個(gè)目標(biāo)時(shí)鐘周期來(lái)捕獲它。考慮這樣一種情況,即多個(gè)信號(hào)從一個(gè)時(shí)鐘域傳輸?shù)搅硪粋€(gè)時(shí)鐘域,并且每個(gè)信號(hào)使用多級(jí)觸發(fā)器同步器分別進(jìn)行同步。如果所有信號(hào)同時(shí)發(fā)生變化,并且源時(shí)鐘和目標(biāo)時(shí)鐘邊沿接近,那么一些信號(hào)可能在第一個(gè)時(shí)鐘周期中在目標(biāo)域中被捕獲,而另一些信號(hào)可能通過(guò)亞穩(wěn)態(tài)在第二個(gè)時(shí)鐘周期中被捕獲。這可能會(huì)導(dǎo)致目標(biāo)端信號(hào)上的值組合無(wú)效。也就是說(shuō),在這種情況下,數(shù)據(jù)的一致性已經(jīng)丟失了。

?

如果這些信號(hào)一起控制著設(shè)計(jì)的某些功能,那么這種無(wú)效的狀態(tài)可能會(huì)導(dǎo)致功能錯(cuò)誤。


例如:假設(shè)“00”和“11”是由時(shí)鐘C1生成的信號(hào)X[0:1]的兩個(gè)有效值。最初在X的兩個(gè)位上都有一個(gè)從1->0的過(guò)渡。這兩個(gè)轉(zhuǎn)變?cè)诘谝粋€(gè)周期本身都被時(shí)鐘C2捕獲。因此,信號(hào)Y變成了“00”。


接下來(lái),在信號(hào)X的兩個(gè)比特位上都有一個(gè)從0->1的轉(zhuǎn)換。在這里,時(shí)鐘C2的上升沿接近于信號(hào)X的翻轉(zhuǎn)。X[0]上的翻轉(zhuǎn)在第一個(gè)時(shí)鐘周期中被捕獲,而X[1]上的翻轉(zhuǎn)在C2的第二個(gè)時(shí)鐘周期中被捕獲。這將導(dǎo)致Y[0:1]上的一個(gè)中間值為“10”,這是一個(gè)無(wú)效的狀態(tài)。在這種情況下,數(shù)據(jù)的一致性丟失了。


在上面的示例中,問(wèn)題的原因是所有比特沒(méi)有在相同的目標(biāo)時(shí)鐘周期中捕獲。如果所有比特在同一周期中保留其原始值或更新值,則設(shè)計(jì)要么保持原始狀態(tài),要么進(jìn)入正確的新狀態(tài)(參考異步FIFO)。


如果電路的設(shè)計(jì)方式是,在將設(shè)計(jì)從一種狀態(tài)更改到另一種狀態(tài)時(shí),只需要更改一個(gè)位,那么該位將更改為一個(gè)新值或者保留原始值。由于所有其他位在這兩種狀態(tài)下都有相同的值,所以在這種情況下,完整的總線要么變?yōu)樾轮担幢A粼贾怠?/span>


這反過(guò)來(lái)又意味著,如果總線是格雷編碼的,那么這個(gè)問(wèn)題將會(huì)得到解決,并且將永遠(yuǎn)不會(huì)得到一個(gè)無(wú)效的狀態(tài)。


但是,這僅適用于控制總線,因?yàn)闊o(wú)法對(duì)數(shù)據(jù)總線進(jìn)行格雷編碼。在這種情況下,可以使用握手、FIFO和MUX recirculation(如下圖)等其他技術(shù)來(lái)生成一個(gè)公共的控制邏輯來(lái)正確地傳輸數(shù)據(jù)。


這里,在源時(shí)鐘域中產(chǎn)生的控制信號(hào)EN使用多級(jí)觸發(fā)器同步器在目標(biāo)域中進(jìn)行同步。同步控制信號(hào)EN_Sync驅(qū)動(dòng)mux的選擇引腳,從而控制總線A所有位的數(shù)據(jù)傳輸。通過(guò)這種方式,總線的各個(gè)位不會(huì)單獨(dú)同步,因此不存在數(shù)據(jù)不一致性。但是,重要的是要確保當(dāng)控制信號(hào)被激活時(shí),源域數(shù)據(jù)A[0:1]應(yīng)保持不變。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

上海2025年7月21日 /美通社/ -- 本文圍繞跨域時(shí)間同步技術(shù)展開,作為智能汽車 "感知-決策-執(zhí)行 -交互" 全鏈路的時(shí)間基準(zhǔn),文章介紹了 PTP、gPTP、CAN 等主流同步技術(shù)及特點(diǎn),并以...

關(guān)鍵字: 時(shí)鐘 時(shí)間同步 同步技術(shù) 智能汽車

患有嚴(yán)重運(yùn)動(dòng)障礙的人——比如那些患有ALS、閉鎖綜合征或神經(jīng)退行性疾病的人——由于自主運(yùn)動(dòng)和語(yǔ)言的限制,經(jīng)常難以溝通。雖然像眼球追蹤、肌肉觸發(fā)開關(guān)和語(yǔ)音設(shè)備這樣的輔助技術(shù)已經(jīng)存在,但它們往往速度緩慢、不靈活,而且缺乏上下...

關(guān)鍵字: P300拼寫器 腦機(jī)接口 觸發(fā)器

只要FPGA設(shè)計(jì)中的所有資源不全屬于一個(gè)時(shí)鐘域,那么就可能存在跨時(shí)鐘域問(wèn)題,因?yàn)楫惒竭壿嬈鋵?shí)也可以看做一種特殊的跨時(shí)鐘域問(wèn)題。

關(guān)鍵字: FPGA 時(shí)鐘

在現(xiàn)代電子系統(tǒng)設(shè)計(jì)中,特別是在基于現(xiàn)場(chǎng)可編程門陣列(FPGA)的設(shè)計(jì)中,時(shí)序約束是確保系統(tǒng)穩(wěn)定性和性能的關(guān)鍵因素。時(shí)鐘周期、觸發(fā)器的建立時(shí)間和保持時(shí)間,以及組合邏輯電路的延遲,共同構(gòu)成了FPGA時(shí)序設(shè)計(jì)的基礎(chǔ)。本文將深入...

關(guān)鍵字: FPGA 時(shí)序設(shè)計(jì) 觸發(fā)器

正如我們?cè)S多人所知,集成電路或IC是許多小電路在一個(gè)小封裝中的組合,它們一起執(zhí)行任務(wù)。像運(yùn)算放大器或555定時(shí)器IC是由許多晶體管、觸發(fā)器、邏輯門和其他組合數(shù)字電路組合而成的。類似地,觸發(fā)器可以通過(guò)使用邏輯門的組合來(lái)構(gòu)建...

關(guān)鍵字: 晶體管 OR門 觸發(fā)器 邏輯門

為增進(jìn)大家對(duì)變速器的認(rèn)識(shí),本文將對(duì)變速器的分類、變速器的檢修予以介紹。

關(guān)鍵字: 變速器 指數(shù) 同步器

在Xilinx FPGA的DDR3設(shè)計(jì)中,時(shí)鐘系統(tǒng)扮演著至關(guān)重要的角色。它不僅決定了DDR3存儲(chǔ)器的數(shù)據(jù)傳輸速率,還直接影響到FPGA與DDR3存儲(chǔ)器之間數(shù)據(jù)交換的穩(wěn)定性和效率。本文將詳細(xì)介紹Xilinx FPGA DD...

關(guān)鍵字: Xilinx FPGA DDR3 時(shí)鐘

TimeProvider 4100主時(shí)鐘的附件,可擴(kuò)展至200 個(gè)完全冗余的T1、E1 或CC同步輸出端

關(guān)鍵字: 5G網(wǎng)絡(luò) 時(shí)鐘

鎖存允許端(LE)的作用。當(dāng)LE為高電平時(shí),輸出端(Q0至Q7)隨輸入數(shù)據(jù)端(D0至D7)的變化而變化。當(dāng)LE為低電平時(shí),輸出端被鎖存在已建立的數(shù)據(jù)電平,即使輸入數(shù)據(jù)端發(fā)生變化,輸出端的電平也不會(huì)改變。

關(guān)鍵字: 74ls373 鎖存器 觸發(fā)器

74LS175是一款4D觸發(fā)器集成電路,它包含6個(gè)D觸發(fā)器,這些觸發(fā)器可以組合起來(lái)形成寄存器或搶答器等多種功能部件。

關(guān)鍵字: 74ls175 觸發(fā)器 寄存器
關(guān)閉