www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當前位置:首頁 > 工業(yè)控制 > 電路設(shè)計項目集錦
[導(dǎo)讀]學習如何在Vivado中使用CORDIC IP實現(xiàn)數(shù)控振蕩器(NCO) !

學習如何在Vivado中使用CORDIC IP實現(xiàn)數(shù)控振蕩器(NCO) !

本教程將引導(dǎo)您在FPGA上創(chuàng)建數(shù)字正弦和余弦波發(fā)生器。

你將學習:

?NCO組件如何協(xié)同工作-從頻率控制字(FCW)到相位累加器和CORDIC IP

?在Vivado中逐步實現(xiàn),包括VHDL模塊集成

?使用ILA的實用仿真和調(diào)試技術(shù)

?在ZCU104板上的真實硬件實現(xiàn)

?提示提取正弦/余弦值和控制波的頻率

設(shè)計框圖

這個框圖代表了一個數(shù)控振蕩器(NCO),它被用來產(chǎn)生一個頻率可變的數(shù)字正弦波。NCO的主要組成部分是:頻率控制字(FCW)、相位累加器和CORDIC IP。

Vivado.png中CORDIC NCO的框圖

?頻率控制字(FCW - N位):

?FCW是控制產(chǎn)生的正弦波頻率的輸入值。

?為了增加正弦波的頻率,增加FCW。對于較慢的正弦波,減小FCW。

?相位累加器:

?相位累加器是NCO的核心。它通過在每個時鐘周期將FCW添加到其當前值來累積相位。

?相位累加器的輸出表示正弦波的當前相位。

?該相位值持續(xù)增加,當達到π時,累加器將其重置為?π。

相位累加器輸出增加到π,然后休息到-π。鋸齒波的斜率取決于fw

?相位累加器產(chǎn)生一個相位斜坡信號,其值范圍從?π到π。該階段的階躍增量由FCW決定。

CORDIC塊:

CORDIC塊將輸入相位轉(zhuǎn)換為相應(yīng)的正弦和余弦值。

Vivado設(shè)計

具有CORDIC IP的NCO在Vivado中的框圖

相位累加器和FCW塊被實現(xiàn)為VHDL模塊,您可以輕松地從GitHub下載它們并將它們添加到您的設(shè)計中。

Vivado中的CORDIC塊生成32位輸出,其中上16位表示正弦值,下16位表示余弦值。為了分別訪問這些值,使用兩個片來提取各自的部分。

Vivado中CORDIC IP的32位輸出:16位數(shù)值較高的表示正弦值。

將VDHL代碼作為模塊添加到您的設(shè)計中

從GitHub存儲庫下載這兩個VHDL文件,并將它們作為新源添加到項目中。接下來,右鍵單擊塊設(shè)計并將FCW和相位累加器作為模塊添加到您的設(shè)計中。

在Vivado塊設(shè)計中添加模塊選項

將CORDIC IP添加到您的塊設(shè)計中

從IP目錄中,向設(shè)計中添加CORDIC IP塊。修改CORDIC輸出功能以生成正弦和余弦值。

在Vivado中設(shè)置CORDIC IP以生成正弦和余弦值

添加片

此外,在設(shè)計中包括兩個切片:

?第一個切片提取31到16位作為正弦輸出。

第一個切片從CORDIC IP輸出中提取正弦值

?第二個切片提取15到0位作為余弦輸出。

第二切片提取余弦值從CORDIC IP輸出

在你的設(shè)計中添加模擬時鐘

要運行模擬,只需添加一個時鐘信號即可。

在所有模塊和IP塊就位后,正確連接它們。在設(shè)計中加入一些端口,使仿真結(jié)果的觀察更加容易。

完整的框圖CORDIC IP模擬在Vivado

添加頂級HDL包裝器并運行仿真

最后,創(chuàng)建一個頂級包裝器并運行模擬。

仿真結(jié)果

仿真結(jié)果驗證了本文方法的有效性。FCW值越大,相位變化越快,產(chǎn)生頻率越高的正弦波。相反,F(xiàn)CW值越小,相位變化越平滑,產(chǎn)生頻率越低的正弦波。

我們再檢查一下正弦和余弦波的過零點。我們可以觀察到兩條曲線之間有90度的相位差。另外,請注意,CORDIC塊具有內(nèi)部處理延遲,這會導(dǎo)致相位輸入的過零點與生成的波形之間的相位偏移。

CORDIC NCO在Vivado中的仿真結(jié)果

Vivado的合成和實現(xiàn)。

FCW和相位發(fā)生器模塊是完全可合成的,因此不需要修改它們。但是,您必須為設(shè)計提供時鐘源。您可以使用任何時鐘源,例如來自ZYNQ IP塊的PS-PL時鐘或使用時鐘向?qū)傻耐獠繒r鐘。

本文編譯自hackster.io

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術(shù)正成為驅(qū)動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術(shù)與產(chǎn)業(yè)應(yīng)用的盛會——2025安路科技FPGA技術(shù)沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關(guān)鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應(yīng)用于各種產(chǎn)品領(lǐng)域。從通信設(shè)備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關(guān)鍵字: 可編程門陣列 FPGA 數(shù)字電源

2025年8月4日 – 提供超豐富半導(dǎo)體和電子元器件?的業(yè)界知名新品引入 (NPI) 代理商貿(mào)澤電子 (Mouser Electronics) 即日起開售Altera?的Agilex? 3 FPGA C系列開發(fā)套件。此開...

關(guān)鍵字: FPGA 邊緣計算 嵌入式應(yīng)用

內(nèi)窺鏡泛指經(jīng)自然腔道或人工孔道進入體內(nèi),并對體內(nèi)器官或結(jié)構(gòu)進行直接觀察和對疾病進行診斷的醫(yī)療設(shè)備,一般由光學鏡頭、冷光源、光導(dǎo)纖維、圖像傳感器以及機械裝置等構(gòu)成。文章介紹了一款基于兩片圖像傳感器和FPGA組成的微型3D內(nèi)...

關(guān)鍵字: 微創(chuàng) 3D內(nèi)窺鏡 OV6946 FPGA

運用單片機和FPGA芯片作為主控制器件 , 單片機接收從PC機上傳過來的顯示內(nèi)容和顯示控制命令 , 通過命令解釋和數(shù)據(jù)轉(zhuǎn)換 , 生成LED顯示屏所需要的數(shù)據(jù)信號和同步的控制信號— 數(shù)據(jù)、時鐘、行同步和面同步 。FPGA芯...

關(guān)鍵字: 單片機 FPGA LED顯示屏

在異構(gòu)計算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線模式,在150MHz時鐘頻率下實現(xiàn)10.5MB/s的可靠數(shù)據(jù)...

關(guān)鍵字: ARM FPGA FSPI

在全球FPGA市場被Xilinx(AMD)與Intel壟斷的格局下,國產(chǎn)FPGA廠商高云半導(dǎo)體通過構(gòu)建自主IP核生態(tài)與智能時序約束引擎,走出差異化高端化路徑。本文深入解析高云半導(dǎo)體FPGA工具鏈的兩大核心技術(shù)——全棧IP...

關(guān)鍵字: FPGA 高云半導(dǎo)體

2025年6月12日,由安路科技主辦的2025 FPGA技術(shù)沙龍在南京正式召開,深圳市米爾電子有限公司(簡稱:米爾電子)作為國產(chǎn)FPGA的代表企業(yè)出席此次活動。米爾電子發(fā)表演講,并展出米爾基于安路飛龍派的核心板和解決方案...

關(guān)鍵字: FPGA 核心板 開發(fā)板

高 I/O、低功耗及先進的安全功能,適用于成本敏感型邊緣應(yīng)用

關(guān)鍵字: FPGA I/O 機器視覺

本文討論如何為特定應(yīng)用選擇合適的溫度傳感器。我們將介紹不同類型的溫度傳感器及其優(yōu)缺點。最后,我們將探討遠程和本地檢測技術(shù)的最新進展如何推動科技進步,從而創(chuàng)造出更多更先進的溫度傳感器。

關(guān)鍵字: 溫度傳感器 CPU FPGA
關(guān)閉