www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > 模擬 > 模擬
[導(dǎo)讀]DDS的基本原理是利用采樣定理,通過查表法產(chǎn)生波形。DDS的結(jié)構(gòu)有很多種,其基本的電路原理可用圖3 來表示。 相位累加器由N位加法器與N位累加寄存器級聯(lián)構(gòu)成。每來一個(gè)時(shí)鐘脈沖FS,加法器將頻率控制字K與累加寄存器輸

DDS的基本原理是利用采樣定理,通過查表法產(chǎn)生波形。DDS的結(jié)構(gòu)有很多種,其基本的電路原理可用圖3 來表示。

 

 

相位累加器由N位加法器與N位累加寄存器級聯(lián)構(gòu)成。每來一個(gè)時(shí)鐘脈沖FS,加法器將頻率控制字K與累加寄存器輸出的累加相位數(shù)據(jù)相加,把相加后的結(jié)果送至累加寄存器的數(shù)據(jù)輸入端。累加寄存器將加法器在上一個(gè)時(shí)鐘脈沖作用后所產(chǎn)生的新相位數(shù)據(jù)反饋到加法器的輸入端,以使加法器在下一個(gè)時(shí)鐘脈沖的作用下繼續(xù)與頻率控制字相加。這樣,相位累加器在時(shí)鐘作用下,不斷對頻率控制字進(jìn)行

線性相位累加。由此可以看出,相位累加器在每一個(gè)時(shí)鐘脈沖輸入時(shí),把頻率控制字累加一次,相位累加器輸出的數(shù)據(jù)就是合成信號的相位,相位累加器的溢出頻率就是DDS輸出的信號頻率。 用相位累加器輸出的數(shù)據(jù)作為波形存儲(chǔ)器(ROM)的相位取樣地址,這樣就可把存儲(chǔ)在波形存儲(chǔ)器內(nèi)的波形抽樣值(二進(jìn)制編碼)經(jīng)查找表查出,完成相位到幅值轉(zhuǎn)換。波形存儲(chǔ)器的輸出送到D/A轉(zhuǎn)換器,D/A轉(zhuǎn)換器將數(shù)字量形式的波形幅值轉(zhuǎn)換成所要求合成頻率的模擬量形式信號。低通濾波器用于濾除不需要的取樣分量,以便輸出頻譜純凈的正弦波信號。 DDS在相對帶寬、頻率轉(zhuǎn)換時(shí)間、高分辨力、相位連續(xù)性、正交輸出以及集成化等一系列性能指標(biāo)方面遠(yuǎn)遠(yuǎn)超過了傳

統(tǒng)頻率合成技術(shù)所能達(dá)到的水平,為系統(tǒng)提供了優(yōu)于模擬信號源的性能。

(1)輸出頻率相對帶寬較寬

輸出頻率帶寬為50%fs(理論值)。但考慮到低通濾波器的特性和設(shè)計(jì)難度以及對輸出信號雜散的抑制,實(shí)際的輸出頻率帶寬仍能達(dá)到40%fs。

(2)頻率轉(zhuǎn)換時(shí)間短

DDS是一個(gè)開環(huán)系統(tǒng),無任何反饋環(huán)節(jié),這種結(jié)構(gòu)使得DDS的頻率轉(zhuǎn)換時(shí)間極短。事實(shí)上,在DDS的頻率控制字改變之后,需經(jīng)過一個(gè)時(shí)鐘周期之后按照新的相位增量累加,才能實(shí)現(xiàn)頻率的轉(zhuǎn)換。因此,頻率轉(zhuǎn)換的時(shí)間等于頻率控制字的傳輸時(shí)間,也就是一個(gè)時(shí)鐘周期的時(shí)間。時(shí)鐘頻率越高,轉(zhuǎn)換時(shí)間越短。DDS的頻率轉(zhuǎn)換時(shí)間可達(dá)納秒數(shù)量級,比使用其它的頻率合成方法都要短數(shù)個(gè)數(shù)量級。

(3)頻率分辨率極高

若時(shí)鐘fs 的頻率不變,DDS的頻率分辨率就由相位累加器的位數(shù)N決定。只要增加相位累加器的位數(shù)N即可獲得任意小的頻率分辨率。目前,大多數(shù)DDS的分辨率在1Hz數(shù)量級,許多小于1mHz甚至更小。

(4)相位變化連續(xù)

改變DDS輸出頻率,實(shí)際上改變的每一個(gè)時(shí)鐘周期的相位增量,相位函數(shù)的曲線是連續(xù)的,只是在改變頻率的瞬間其頻率發(fā)生了突變,因而保持了信號相位的連續(xù)性。

(5)輸出波形的靈活性

只要在DDS內(nèi)部加上相應(yīng)控制如調(diào)頻控制FM、調(diào)相控制PM和調(diào)幅控制AM,即可以方便靈活地實(shí)現(xiàn)調(diào)頻、調(diào)相和調(diào)幅功能,產(chǎn)生FSK、PSK、ASK和MSK等信號。另外,只要在DDS的波形存儲(chǔ)器存放不同波形數(shù)據(jù),就可以實(shí)現(xiàn)各種波形輸出,如三角波、鋸齒波和矩形波甚至是任意的波形。當(dāng)DDS的波形存儲(chǔ)器分別存放正弦和余弦函數(shù)表時(shí),既可得到正交的兩路輸出。

(6)其他優(yōu)點(diǎn)

由于DDS中幾乎所有部件都屬于數(shù)字電路,易于集成,功耗低、體積小、重量輕、可靠性高,且易于程控,使用相當(dāng)靈活,因此性價(jià)比極高。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在電子電路設(shè)計(jì)中,加法器是實(shí)現(xiàn)信號處理和運(yùn)算的重要組成部分。其中,同相加法器和反相加法器是兩種常見的運(yùn)算放大器電路,它們在電路結(jié)構(gòu)、輸入輸出特性以及應(yīng)用場景等方面存在顯著區(qū)別。

關(guān)鍵字: 加法器 反相加法器

直接數(shù)字合成(DDS)技術(shù)正在迅速發(fā)展,但UHF和微波輸出頻率的直接合成尚不實(shí)用或經(jīng)濟(jì)上不可行。

關(guān)鍵字: DDS

北京2024年10月21日 /美通社/ -- 隨著自動(dòng)駕駛算法技術(shù)的快速發(fā)展,基于BEV+Transformer的感知范式為高階自動(dòng)駕駛提供了更高精度感知、更強(qiáng)場景泛化能力和更優(yōu)多模態(tài)融合的方案,是目前各大主流...

關(guān)鍵字: 模型 自動(dòng)駕駛 延時(shí)計(jì)算 DDS

上海2024年7月27日 /美通社/ -- 第七屆中國國際進(jìn)口博覽會(huì)(以下簡稱"進(jìn)博會(huì)")迎來開幕倒計(jì)時(shí)100天。全球領(lǐng)先的生命科學(xué)企業(yè)拜耳將連續(xù)第七年攜旗下處方藥(及影像診斷)、健康消費(fèi)品...

關(guān)鍵字: BSP 可持續(xù)發(fā)展 相位 影像

正弦信號源采用直接數(shù)字頻率合成(DDS)技術(shù),即以一定頻率連續(xù)從EPROM中讀取正弦采樣數(shù)據(jù),經(jīng)D/A轉(zhuǎn)換并濾波后產(chǎn)生EIT所需的正弦信號。

關(guān)鍵字: 正弦信號源 DDS 正弦采樣

直接數(shù)字合成器(DDS)或數(shù)控振蕩器(NCO)是許多數(shù)字通信系統(tǒng)中的重要部件。正交合成器用于構(gòu)造數(shù)字下變頻器和上變頻器、解調(diào)器,并實(shí)現(xiàn)各種類型的調(diào)制方案,包括PSK(相移鍵控)、FSK(頻移鍵控(frequency sh...

關(guān)鍵字: Vivado DDS IP核仿真

在下述的內(nèi)容中,小編將會(huì)對示波器的相關(guān)消息予以報(bào)道,如果示波器是您想要了解的焦點(diǎn)之一,不妨和小編共同閱讀這篇文章哦。

關(guān)鍵字: 示波器 相位 雙蹤法

數(shù)字濾波器是由數(shù)字乘法器、加法器和延時(shí)單元組成的一種算法或裝置。數(shù)字濾波器的功能是對輸入離散信號的數(shù)字代碼進(jìn)行運(yùn)算處理,以達(dá)到改變信號頻譜的目的。

關(guān)鍵字: 數(shù)字濾波器 乘法器 加法器

閉環(huán)增益和相位圖是用于確定開關(guān)調(diào)節(jié)器控制環(huán)路穩(wěn)定性的常用工具。正確完成增益和相位測量需熟悉高級網(wǎng)絡(luò)分析儀。測量包括斷開控制環(huán)路、注入噪聲,以及測量一定頻率范圍內(nèi)的增益和相位(見圖1)。這種測量控制環(huán)路的做法很少應(yīng)用于LE...

關(guān)鍵字: LED驅(qū)動(dòng)器 LTSPICE 相位 控制環(huán)路

摘要:波形平滑、頻率穩(wěn)定的正弦信號是仿真研究的重要前提。為了能夠方便地產(chǎn)生此信號,文章提出了一種基于DDS技術(shù)的正弦信號發(fā)生器的設(shè)計(jì)方法。該方法利用FPGA芯片及D/A轉(zhuǎn)換器,采用直接數(shù)字頻率合成(DDS)技術(shù),設(shè)計(jì)并實(shí)...

關(guān)鍵字: 直接數(shù)字頻率合成器 三相正弦信號 FPGA DDS
關(guān)閉