www.久久久久|狼友网站av天堂|精品国产无码a片|一级av色欲av|91在线播放视频|亚洲无码主播在线|国产精品草久在线|明星AV网站在线|污污内射久久一区|婷婷综合视频网站

當(dāng)前位置:首頁 > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]  1.引言  可編程邏輯器件PLD(Programmable logic Device)就是由用戶進(jìn)行編程實(shí)現(xiàn)所需邏輯功能的數(shù)字專用集成電路ASIC。可編程邏輯器件在現(xiàn)代電子工程設(shè)計(jì)中得到了廣泛應(yīng)用。它是在 PAL,GAL等邏輯器件的基礎(chǔ)上

  1.引言

  可編程邏輯器件PLD(Programmable logic Device)就是由用戶進(jìn)行編程實(shí)現(xiàn)所需邏輯功能的數(shù)字專用集成電路ASIC。可編程邏輯器件在現(xiàn)代電子工程設(shè)計(jì)中得到了廣泛應(yīng)用。它是在 PAL,GAL等邏輯器件的基礎(chǔ)上發(fā)展起來的,具有高密度,高速度,低功耗體系結(jié)構(gòu)和邏輯單元,靈活以及運(yùn)用范圍寬等特點(diǎn),同時(shí)還具有設(shè)計(jì)周期短,制造成本低,開發(fā)工具先進(jìn),標(biāo)準(zhǔn)產(chǎn)品無需測(cè)試,質(zhì)量穩(wěn)定及可實(shí)時(shí)布線檢驗(yàn)等優(yōu)點(diǎn)。

  現(xiàn)場(chǎng)總線技術(shù)廣泛應(yīng)用于工業(yè)和軍用測(cè)控局域網(wǎng)中,它可以實(shí)現(xiàn)較遠(yuǎn)距離、較快速度的信息傳輸,而且只需要雙絞線作為傳輸媒介,簡(jiǎn)單可靠。但是,在該技術(shù)應(yīng)用中總線控制器與微機(jī)之間的接口電路一般采用單片機(jī)來實(shí)現(xiàn)。采用這種方式將導(dǎo)致較長(zhǎng)的研發(fā)周期和龐大的電路,且難于實(shí)現(xiàn)高速數(shù)據(jù)傳輸。本文利用CPLD成功地實(shí)現(xiàn)了嵌入式系統(tǒng)CAN總線網(wǎng)絡(luò)的通信,速度快,易于實(shí)現(xiàn),而且非常穩(wěn)定。

  本系統(tǒng)采用的器件是Altera公司的CPLD,屬于MAX7000系列。Altera公司的CPLD器件主要包括MAX系列、ACEX系列、FLEX系列和APEX系列。其中MAX系列器件為高速實(shí)

  際應(yīng)用提供了非常高的性價(jià)比,這基于它先進(jìn)的MAX架構(gòu)。MAX7000系列提供了速度最快的可編程邏輯器件解決方案,它基于CMOS EEPROM工藝,傳播延遲最小為3.5ns。

  2.CPLD實(shí)現(xiàn)接口電路

  實(shí)時(shí)控制系統(tǒng)中,測(cè)控局域網(wǎng)利用CAN控制器實(shí)現(xiàn)微機(jī)間的數(shù)據(jù)傳輸。其基本的設(shè)計(jì)思想是:由于PC總線協(xié)議與 CAN控制器不一致,因而在它們中間設(shè)計(jì)了一個(gè)硬件電路作為接口來實(shí)現(xiàn)轉(zhuǎn)換。PC地址與數(shù)據(jù)總線是分離的,而CAN控制器數(shù)據(jù)與地址線通過分時(shí)復(fù)用來實(shí)現(xiàn)地址與數(shù)據(jù)分離,剛好與單片機(jī)一致。單片機(jī)技術(shù)雖然較成熟,但是,由于涉及單片機(jī)編程和開發(fā)的周期較長(zhǎng),且采用單片機(jī)系統(tǒng)需要較龐大的外圍電路,不利于研制系統(tǒng)應(yīng)用于嵌入式系統(tǒng)中。因此,用可編程邏輯器件設(shè)計(jì)接口電路,可以有效解決這些問題。

  本系統(tǒng)采用“主-從”式點(diǎn)對(duì)點(diǎn)通信。系統(tǒng)硬件由兩臺(tái)PC104主機(jī)和兩塊CAN總線通信模塊組成,如圖1所示。主機(jī)采用CPU主頻為300MHz的奔騰處理器;CAN總線控制器位SJA1000T;一帶屏蔽的雙絞線作為系統(tǒng)總線;通信波特率可用軟件設(shè)置為 1Mbps;為了提高通信的可靠性,用CAN控制器的報(bào)文篩選器對(duì)報(bào)文進(jìn)行篩選,來對(duì)由于干擾而產(chǎn)生的錯(cuò)誤報(bào)文進(jìn)行濾波。

  


  圖1 系統(tǒng)硬件組成

  本系統(tǒng)主要是利用主機(jī)PC(PC104)采集多個(gè)下位機(jī)從被控對(duì)象得到的數(shù)據(jù),并進(jìn)行實(shí)時(shí)控制和綜合調(diào)度,其原理框圖如圖2所示。

  


  圖2 原理框圖

  其中CPLD完成從CAN控制器到PC總線的數(shù)據(jù)轉(zhuǎn)換。CAN控制器負(fù)責(zé)從總線上采集數(shù)據(jù)??偩€驅(qū)動(dòng)部分由89C250完成總線驅(qū)動(dòng);光電隔離器完成CAN控制器與傳輸電纜的信號(hào)隔離,防止電纜上的非規(guī)則信號(hào)對(duì)CAN控制器產(chǎn)生干擾。

  3.MAX+PLUSⅡ程序設(shè)計(jì)

  Altera公司的MAX+PLUS Ⅱ是一個(gè)高效實(shí)用的工具。直接采用原理圖輸入方式,進(jìn)行編譯后寫入器件中;同時(shí)可在線更改寫入內(nèi)容,修改和調(diào)試簡(jiǎn)單易行。利用MAX+PLUS Ⅱ可以對(duì)輸入輸出關(guān)系進(jìn)行在線調(diào)試和仿真,開發(fā)和調(diào)試周期短而高效。MAX+PLUSⅡ的軟件設(shè)計(jì)的流程包括設(shè)計(jì)輸入、功能仿真、編譯、后仿真、編程驗(yàn)證幾個(gè)部分。

  本文所論述的系統(tǒng)已經(jīng)實(shí)現(xiàn)并進(jìn)行通信測(cè)試,在最高通信速度、通信距離、熱冗余和冷冗余實(shí)驗(yàn)等測(cè)試中都取得了良好的表現(xiàn)。這里僅論述邏輯設(shè)計(jì)輸入和功能仿真。

  CPLD主要用于實(shí)現(xiàn)PC接口板的地址選擇比較器和CAN控制器到PC總線的數(shù)據(jù)轉(zhuǎn)換,其設(shè)計(jì)輸入如圖3所示。

  


  


  


  


  圖3 設(shè)計(jì)輸入

  其中compare完成選址功能,MUX2×8完成總線轉(zhuǎn)換。

  4.仿真實(shí)驗(yàn)

  為簡(jiǎn)明起見,這里僅給出核心的部分時(shí)序仿真圖形,如圖4所示。

  


  圖4 核心的部分時(shí)序仿真圖形

  由仿真波形可知,在PC總線的讀寫操作進(jìn)行時(shí),地址和數(shù)據(jù)很好的實(shí)現(xiàn)了轉(zhuǎn)換,讀寫的周期完整,觸發(fā)迅速,保證轉(zhuǎn)換的準(zhǔn)確和迅速,滿足了設(shè)計(jì)的要求。

  5.結(jié)論

  可編程邏輯器件的應(yīng)用已經(jīng)成為現(xiàn)代電子電路設(shè)計(jì)中的高效方式,它可以實(shí)現(xiàn)高效率、可靠的設(shè)計(jì),也可以進(jìn)一步提高電路的集成度;使用它設(shè)計(jì)的CAN通信卡可以作為通信接口而滿足嵌入式系統(tǒng)的要求。同時(shí),基于PC104系統(tǒng)的CAN通信的通信效率較高,具有較強(qiáng)的實(shí)時(shí)性,可以滿足工業(yè)現(xiàn)場(chǎng)高速通信的需要,也可為復(fù)雜控制系統(tǒng)實(shí)現(xiàn)實(shí)時(shí)控制提供強(qiáng)有力的工具。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

在工業(yè)物聯(lián)網(wǎng)設(shè)備部署中,Modbus通信故障是導(dǎo)致系統(tǒng)停機(jī)的首要原因之一。據(jù)統(tǒng)計(jì),超過60%的現(xiàn)場(chǎng)問題源于通信配置錯(cuò)誤或數(shù)據(jù)解析異常。本文從嵌入式系統(tǒng)開發(fā)視角,系統(tǒng)闡述Modbus通信調(diào)試的方法論,結(jié)合實(shí)際案例解析如何高...

關(guān)鍵字: 嵌入式系統(tǒng) Modbus通信

在工業(yè)自動(dòng)化、汽車電子及物聯(lián)網(wǎng)領(lǐng)域,CANBUS總線因其高可靠性和實(shí)時(shí)性被廣泛應(yīng)用。然而,復(fù)雜電磁環(huán)境、機(jī)械振動(dòng)及配置不當(dāng)?shù)纫蛩爻?dǎo)致通信異常。本文基于實(shí)際工程案例,從硬件、協(xié)議、軟件及環(huán)境四大維度,系統(tǒng)梳理CANBUS...

關(guān)鍵字: CANBUS 網(wǎng)絡(luò)通信 CANBUS總線

在嵌入式系統(tǒng)開發(fā)中,看門狗(Watchdog Timer, WDT)是保障系統(tǒng)可靠性的核心組件,其初始化時(shí)機(jī)的選擇直接影響系統(tǒng)抗干擾能力和穩(wěn)定性。本文從硬件架構(gòu)、軟件流程、安全規(guī)范三個(gè)維度,系統(tǒng)分析看門狗初始化的最佳實(shí)踐...

關(guān)鍵字: 單片機(jī) 看門狗 嵌入式系統(tǒng)

人工智能(AI)和機(jī)器學(xué)習(xí)(ML)是使系統(tǒng)能夠從數(shù)據(jù)中學(xué)習(xí)、進(jìn)行推理并隨著時(shí)間的推移提高性能的關(guān)鍵技術(shù)。這些技術(shù)通常用于大型數(shù)據(jù)中心和功能強(qiáng)大的GPU,但在微控制器(MCU)等資源受限的器件上部署這些技術(shù)的需求也在不斷增...

關(guān)鍵字: 嵌入式系統(tǒng) 人工智能 機(jī)器學(xué)習(xí)

Zephyr開源項(xiàng)目由Linux基金會(huì)維護(hù),是一個(gè)針對(duì)資源受限的嵌入式設(shè)備優(yōu)化的小型、可縮放、多體系結(jié)構(gòu)實(shí)時(shí)操作系統(tǒng)(RTOS)。近年來,Zephyr RTOS在嵌入式開發(fā)中的采用度逐步增加,支持的開發(fā)板和傳感器不斷增加...

關(guān)鍵字: 嵌入式系統(tǒng) 軟件開發(fā) 實(shí)時(shí)操作系統(tǒng) Zephyr項(xiàng)目

在資源受限的嵌入式系統(tǒng)中,代碼執(zhí)行效率和內(nèi)存占用始終是開發(fā)者需要權(quán)衡的核心問題。內(nèi)聯(lián)函數(shù)(inline functions)和宏(macros)作為兩種常見的代碼展開技術(shù),在性能、可維護(hù)性和安全性方面表現(xiàn)出顯著差異。本文...

關(guān)鍵字: 內(nèi)聯(lián)函數(shù) 嵌入式系統(tǒng)

在嵌入式系統(tǒng)和服務(wù)器開發(fā)中,日志系統(tǒng)是故障排查和運(yùn)行監(jiān)控的核心組件。本文基于Linux環(huán)境實(shí)現(xiàn)一個(gè)輕量級(jí)C語言日志庫(kù),支持DEBUG/INFO/WARN/ERROR四級(jí)日志分級(jí),并實(shí)現(xiàn)按大小滾動(dòng)的文件輪轉(zhuǎn)機(jī)制。該設(shè)計(jì)在某...

關(guān)鍵字: C語言 嵌入式系統(tǒng)

在嵌入式系統(tǒng)和底層驅(qū)動(dòng)開發(fā)中,C語言因其高效性和可控性成為主流選擇,但缺乏原生單元測(cè)試支持成為開發(fā)痛點(diǎn)。本文提出一種基于宏定義和測(cè)試用例管理的輕量級(jí)單元測(cè)試框架方案,通過自定義斷言宏和測(cè)試注冊(cè)機(jī)制,實(shí)現(xiàn)無需外部依賴的嵌入...

關(guān)鍵字: C語言 嵌入式系統(tǒng) 驅(qū)動(dòng)開發(fā)

在嵌入式系統(tǒng)與驅(qū)動(dòng)開發(fā)中,內(nèi)存映射I/O(Memory-Mapped I/O, MMIO)是一種將硬件寄存器映射到處理器地址空間的技術(shù),允許開發(fā)者通過指針直接讀寫寄存器,實(shí)現(xiàn)高效、低延遲的硬件控制。本文通過C語言實(shí)戰(zhàn)案例...

關(guān)鍵字: 內(nèi)存映射 I/O操作 嵌入式系統(tǒng)
關(guān)閉